触发器及时序逻辑电路习题

合集下载

时序电路练习题

时序电路练习题

时序电路习题一、填空1、寄存器存放数据的方式有____________和___________;取出数据的方式有____________和___________。

2、双拍工作方式的数码寄存器工作时需_____________。

3、按计数器中各触发器翻转时间可分为_________,________。

4、触发器有______个稳定状态,所以也称____________。

5、时序电路主要由________和 ________所构成,是一种具有_______功能的逻辑电路,常见的时序电路类型有___________和__________6、计数器的功能是_______________________,按计数时个触发器状态转换与计数脉冲是否同步,可分为__________和________。

_________计数器是各种计数器的基础。

7、4个触发器构成的8421BCD 码计数器,共有_______个无效状态,即跳过二进制数码_______到_______6个状态。

8、具有3个触发器的二进制计数器,他又_______种计数状态;具有4个触发器的二进制计数器,它有_____种计数状态。

9、JK 触发器是________(为1有效边沿有效)。

10. 1n n n Q JQ KQ +=+是_______触发器的特性方程。

11、1n n Q S RQ +=+是________触发器的特性方程,其约束条件为__________。

12、1n n n Q TQ TQ +=+是_____触发器的特征方程。

13、我们可以用JK 触发器转换成其他逻辑功能触发器,令__________________,即转换成T 触发器;令_______________,即转换为'T触发器;令________________,即转换成D触发器。

二、选择1、存储8位二进制信息要()个触发器。

2、对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T=()。

注电考试最新版教材-第36讲 第二十一章触发器(二)及第二十二章时序逻辑电路(2011年新版)

注电考试最新版教材-第36讲 第二十一章触发器(二)及第二十二章时序逻辑电路(2011年新版)

例题:1用与非门组成的基本RS 触发器如图(a )所示,设初始状态为0,已知输入R 、S 的波形图如下图,画出输出Q 、Q 的波形图。

&&G G 12(a)(b)R RS SQQQ Q解:由可画出输出Q 、Q 的波形如图所示。

图中虚线所示为考虑门电路的延迟时间的情况。

2主从JK 触发器如图所示,设初始状态为0,已知输入J 、K 的波形图如图,画出输出Q 的波形图。

CP G 4G Q 1J 1K Q(b)3C1&G &G 2&1&&7G &56&CP8&G G G 19G ''┌┌(a)触从器发主触发器QQ Q Q J K解:如图所示。

3维持—阻塞D触发器如图所示,设初始状态为0,已知输入D的波形图如图所示,画出输出Q的波形图。

解:由于是边沿触发器,在波形图时,应注意以下两点:(1)触发器的触发翻转发生在时钟脉冲的触发沿(这里是上升沿)。

(2)判断触发器次态的依据是时钟脉冲触发沿前一瞬间(这里是上升沿前一瞬间)输入端的状态。

根据D触发器的功能表或特性方程或状态转换图可画出输出端Q的波形图如图所示。

12345CPDQ图波形图第22章时序逻辑电路大纲要求:掌握时序逻辑电路的特点及组成了解时序逻辑电路的分析步骤和方法,计数器的状态转换表、状态转换图和时序图的画法;触发器触发方式不同时对不同功能计数器的应用连接掌握计数器的基本概念、功能及分类了解二进制计数器(同步和异步)逻辑电路的分析了解寄存器和移位寄存器的结构、功能和简单应用了解计数型和移位寄存器型顺序脉冲发生器的结构、功能和分析应用计数器是数字电路和计算机中广泛应用的一种逻辑部件,可累计输入脉冲的个数,可用于定时、分频、时序控制等。

按计数功能:加法计数器、减法计数器、可逆计数器按计数脉冲引入方式:异步计数器、同步计数器按计数制:二进制计数器、十进制计数器、N 进制计数器22.1 二进制计数器按二进制的规律累计脉冲个数,它也是构成其它进制计数器的基础。

第6章-时序逻辑电路

第6章-时序逻辑电路

6 时序逻辑电路6.1.1 已知一时序电路的状态表如表题6.1.1所示,A为输入信号,试作出相应的状态图。

解:由状态图的概念及已知的状态表,可画出对应的状态图,如图题解6.1.1所示。

6.1.2已知状态表如表题6.1.2所示,输入为X1X0,试作出相应的状态图。

解:根据表题6.1.2所示的状态表,作出对应的状态图如图题解6.1.2所示。

6.1.3已知状态图如图题6.1.3所示,试列出它的状态表。

解:按图题6.1.3列出的状态表如表题解6.1.3所示。

6.1.5 图题6.1.5所示是某时序电路的状态图,设电路的初始状态为01,当序列A=100110(自左至右输入)时,求该电路输出Z的序列。

解:由图题6.1.5所示的状态图可知,当初态为01,输入信号的序列A=100110时,该时序电路将按图题解6.1.5所示的顺序改变状态,因而对应的输出序列为Z=011010。

6.1.6已知某时序电路的状态表如表题6.1.6所示,输入A,试画出它的状态图。

如果电路的初始状态在b,输入信号A一次是0、1、0、1、1、1、1,试求出其相应的输出。

解:根据表题6.1.6所示的状态表,可直接画出与其对应的状态图,如图题解6.1.6(a)当从初态b开始,依次输入0、1、0、1、1、1、1信号时,该时序电路将按图题解6.1.6(b)所示的顺序改变状态,因而其对应的输出为1、0、1、0、1、0、1。

6.2 同步时序逻辑电路的分析6.2.1 试分析图题6.2.1(a)所示时序电路,画出其状态表和状态图。

设电路的初始状态为0,试画出6.2.1(b)所示波形作用下,Q和Z的波形图。

解:由所给电路图可写出该电路的状态方程和输出方程,分别为1n nQ A QZAQ+=⊕=其状态表如表题解6.2.1所示,状态图如图题解6.2.1(a)所示,Q和Z的波形图如图题解6.2.1(b)所示。

6.2.2 试分析图题6.2.2(a)所示时序电路,画出其状态表和状态图。

第06章时序逻辑电路习题解

第06章时序逻辑电路习题解
第6章 时序逻辑电路习题
课件主编:徐 梁
习题解
第1题
第8题
第15题


第2题
第9题
第16题

第3题
第10题
第17题
子 技
第4题
第11题
第18题
时序电路分析 时序电路设计 计数器分析设计

第5题
第12题
基 础
第6题
第13题
序列信号发生器 VHDL设计
第7题
第14题
★★
A组★ B组★
[题6.1]分析图P 6.1时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程, 画出电路的状态转换图和时序图。
图A 6.4
[题6.5]试分析图P 6.5时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程, 画出电路的状态转换图。A为输入逻辑变量。
解:首先从电路图写出它的驱动方程 D1=AQ2' D2=A(Q1'Q2')'=A(Q1+Q2) 将上式代入D触发器的特性方程后得到电路的状态方程 Q1*=AQ2' Q2*=A(Q1+Q2) 电路的输出方程为 Y=AQ1'Q2 根据状态方程和输出方程画出的状态转换图如图A 6.5所示。
[题6.2]分析图P6.2时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画 出电路的状态转换图,并说明该电路能否自启动。
解:由给定的电路图写出驱动方程为 D1=Q3' D2=Q1 D3=Q1Q2 将驱动方程代入D触发器的特性方程Q*=D,得到电路的状态方程 Q1*=Q3' Q2*=Q1 Q3*=Q1Q2 电路的输出方程为 Y=(Q1'Q3)'=Q1+Q3' 电路的状态转换图如图A 6.2所示,电路能够自启动。

5章时序逻辑电路复习题

5章时序逻辑电路复习题

时序逻辑电路一、选择题:1、相同计数器的异步计数器和同步计数器相比,一般情况下( )A. 驱动方程简单B. 使用触发器个数少C. 工作速度快D. 以上都不对2、n级触发器构成的环形计数器,其有效循环的状态数是( )A. n个B. 2个C. 4个D. 6个3、下图所示波形是一个( C )进制加法计数器的波形图。

试问它有( A )个无效状态。

A .2; B. 4 ;C. 6; D. 12CPQ1Q2Q34、设计计数器时应选用()。

A.边沿触发器B.基本触发器C.同步触发器D.施密特触发器5、一块7490十进制计数器中,它含有的触发器个数是( )A. 4B. 2C. 1D. 66、n级触发器构成的扭环形计数器,其有效循环的状态数是( )A. 2n个B. n个C. 4个D. 6个7、时序逻辑电路中一定包含()A.触发器B.组合逻辑电路C.移位寄存器D.译码器8、用n个触发器构成计数器,可得到的最大计数长度为()A. 2nB.2nC.2nD.n9、有一个移位寄存器,高位在左,低位在右,欲将存放在其中的二进制数乘上(4)10,则应将该寄存器中的数()A.右移二位B.左移一位C. 右移二位D.左移一位10、某时序逻辑电路的状态转换图如下,若输入序列X=1001时,设起始状态为S1,则输出序列Z=()X/Z 0/11/0 S1 S2 0/01/1A. 0101B.1011C.0111D.100011、、一位8421BCD码计数器至少需要()个触发器A. 4B. 3C.5D.1012、利用中规模集成计数器构成任意进制计数器的方法有( ABC )A.复位法 B .预置数法 C .级联复位法 13、在移位寄存器中采用并行输出比串行输出 ( )。

A.快B.慢C.一样快D.不确定14、用触发器设计一个24进制的计数器,至少需要( )个触发器。

A. 5 B.4 C.6 D. 315、在下列逻辑电路中,不是组合逻辑电路的有( )。

数字电子技术基础第四章习题及参考答案

数字电子技术基础第四章习题及参考答案

数字电子技术基础第四章习题及参考答案第四章习题1.分析图4-1中所示的同步时序逻辑电路,要求:(1)写出驱动方程、输出方程、状态方程;(2)画出状态转换图,并说出电路功能。

CPY图4-12.由D触发器组成的时序逻辑电路如图4-2所示,在图中所示的CP脉冲及D作用下,画出Q0、Q1的波形。

设触发器的初始状态为Q0=0,Q1=0。

D图4-23.试分析图4-3所示同步时序逻辑电路,要求:写出驱动方程、状态方程,列出状态真值表,画出状态图。

CP图4-34.一同步时序逻辑电路如图4-4所示,设各触发器的起始状态均为0态。

(1)作出电路的状态转换表;(2)画出电路的状态图;(3)画出CP作用下Q0、Q1、Q2的波形图;(4)说明电路的逻辑功能。

图4-45.试画出如图4-5所示电路在CP波形作用下的输出波形Q1及Q0,并说明它的功能(假设初态Q0Q1=00)。

CPQ1Q0CP图4-56.分析如图4-6所示同步时序逻辑电路的功能,写出分析过程。

Y图4-67.分析图4-7所示电路的逻辑功能。

(1)写出驱动方程、状态方程;(2)作出状态转移表、状态转移图;(3)指出电路的逻辑功能,并说明能否自启动;(4)画出在时钟作用下的各触发器输出波形。

CP图4-78.时序逻辑电路分析。

电路如图4-8所示:(1)列出方程式、状态表;(2)画出状态图、时序图。

并说明电路的功能。

1C图4-89.试分析图4-9下面时序逻辑电路:(1)写出该电路的驱动方程,状态方程和输出方程;(2)画出Q1Q0的状态转换图;(3)根据状态图分析其功能;1B图4-910.分析如图4-10所示同步时序逻辑电路,具体要求:写出它的激励方程组、状态方程组和输出方程,画出状态图并描述功能。

1Z图4-1011.已知某同步时序逻辑电路如图4-11所示,试:(1)分析电路的状态转移图,并要求给出详细分析过程。

(2)电路逻辑功能是什么,能否自启动?(3)若计数脉冲f CP频率等于700Hz,从Q2端输出时的脉冲频率是多少?CP图4-1112.分析图4-12所示同步时序逻辑电路,写出它的激励方程组、状态方程组,并画出状态转换图。

第9章时序逻辑电路习题解答

第九章习题参考答案9-1对应于图9-la 逻辑图,若输入波形如图9-54所示,试分别画出原态为0和原 态为1对应时刻得Q 和◎波形。

3D 八图9-54逆9-1图解得到的波形如题9-1解图所示。

9-2逻辑图如图9-55所示,试分析它们的逻辑功能,分别画出逻辑符号,列出逻辑 真值表,说明它们是什么类型的触发器。

解 对于(a ):由图可写出该触发器的输出与输入的逻辑关系式为:(9-1)原态为•丿京态为a) b)图9-55题9-2图下面按输入的不同组合,分析该触发器的逻辑功能。

(1) R n =1、S D =0若触发器原状态为0,由式(9-1)可得Q=0、Q =1 ;若触发器原状态为1,由式(9-1) 同样可得Q =0、Q = 1。

即不论触发器原状态如何,只要R D =1、S° =0,触发器将置成0态。

(2) R D=0、S°=l用同样分析可得知,无论触发器原状态是什么 > 新状态总为:Q =1・Q=0,即触发器被置成1态。

(3) R[)=Sj)=0按类似分析可知,触发器将保持原状态不变。

⑷= s° = 1两个“与非”门的输出端Q和Q全为0,这破坏了触发器的逻辑关系,在两个输入信号同时消失后,由于“或非”门延迟时间不可能完全相等,故不能确定触发器处于何种状态。

因此这种情况是不允许出现的。

逻辑真值表如表9-1所示,这是一类用或非门实现的基本RS触发器,逻辑符号如題9-2(a) 的逻辑符号所示。

对于(b):此图与(a)图相比,只是多加了一个时钟脉冲信号,所以该逻辑电路在CP =1时的功能与(a)相同,真值表与表9-1相同;而在CP=0时相当于(a)中(3)的情况,触发器保持原状态不变。

逻辑符号见趣9-2 (b)逻辑符号。

这是一类同步RS触发器。

Q1000]表9」題9・2 (a)真值表00不变1 1 不定题9・2 (a)的逻辑符号9-3同步RS 触发器的原状态为1,R 、S 和CP 端的输入波形如图9-56所示,试画出 对应的Q 和。

第十二章 触发器习题及答案

第十二章 触发器习题及答案一、填空题1、 触发器有_____个稳态,存储8位二进制信息要______个触发器。

2、 一个基本RS 触发器在正常工作时,它的约束条件是R + S =1,则它不允许输入S =____且R =____的信号。

3、 触发发有两个互补的输出端Q 、Q ,定义触发器的1状态为Q=___________,0状态为_________可见,触发器的状态指的是______端的状态。

4、 一个基本RS 触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是___________。

5、 在一个CP 脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的__________ ,触发方式为__________式或_____________的触发器不会出现这种现象。

6、 触发器是一种由门电路构成并具有两个稳定状态的电路,两个稳定状态分别用来表示和寄存二进制数码______和______。

7、按逻辑功能不同可分为_______触发器______触发器______触发器_____触发器和_____触发器等。

8、按电路结构不同,可分为______触发器,________触发器,________触发器,________触发器等。

9、描述触发器功能的方法有:__________、____________、__________、______________和________________。

10、电路在没有外加信息触发时保持某一状态不变,而这种状态叫____________。

11、防止空翻的触发器结构有_________________________。

12、触发器的基本性质有_____________________________________________。

13、从结构上看,时钟同步R-S 触发器是在R-S 触发器的基础上增加了____________构成的。

14、比结构上看主从结构的触发器是由主触发器和___________组成。

第5章时序逻辑电路思考题与习题题解

思考题与习题题解5-1填空题(1)组合逻辑电路任何时刻的输出信号,与该时刻的输入信号有关;与电路原来所处的状态无关;时序逻辑电路任何时刻的输出信号,与该时刻的输入信号有关;与信号作用前电路原来所处的状态有关。

(2)构成一异步2n进制加法计数器需要n 个触发器,一般将每个触发器接成计数或T’型触发器。

计数脉冲输入端相连,高位触发器的CP端与邻低位Q端相连。

(3)一个4位移位寄存器,经过 4 个时钟脉冲CP后,4位串行输入数码全部存入寄存器;再经过4个时钟脉冲CP后可串行输出4位数码。

(4)要组成模15计数器,至少需要采用 4 个触发器。

5-2判断题(1)异步时序电路的各级触发器类型不同。

(×)(2)把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。

(×)(3)具有N个独立的状态,计满N个计数脉冲后,状态能进入循环的时序电路,称之模N计数器。

(√)(4)计数器的模是指构成计数器的触发器的个数。

(×)5-3单项选择题(1)下列电路中,不属于组合逻辑电路的是(D)。

A.编码器B.译码器C.数据选择器D.计数器(2)同步时序电路和异步时序电路比较,其差异在于后者( B)。

A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关(3)在下列逻辑电路中,不是组合逻辑电路的有( D)。

A.译码器B.编码器C.全加器D.寄存器(4)某移位寄存器的时钟脉冲频率为完成该操作需要(B)时间。

100KHz,欲将存放在该寄存器中的数左移8位,A.10μSB.80μSC.100μSD.800ms(5)用二进制异步计数器从0做加法,计到十进制数178,则最少需要(C )个触发器。

A.6B.7C.8D.10(6)某数字钟需要一个分频器将32768Hz的脉冲转换为1HZ的脉冲,欲构成此分频器至少需要(B)个触发器。

A.10B.15C.32D.32768(7)一位8421BCD 码计数器至少需要(B)个触发器。

时序逻辑电路习题

触发器一、单项选择题:(1)对于D触发器,欲使Q n+1=Q n,应使输入D=。

A、0B、1C、QD、(2)对于T触发器,若原态Q n=0,欲使新态Q n+1=1,应使输入T=。

A、0B、1C、Q(4)请选择正确的RS触发器特性方程式。

A、B、C、 (约束条件为)D、(5)请选择正确的T触发器特性方程式。

A、B、C、D、(6)试写出图所示各触发器输出的次态函数(Q n+1)。

A、B、C、D、(7)下列触发器中没有约束条件的是。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器二、多项选择题:(1)描述触发器的逻辑功能的方法有。

A、状态转换真值表B、特性方程C、状态转换图D、状态转换卡诺图(2)欲使JK触发器按Q n+1=Q n工作,可使JK触发器的输入端。

A、J=K=0B、J=Q,K=C、J=,K=QD、J=Q,K=0(3)欲使JK触发器按Q n+1=0工作,可使JK触发器的输入端。

A、J=K=1B、J=0,K=0C、J=1,K=0D、J=0,K=1(4)欲使JK触发器按Q n+1=1工作,可使JK触发器的输入端。

A、J=K=1B、J=1,K=0C、J=K=0D、J=0,K=1三、判断题:(1)D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记忆功能。

()(2)同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。

()()(3)主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。

(8)同步RS触发器在时钟CP=0时,触发器的状态不改变( )。

(9)D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记忆功能( )。

(10)对于边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次( )。

四、填空题:(1)触发器有()个稳态,存储8位二进制信息要()个触发器。

(2)在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的(),触发方式为()式或()式的触发器不会出现这种现象。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

触发器及时序逻辑电路习题(共24页)-本页仅作为预览文档封面,使用时请删除本页-第十三章触发器和时序逻辑电路重点内容提要时序逻辑电路由组合逻辑电路和具有记忆作用的触发器构成。

时序逻辑电路的特点是:其输出不仅仅取决于电路的当前输入,而且还与电路的原来状态有关。

1.双稳态触发器双稳态触发器的特点:1).有两个互补的输出端Q 和Q。

2).有两个稳定状态。

“1”状态和“0” 状态。

通常将Q = 1和Q= 0 称为“1”状态,而把Q = 0和Q = 1称为“0” 状态。

3).当输入信号不发生变化时,触发器状态稳定不变。

4).在一定输入信号作用下,触发器可以从一个稳定状态转移到另一个稳定状态。

按其逻辑功能,触发器可分为:RS触发器,JK触发器、D触发器、T触发器和T’触发器。

各时钟控制触发器的逻辑符号和逻辑功能见表:表钟控制触发器的逻辑符号和逻辑功名称逻辑符号次态方程RS触发器Q+1=Q n+SR⋅SR0=(约束方程)JK触发器1n n n+=+Q JQ KQD触发器D+1Q n=+=⊕T触发器1n nQ T Q+=T’触发器1n nQ Q把一种已有的触发器通过加入转换逻辑电路,可以转换成为另一种功能的触发器。

2.同步时序逻辑电路的分析同步时序逻辑电路的分析步骤如下:1.由给定的逻辑电路图写出下列各逻辑方程式: (1)各触发器的特性方程。

(2)各触发器的驱动方程。

(3)时序电路的输出方程。

2.将驱动方程代入相应触发器的特性方程,求得电路的状态方程(或次态方程)。

3.根据状态方程和输出方程,列出该时序电路的状态表,画出状态转换图或时序图。

4.根据电路的状态转换图说明该时序逻辑电路的逻辑功能。

3.典型的时序逻辑电路在数字系统中,最典型的时序逻辑电路是寄存器和计数器。

1)寄存器寄存器是用来存储数据或运算结果的一种常用逻辑部件。

寄存器的主要组成部分是在双稳态触发器基础上加上一些逻辑门构成。

按功能分,寄存器分为数码寄存器和移位寄存器。

移位寄存器是既能寄存数码,又能在时钟脉冲的作用下使数码向高位或向低位移动的逻辑功能部件。

通常有左移寄存器、右移寄存器、双向移位寄存器和循环移位寄存器。

移位寄存器可实现数据的串行、并行转换,数据的运算和数据的处理等。

2)计数器计数器是一种对输入脉冲数目进行计数的时序逻辑电路,被计数的脉冲信号称为计数脉冲。

计数器除计数外,还可以实现定时、分频等,在计算机及数字系统中应用极广。

计数器种类很多,通常有如下不同的分类方法。

(1)按逻辑功能可分为加法计数器、减法计数器和可逆计数器。

(2)按计数进制可分为二进制计数器、十进制计数器和任意进制计数器等。

(3)按工作方式可分为同步计数器和异步计数器。

集成电路74161型四位同步二进制计数器图为74161型四位同步二进制可预置计数器的外引线排列图及其逻辑符号,其中D R 是异步(a) 外引线排列图 (b) 逻辑符号图 74161型四位同步二进制计数器清零端,LD 是预置数控制端,0123A A A A 是预置数据输入端,EP 和ET 是计数控制端,Q 3Q 2Q 1Q 0是计数输出端,RCO 是进位输出端。

74161型四位同步二进制计数器具有以下功能:① 异步清零。

D R 0时,计数器输出被直接清零,与其他输入端的状态无关。

② 同步并行预置数。

在D R =1条件下,当LD =0且有时钟脉冲CP 的上升沿作用时,3A 、2A 、1A 、0A 输入端的数据3d 、2d 、1d 、0d 将分别被3Q 、2Q 、1Q 、0Q 所接收。

③ 保持。

在D R LD ==1条件下,当=⋅EP ET 0,不管有无CP 脉冲作用,计数器都将保持原有状态不变。

需要说明的是,当=EP 0,=ET 1时,进位输出RCO 也保持不变;而当=ET 0时,不管EP 状态如何,进位输出RCO =0。

④ 计数。

当D R LD EP ET ====1,且有时钟脉冲CP 的上升沿作用时,74161处于计数状态。

集成电路74LS290异步十进制计数器。

其外引线排列图如图所示。

它由一个一位二进制计数器和一个异步五进制计数器组成。

如果计数脉冲由0CP 端输入,输出由0Q 端引出,即得二进制计数器;如果计数脉冲由1CP 端输入,输出由123Q Q Q 引出,即是五进制计数器;如果将0Q 与1CP 相连,计数脉冲由0CP 输入,输出由0123Q Q Q Q 引出,即得8421码十进制计数器。

因此,又称此电路为二-五-十进制计数器。

当复位输入==)2(0)1(0R R 1,且置位输入=⋅)2(9)1(9S S 0时,74LS290的输出被直接清零;只要置位输入==)2(9)1(9S S 1,则74LS290的输出将被直接置9,即3210Q Q Q Q =1001;只有同时满足=⋅)2(0)1(0R R 0和=⋅)2(9)1(9S S 0时,才能在计数脉冲(下降沿)作用下实现二-五-十进制加法计数。

图 74LS290异步十进制计数器4.通用集成定时器555通用集成定时器555是一种将模拟电路和数字逻辑电路巧妙地组合在一起的中规模集成电路。

通用集成定时器的内部逻辑电路图如图所示,它由三个电阻值为5 k Ω的电阻组成的分压器、两个比较器1C 和2C 、基本RS 触发器、输出级和放电管等五部分组成。

图 555集成定时器的内部逻辑电路图555定时器功能如表所示。

表 555定时器功能表输 入输 出复位D R '1I u2I u输出o u 晶体管T 0××0 导通 1 CC 23U > CC 13U > 0 导通 1 CC 23U < CC 13U < 1 截止 1CC 23U < CC 13U > 保持保持555定时器外加少量的阻容元件就可以组成性能稳定而精确的多谐振荡器、单稳电路、施密特触发器等,应用十分广泛。

13.2典型题解例1:画出与非门构成的基本 R S 触发器,Q Q 的波形,,D D S R 的波形如图所示。

图基本 R S 触发器波形,,D D S R 的波形解: 画出与非门构成的基本 R S 触发器,Q Q 的波形,如图所示。

图 例1的波形图例2 如图所示,运用基本SR 锁存器消除机械开关触点抖动引起的脉冲输出。

图例2的图解:运用基本SR锁存器消除机械开关触点抖动引起的脉冲输出的电路如图所示。

图例2的电路图和波形图例3:画出如图所示的输入信号下,钟控R S触发器,Q Q的输出波形(设Q的初始态为“0”态)例3的输入波形图解:C P高电平时触发器状态由R、S确定。

钟控R S触发器,Q Q的输出波形如图所示。

例3的钟控R S触发器,Q Q的输出波形图例4设下降沿触发的JK触发器时钟脉冲和J、K信号的波形,如图所示试画出输出端Q的波形。

设触发器的初始状态为0。

例4的输入波形图解: 输出端Q的波形如图所示。

例4的触发器Q的输出波形图例5分析图所示的同步时序逻辑电路的功能。

图例5的逻辑电路图解:该电路的存储电路由J-K 触发器构成,组合电路由门电路构成,属于Mealy 型时序逻辑电路。

分析过程如下:1.写出时序电路的各逻辑方程式(1)这是一个同步时序电路,故时钟方程可以不写 (2)时序电路的驱动方程111J K == 221n J K X Q ==⊕(3)时序电路的输出方程。

12121212n n n n n n n nZ XQ Q XQ Q XQ Q XQ Q ==+2.将驱动方程代入J-K 触发器特性方程,得到状态方程12121211111()()11n n n n n n n n n Q X Q Q X Q Q Q Q Q Q++=⊕+⊕=⋅+⋅=3.列出该时序电路的状态表,画出状态转换图和时序图状态表的列法是:先填入现态Q 2n Q 1n 以及输入X 的的所有取值组合,然后将每一种取值组合值分别代入输出方程及状态方程,求出相应的输出值Z 和次态值Q 2n+1、Q 1n+1。

由此可得到状态表如表所示。

根据状态表可以画出状态图如图所示,电路的工作波形如图示。

现态Q 2n Q 1n 次态Q 2n+1Q 1n+1/输出Z X=0 X=1 00 01/0 11/1 01 10/0 00/0 10 11/0 01/0 11 00/1 10/000 0111 10图例5的状态图CPXQ2Q1Z图例5电路的工作波形4.电路的逻辑功能分析由状态图可知,例5中的逻辑电路是一个二进制可逆计数器。

输入X为低电平(X=0)时,计数器将由初态00开始加计数。

每来一个计数脉冲,计数器加1,依次为00→01→10→11。

当计数器累加4个脉冲后,其状态由11变为00,并产生一个进位脉冲(Z=1)。

当输入为高电平(X=1)时,计数器将由初态11开始减计数。

每来一个脉冲,计数器减1,依次为11→10→01→00。

当计数器累减4个脉冲后,其状态由00变为11,产生一个借位脉冲(Z=1)。

这样,我们把输入X称为加减控制信号,CP称为计数脉冲,于是Z就是进位(X=0时)或者借位(X=1)信号。

因此,图是一个在X控制下的对CP脉冲既能加计数又能减计数的模4可逆计数器。

图中,画出了减计数情况下电路的工作波形。

例6 用74LVC161构成九进制加计数器。

解:九进制计数器应有9个状态,而74 LVC 161在计数过程中有16个状态。

如果设法跳过多余的7个状态,则可实现模9计数器。

(1) 反馈清零法用74LVC161构成九进制加计数器如图所示。

图例6电路图各状态图(2) 反馈置数法一用74LVC161构成九进制加计数器如图所示。

0010011000000101 0100 00110001100001111001Q3Q2Q1Q0图 例6电路图反馈置数法二用74LVC161构成九进制加计数器如图所示。

图 例6电路图例7 图所示为用555定时器组成的液位监控电路,当液面低于正常值时,监控器发声报警。

① 说明监控报警的原理。

② 计算扬声器发声的频率。

解:① 图所示电路是由555定时器组成的多谐振荡器,其振荡频率由R 1、R 2和C 的值决定。

电容两端引出两个探测电极插入液体内。

液位正常时,探测电极被液体短路,振荡器不振荡,扬声器不发声。

当液面下降到探测电极以下时,探测电极开路,电源通过R 1、R 2给C 充电,当C u 升至CC 23U 时,振荡器开始振荡,振荡器发声报警。

② 扬声器的发声频率,即为多谐振荡器的频率。

6971001.01010021.543.1243.16321=⨯⨯⨯⨯+=+=-)()(C R R f H Z习 题 13填空题1.JK 触发器和D 触发器的特性方程分别为1n n n Q JQ KQ +=+, 1n Q D +=。

相关文档
最新文档