数字电子技术模拟试题2

合集下载

《数字电子技术》模拟试题及答案6页word

《数字电子技术》模拟试题及答案6页word

《数字电子技术》模拟试题一、填空题(每题2分,共20分)1、十六进制数97,对应的十进制数为 151。

2、“至少有一个输入为0时,输出为 0 ”描述的是与运算的规则。

3、 4 变量逻辑函数有16个最小项。

4、基本逻辑运算有: 与 、 或 和 非 运算。

5、两二进制数相加时,不考虑低位的进位信号是 半 加器。

6、TTL 器件输入脚悬空相当于输入 高 电平。

7、RAM 的三组信号线包括: 数据 线、地址线和控制线。

8、采用四位比较器对两个四位数比较时,先比较 最高 位。

二、单项选择题(每个3分,共15分) 1、图1的国标逻辑符号中 B 是异或门。

图12、下列逻辑函数表达式中可能存在竞争冒险的是 C 。

A ))((C B B A F ++= B ))((C B B A F ++= C ))((C B B A F ++= D ))((C B B A F ++=3、下面逻辑式中,不正确的是_ A___。

A.C B A ABC ⋅⋅=B. A AB A +=C. ()A A B A +=D. AB BA =4、时序逻辑电路中必须有___B___。

A. 输入逻辑变量 B. 时钟信号C. 计数器D. 编码器5、有S1,S2两个状态,条件 B 可以确定S1和S2不等价。

A. 输出相同B. 输出不同C. 次态相同D. 次态不同三、简答题(共10分)1、证明:B A B A A +=+(4分)解:B A B A B A A A +=+⋅=+⋅+)()()左边=(1 2、某逻辑函数的真值表如表1所示,画出卡诺图。

(6分) 表1 某逻辑函数的真值表A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 X 1 0 0 X 1 0 1 0 1 1 0 1 111X四、分析题(20分)图2分析图2所示电路的逻辑功能。

1)列出其时钟方程:(2分) CP1=CP ↑;CP0=CP ↑。

2)列出其驱动方程:(4分)ZJ1=Q0;K1= 1 ;J0=1Q ;K0=11Q X Q X +⋅或。

大学课程《数字电子技术》模拟试卷及答案

大学课程《数字电子技术》模拟试卷及答案

大学课程《数字电子技术》模拟试卷及答案一、填空题(共19分,每空1分)1.按逻辑功能的不同特点,数字电路可分为和两大类。

2.在逻辑电路中,三极管通常工作在和状态。

3.(406)10=()8421BCD4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。

5.TTL集成JK触发器正常工作时,其d R和d S端应接电平。

6.单稳态触发器有两个工作状态和,其中是暂时的。

7.一般ADC的转换过程由、、和4个步骤来完成。

8.存储器的存储容量是指。

某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。

一、判断题(共16分,每题2分)1.TTL或非门多余输入端可以接高电平。

()2.寄存器属于组合逻辑电路。

()3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。

()4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。

()5.PLA的与阵列和或阵列均可编程。

()6.八路数据分配器的地址输入(选择控制)端有8个。

( )7.关门电平U OFF 是允许的最大输入高电平。

( )8.最常见的单片集成DAC 属于倒T 型电阻网络DAC 。

( )二、 选择题(共16分,每题2分)1.离散的,不连续的信号,称为( )。

A .模拟信号 B.数字信号2.组合逻辑电路通常由( )组合而成。

A .门电路 B.触发器 C.计数器3.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。

A .111 B.010 C.000 D.1014.十六路数据选择器的地址输入(选择控制)端有( )个。

A .16 B.2 C.4 D.85.一位8421BCD 码译码器的数据输入线与译码输出线的组合是( )。

A .4:6 B.1:10 C.4:10 D.2:46.常用的数字万用表中的A/D 转换器是( )。

A .逐次逼近型ADC B.双积分ADC C.并联比较型ADC7.ROM 属于( )。

数电期末模拟题及答案

数电期末模拟题及答案

《数字电子技术》模拟题一一、单项选择题(2×10分)1.下列等式成立的是()A、A⊕1=AB、A⊙0=AC、A+AB=AD、A+AB=B2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是()A、F=∑m(1,3,4,7,12)B、F=∑m(0,4,7,12)C、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15)D、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15)的RAM。

、、C、D、.函数F=A C+AB+,无冒险的组合为()。

B=C=1B、C=0D、B=C=OA、多谐振荡器B、施密特触发器C、双稳态触发器D、单稳态触发器二、判断题(1×10分)()1、在二进制与十六进制的转换中,有下列关系:()B=(9DF1)H()2、8421码和8421BCD码都是四位二进制代码。

()3、二进制数1001和二进制代码1001都表示十进制数9。

()4、TTL与非门输入采用多发射极三极管,其目的是提高电路的开关速度。

()5、OC与非门的输出端可以并联运行,实现“线与”关系,即L=L1+L2()6、CMOS门电路中输入端悬空作逻辑0使用。

()7、数字电路中最基本的运算电路是加法器。

()8、要改变触发器的状态,必须有CP脉冲的配合。

()9、容量为256×4的存储器,每字4位,共计256字,1024个存储单元。

()10、自激多谐振荡器不需外加触发信号,就能自动的输出矩形脉冲。

是否、C,CP,试四→4,试用8选1数据选择器74151和四位同步二进制加法计数器74LS161芯片设计序列信号发生器,序列信号为(左位在先),画出电路连线图。

附74LS161四位同步二进制加法计数器芯片功能表。

《数字电子技术》模拟题二一、单项选择题(2×10分)1.在下列数据中,数值最小的是()A 、59HB 、130OC 、1010111B8421BCD2.函数的标准与或表达式是()4D 触发器7,计9.用容量为16K ×8位存储芯片构成容量为64K ×8位的存储系统,需()片16K ×8位存储芯片,需()根地址线,( )根数据线。

数字电子技术基础2试题与答案

数字电子技术基础2试题与答案

.已知三变量逻辑函数的最大项之积的形式为..
试题
填空题(每题3分,共18分)
1.有一移位寄存器,高位在左,低位在右,欲将存放在该移位寄存器中的二进制数除以十进制数4,则需要将该移位寄存器中
的数()移()位,需要()个移位脉冲。

2.4K*1的RAM有()根地址线,()根数据线,要扩展成8K*8的RAM,需要4K*1的RAM()片。

3.三态门中的“三态”指的是()、()和高阻态;现有8个三态门的输出连接在同一根总线上,则在任何时刻,至少有()个三态门处于高阻态。

4.由3个触发器构成的扭环形计数器,为()进制计数器,若时钟频率为6KHz,则此环形计数器输出信号的频率为()5.根据对偶规则,直接写出的对偶式为()。

6.函数在()时发生冒险现象,属于()冒险(填1或0),而通过添加冗余项()可以消除其中的冒险现象。

题(每题6分,共12分)
1.用逻辑代数公式化简
2.用卡诺图法化简逻辑函数
分析设计题(1题12分,2题14分,3题14分,共40分)
1.74LS161是四位二进制加法计数器,具有异步清零、同步预置数、保持和计数的功能,请分别分析图1(a)、(b)所示电路实现的是几进制计数器,并画出对应的状态转换图。

图1。

数字电子技术模拟试题及参考答案

数字电子技术模拟试题及参考答案

数字电子技术模拟试题及参考答案多做一些模拟试题能帮助你更好地掌握数字电子技术课程的知识。

以下是要与大家分享的数字电子技术模拟试题,供大家参考!(每空3分,共15分)1.逻辑函数有四种表示方法,它们分别是( )、( )、( )和( )。

2.将xx个“1”异或起来得到的结果是( )。

3.由555定时器构成的三种电路中,( )和( )是脉冲的整形电路。

4.TTL器件输入脚悬空相当于输入( )电平。

5.根本逻辑运算有: ( )、( )和( )运算。

6.采用四位比拟器对两个四位数比拟时,先比拟( )位。

7.触发器按动作特点可分为根本型、( )、( )和边沿型;8.如果要把一宽脉冲变换为窄脉冲应采用 ( ) 触发器9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是( )电路和( )电路。

10.施密特触发器有( )个稳定状态.,多谐振荡器有( )个稳定状态。

11.数字系统按组成方式可分为、两种;12.两二进制数相加时,不考虑低位的进位信号是 ( ) 加器。

13.不仅考虑两个相加,而且还考虑相加的运算电路,称为全加器。

14.时序逻辑电路的输出不仅和有关,而且还与有关。

15.计数器按CP脉冲的输入方式可分为和。

16.触发器根据逻辑功能的不同,可分为、、、、等。

17.根据不同需要,在集成计数器芯片的根底上,通过采用、、等方法可以实现任意进制的技术器。

18.4. 一个 JK 触发器有个稳态,它可存储位二进制数。

19.假设将一个正弦波电压信号转换成同一频率的矩形波,应采用20. 把JK触发器改成T触发器的方法是。

21.N个触发器组成的计数器最多可以组成22.根本RS触发器的约束条件是23.对于JK触发器,假设J?K,那么可完成触发器的逻辑功能;假设J?K,那么可完成 D 触发器的逻辑功能。

(5分):1、(11.001)2=( )16=( )102、(8F.FF)16=( )2=( )103、( 25.7)10=( )2=( )164、(+1011B)原码=( )反码=( )补码5、(-101010B)原码=( )反码=( )补码(5分)1、化简等式Y?ABC?ABC?ABCY?AB?AC?BCY?CD(A?B)?ABC?ACD,给定约束条件为:AB+CD=02 用卡诺图化简函数为最简单的与或式(画图)。

数字电子技术模拟试题4套

数字电子技术模拟试题4套

模拟试题一一、选择填空(每空1分,共20分)1.纯洁的半导体喊〔〕。

掺进3价杂质元素形成的半导体喊〔〕,它要紧靠导电〔〕。

A.空穴B.本征半导体C.P型半导体D.自由电子2.PN结正偏时,多子的〔〕运动较强,PN结变薄,结电阻较〔〕。

A.扩散B.漂移C.小D.大3.三极管有〔〕和〔〕两种载流子参与导电,故称作〔〕极型晶体管;而场效应管称作〔〕极型晶体管。

A.双极B.空穴C.单极D.自由电子4.负相应放大电路的含义是〔〕。

A.输出与输进之间有信号通路B.电路中存在反向传输的信号通路C.除放大电路之外还有信号通路D.电路中存在使输进信号削弱的反向传输信号5.一个放大电路的对数频率特性的水平局部为40dB,当信号频率恰好是上限频率时,实际电压增益为〔〕。

A.43dB B.40dB C.37dB D.3dB6.通常在下面全然组态放大电路中,输进电阻最大的是〔〕;输出电阻最小的是〔〕;高频特性最好的电路是〔〕。

A.共射电路B.共集电路C.共基电路D.共源电路7.集成放大电路采纳直截了当耦合方式的缘故是〔〕。

A.便于设计B.放大交流信号C.不易制作大容量电容8.功率放大电路互补输出级采纳共集形式是为了使〔〕。

A.电压放大倍数大B.不失真输出电压大C.带负载能力强9.欲得到电流-电压转换电路,应在放大电路中引进〔〕;欲将电压信号转换成与之成比例的电流信号,应在放大电路中引进〔〕。

A.电压串联负相应B.电压并联负相应C.电流串联负相应D.电流并联负相应10.为了防止50Hz电网电压的干扰进进放大器,应选用〔〕滤波电路。

A.带阻B.带通C.低通D.有源11.直流稳压电源的全然组成有变压器、整流、〔〕、稳压。

A.对比B.滤波C.调整二、判定正误(每题2分,共10分)1.因为N型半导体的多子是自由电子,因此它带负电。

〔〕2.电路只要满足,就一定会产生正弦波振荡。

〔〕3.放大电路必须加上适宜的直流电源才能正常工作。

〔〕4.假设放大电路的放大倍数为负,那么引进的相应一定是负相应。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电子技术模拟试题
考试时间:120分钟 满分100分
一、填空题(每空1分,共20分)
1、逻辑函数的化简方法有_________和____________。
2、(35.75)10=( )2 = ( )8421BCD 。
3、表示逻辑函数功能的常用方法有________、________卡诺图等。
4、组合电路由________________构成,它的输出只取决于 _________________
而与原状态无关。
5、不仅考虑两个____________相加,而且还考虑来自__________相加的运算电
路,称为全加器。
6、译码器,输入的是___________输出的是___________。
7、一个4选1的数据选择器,应具有_____个地址输入端______个数据输入端。
8、时序逻辑电路的输出不仅和_________有关,而且还与_____________有关。
9、移位寄存器不但可_________ ,而且还能对数据进行 _________。
10、OC门的输出端可并联使用,实现________功能;三态门可用来实现
______________。
二、选择题(每题2分共20分)
1、是8421BCD码的是( )。
A、1010 B、0101 C、1100 D、1101
2、和逻辑式 相等的是( )。
A、ABC B、1+BC C、A D、
3、二输入端的或非门,其输入端为A、B,输出端为Y,则其表达式
Y= ( )。
A、AB B、 C、 D、A+B
4、一个T触发器,在T=1时,加上时钟脉冲,则触发器( )。
A、保持原态 B、置0 C、置1 D、翻转
5、欲对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是( )。
A、5 B、6 C、8 D、43
6、比较两个一位二进制数A和B,当A=B时输出F=1,则F的表达式是( )。
A、F=AB B、 C、 D、F=A⊙B
7、逻辑函数F(A,B,C) = AB+B C+ 的最小项标准式为( )。
A、F(A,B,C)=∑m(0,2,4) B、F(A,B,C)=∑m(1,5,6,7)
C、F(A,B,C)=∑m (0,2,3,4) D、F(A,B,C)=∑m(3,4,6,7)
8、设某函数的表达式F=A+B,若用四选一数据选择器来设计,则数据端D0D1D2D3
的状态是( )。(设A为高位)
A、0111 B、1000 C、1010 D、0101
9、在移位寄存器中采用并行输出比串行输出( )。
A、快 B、慢 C、一样快 D、不确定
10、用触发器设计一个24进制的计数器,至少需要( )个触发器。
A、3 B、4 C、6 D、5
三、化简(每题5分,共10分)
1、用代数法化简下式为最简与或式。
2、用卡诺图化简下式为最简与或式。
Y(A,B,C,D)= ∑m(0,2,4,5,6,8,9)+ ∑d(10,11,12,13,14,15)

四、根据已知条件,画出输出波形。(每题5分,共10分)
五、分析题。(共25分)
1、TTL门电路如图所示,试分析输入端状态并写出Y1、Y2的表达式。(6分)

2、试用集成四位二进制计数器CT74LS161构成10进制计数器。(图中 为同步
置数端, 为异步置0端,当 ,输入记数脉冲时,具有计数功能。)(5分)
3、写出SI、CO的表达式。(4分)
4、时序电路如图所示,三个触发器的K端状态均为“1”试分析其功能设初态
Q2Q1Q0=011。1)写出电路的驱动方程、状态方程;2)列出状态转换表;3)分
析逻辑功能;4)画出状态图;5)检查能否自启动。(10分)

六、试用与非门设计一个三人表决电路。(输入只提供原变量)(15分)

相关文档
最新文档