数字电子技术基础试题填空

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一、填空题 : (每空1分

,共10分)

1. (30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = (1)。 3 . 三态门输出的三种状态分别为:高电平、低电平和高阻态。

4 . 主从型JK 触发器的特性方程 = 。

5 . 用4个触发器可以存储4位二进制数。

6 . 存储容量为4K×8位的RAM 存储器,其地址线为12条、数据线为 8条。

1.八进制数 (34.2 ) 8 的等值二进制数为(11100.01 ) 2 ; 十进制数 98 的 8421BCD 码

为( 10011000 ) 8421BCD 。

2 . TTL 与非门的多余输入端悬空时,相当于输入 高电平。

3 .图15所示电路 中 的最简逻辑表达式为AB 。 图 15

4. 一个 JK 触发器有 两 个稳态,它可存储 一 位二进制数。

5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用 多谐振荡器 电路。

6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。

A B F 1 F 2 F 3

0 0 1 1 0

0 1 0 1 1

1 0 0 1 1

1 1 1 0 1

表 1 F 1 ;F 2 ;F 3 分别为:同或 , 与非门 , 或门

1.(11011)2 =(__27__)10

2.8421BCD 码的1000相当于十进制的数值 8 。 3.格雷码特点是任意两个相邻的代码中有__一__位二进制数位不同。

4.逻辑函数的反演规则指出,对于任意一个函数F ,如果将式中所有的__与或运算__互换,_原变量___互换,__反变量__互换,就得到F 的反函数 F 。

5.二极管的单向导电性是外加正向电压时 导通 ,外加反向电压时 截止 。

6.晶体三极管作开关应用时一般工作在输出特性曲线的 饱和 区和 截止 区。

7.TTL 三态门的输出有三种状态:高电平、低电平和 高阻 状态。

8. 集 电极开路门的英文缩写为 OC 门,工作时必须外加 上拉电阻 和 电源 。

9.一个2线-4线译码器,其输入端的数目与输出端数目相比较,后者较 多 。

10. 输出n 位代码的二进制编码器,一般有 __2n ____个输入信号端。

11.全加器是指能实现两个加数和___(低位)进位信号____三数相加的算术运算逻辑电路。

12.时序逻辑电路的输出不仅与 当前输入状态 有关,而且与 输出的原始状态 有关。

13.与非门构成的基本RS 锁存器的特征方程是 S+ n Q R ,约束条件是 RS=0 。

14.时序逻辑电路中,按照触发器的状态是否同时发生变化可分为 同步时序电路 和 异步时序电路 。 15.JK 触发器当J =K =__1___时,触发器Q n+1=⎺Q n 。 16.用555定时器构成的多谐振荡器,若充放电回路中有电阻、电容,则该多谐振荡器形成的脉冲周期T ≈__0.7(R1+2R2)C __。 17.A/D 转换需要经过 采样 、 保持 、 量化 和 编码 四个步骤。

18.根据D/A 转换器分辨率计算方法,4位D/A 转换器的分辨率为 6.7% 。

19.DAC 的转换精度包括 分辨率 和 转换误差 。

20.为使采样输出信号不失真地代表输入模拟信号,采样频率f s 和输入模拟信号的最高频

率f i max 的关系是 f s ≥2f imax 。

21.在A/D 转换时,将一个时间上连续变化的模拟量转换为时间上离散的模拟量的过程称 采

样 。

22.在A/D 转换中,用二进制码表示指定离散电平的过程称为 量化 。

23.CPLD 的含义是 复杂可编程逻辑器件 。

24.MAX+PLUS Ⅱ中用于仿真文件的编辑器是 波形编辑器 。

25.MAX+PLUS Ⅱ中采用图形编辑器设计时的后缀名为 gdf 。

26.在MAX+PLUS Ⅱ集成环境下,为图形文件产生一个元件符号的主要用途是 被高层次电

路设计调用 。

27.VHDL 语言中, 实体 定义设计的输入输出端口。

28. STD 库 是VHDL 语言的标准库,包含了VHDL 语言中的标准包集合。

29.VHDL 语言程序中,关键字实体的英文是 entity 。

30.VHDL 语言程序中,关键字结构体的英文是 Architecture 。

31.VHDL 语言程序保存时的文件名必须与 实体名 相同。

32.F<=(A AND B)OR(NOT A AND NOT B)运算的结果是 B A AB +(同或) 。

33.VHDL 语言中,逻辑操作符“NXOR”的功能是 同或 。

1、逻辑代数的三种基本运算规则 代入定理 、 反演定理 、 对偶定理 。

2、逻辑函数的描述方法有 逻辑函数式 、 逻辑图 、 波形图 、 卡诺图 、 逻辑真值表 等。

3、将8k×4位的RAM 扩展为64k×8位的RAM ,需用 16 片8k×4位的RAM ,同时还

需用一片 3线-8线 译码器。

4、三态门电路的输出有 高电平 、 低电平 和 高阻 3

种状态。

5、Y= ABC+AD+C 的对偶式为Y D = (A+B+C )(A+D) C 。

6、一个10位地址码、8位输出的ROM ,其存储容量为 8K 或213 。

7、若用触发器组成某十一进制加法计数器,需要 4 个触发器,有5 个无效状态。

8、欲将一个正弦波电压信号转变为同频率的矩形波,应当采用 施密特触发器 电路。

9、图2所示电路中,74161为同步4位二进制加计数器,D R 为异步清零端,则

该电路为 六 进制计数器。

10、图3所示电路中触发器的次态方程Q n+1

为 n Q A 。

相关文档
最新文档