哈工程微机原理习题课
微机原理课后习题答案

微机原理课后习题答案第⼀章学习指导:1.掌握⼗六进制、⼆进制、BCD(⼗进制数)、ASCII码2.掌握有符号数(补码、原码)、⽆符号数计算机的表⽰⽅法以及表⽰范围3.掌握补码运算4.了解计算机基本组成及⼯作原理5.了解新技术6.了解计算机主要性能指标2、完成下列数制之间的转换。
(1)01011100B=92D (3)135D=10000111B (5)10110010B=262Q=B2H3、组合型BCD码和⾮组合型BCD码有什么区别?写出⼗进制数254的组合型BCD数和⾮组合型数。
答:组合型BCD码⽤⾼四位和低四位分别对应⼗进制数的个位和⼗位,其表⽰范围是0~99;⾮组合型BCD码⽤⼀个字节的低四位表⽰⼗进制数,⾼四位则任意取值,表⽰范围为0~9。
组合型:254=(001001010100)BCD⾮组合型:254=(00000010 00000101 00000100)BCD7、计算机为什么采⽤补码形式存储数据?当计算机的字长n=16,补码的数据表⽰范围是多少?答:在补码运算过程中,符号位参加运算,简化了加减法规则,且能使减法运算转化为加法运算,可以简化机器的运算器电路。
+32767~ -32768。
9、设计算机字长n=8,求下列各式的[X+Y]补和[X-Y]补,并验证计算结果是否正确。
(1)X=18,Y=89 [X+Y]补=00010010+01011001=01101011B=107D 正确[X-Y]补=10111001B=00010010+10100111=(-71D)补正确(2)X=-23,Y=-11 [X+Y]补=11101001+11110101=11011110B=(-34D)补正确[X-Y]补=11101001+00001011=11110100B=(-12D)补正确(3)X=18,Y=-15 [X+Y]补=00010010+11110001=00000011B=(3D)补正确[X-Y]补=00010010+00001111=00100001B=(33D)补正确(4)X=-18,Y=120 [X+Y]补=11101110+01111000=01100110B=(102D)补正确[X-Y]补=11101110+10001000=01110110B=(123D)补由于X-Y=-138 超出了机器数范围,因此出错了。
微机原理第五版6-10章习题解答讲课讲稿

微机原理第五版6-10章习题解答第6章习题解答(P271)⒊依照编程方式的不同,ROM分为哪几类?各有何特点(重点说明E2PROM与FLASH存储器的区别)?解:依照编程方式的不同,ROM分为三类:⑴掩膜型ROM(ROM),其特点是:用户将要写入芯片的数据提供给芯片生产商,在生产该芯片的最后一道掩膜工艺时,将数据写入芯片,用户以后只能读出不能写入;⑵现场可编程ROM(PROM),其特点是:由于内部器件的一次性编程,不可再生特性,所以用户只可在现场一次性对芯片编程,不能更改;⑶可改写的ROM(EPROM),其特点是:用户可多次对其编程。
其中用紫外线擦除再用电编程的EPROM,必须从用户板上拆下后用紫外线照射擦除,再用专用编程器对其进行改写,使用不方便,目前很少使用;可用电擦除的E2PROM,可在用户板上用电信号对其进行字节或全部擦除和改写,使用很方便;FLASH是一种新型的电擦除EPROM,它具有E2PROM的所有特性,还具有集成度高,速度快,成本低等特点,是目前使用最广泛的ROM存储器。
⒍对下列RAM芯片组排列,各需要多少个RAM芯片?多少个芯片组?多少根片内地址线?若和8088 CPU相连,则又有多少根片选地址线?(1) 1K×4位芯片组成16K×8位存储空间;解:当用单片容量为1K×4的RAM组成总容量为16K×8的存储器时:①需要的总芯片数为(16×1024/1×1024)×(8/4)=32(片)②需要的芯片组数为16×1024/1×1024=16 (组)③片内地址线数为log2(210)=10(根)④芯片组选择地址线数为log2(16×210)-10=4 (根)(2) 8K×8位芯片组成512K×8位存储空间。
解:当用单片容量为8K×8位的RAM组成总容量为512K×8的存储器时:①需要的总芯片数为(512×1024/8×1024)×(8/8)=64(片)②需要的芯片组数为512×1024/8×1024=64 (组)③片内地址线数为 log2(8×210)=13(根)④芯片组选择地址线数为log2(512×210)-13=6 (根)⒎某微机系统的RAM存储器由4个模块组成,每个模块的容量为128KB,若4个模块的地址连续,起始地址为10000H,则每个模块的首末地址是什么?解:根据题意,128KB模块的末地址为217-1=1FFFFH,所以各模块的首末地址分别为:模块1首地址:10000H,末地址:10000H+1FFFFH=2FFFFH模块2首地址:30000H,末地址:30000H+1FFFFH=4FFFFH模块3首地址:50000H,末地址:50000H+1FFFFH=6FFFFH模块4首地址:70000H,末地址:70000H+1FFFFH=8FFFFH⒏设有4K×4位SRAM芯片及8K×8位EPROM芯片,欲与8088 CPU组成16K×8位的存储器空间,请问需要此SRAM及EPROM多少片?它们的片内地址线及片选地址线分别是多少根?假若该16K×8位存储器空间连续,且末地址为FFFFFH,请画出SRAM、EPROM与8088 CPU的连线,并写出各芯片组的地址域。
《微机原理》(一)习题及参考答案.doc

*教材:《微机原理与接口技术实用教程》,杨帮华等编,清华大学出版社,2008. 5习题一1、十进制一二进制:73.8125 =2、十进制一十六进制:299. 34375 =3、二进制一十进制:10010010. 001B =4^十六进制一十进制:8F. 7H =5、已知:a = 1011B, b = 11001B, c = 100110B,用二进制完成下列算术运算,并用十进制运算检查结果:(1)a+b; (2) c-a~b;(3) aXb; (4) c/a。
6、已知:a = 00111000B, b = 11000111B,试求以下逻辑运算结果:(1) a AND b ;(2) a OR b ;(3) a XOR b ; (4) NOT a。
7、写出下列各数的8位原码和补码:(1) +1010101B;(2) -1010101B;(3) +1111111B;(4) -1111111B;(5) +1000000B;(6) -1000000B;(7) +34 ;(8) -69。
8、对下列8位补码分别进行a+b和a-b运算,并判断结果是否溢出:(1) a = 37H, b = 57H; (2) a =0B7H, b =0D7H ;(3) a =0F7H, b =0D7H; (4) a = 37H, b =0C7H 。
9、将下列十进制数用BCD表示,并用加6修正法求运算结果:(1) 38+42;(2) 56+77;(3) 99+88;(4) 34+69 。
10、将下列字符串用偶校验ASCII表示(以十六进制形式):(1) SAM JONES; (2) -75. 61。
11、用规格化浮点数表示(设阶为4位原码,尾为8位补码):-3. 125 =*习题一参考答案1、01001001.1101B2、12B.58H3、146.1254、143.43755、100100B, 0010B, 100010011B, 0011B...0101B6、00000000B, 11111111B, 11111111B, 11000111B7、01010101B、01010101B, 11010101B、10101011B, 01111111B、01111111B,11111111B、10000001B, 01000000Bs 01000000B, 11000000> 11000000B,00100010B、00100010B, 11000101B、10111011B8、8EHx、E0H V , 8EH "、E0H V , CEH ”、20H V , FEH ”、70H V9、80, (1)33, (1)87, (1)0310、53、41、4D、20、4A、4F、4E、45、53, 2D、37、35、2E、36、31 (H)偶校验:0101001k 01000001、01001101, 10100000、11001010> 1100111k 01001110, 1100010k01010011, 00101101, 1011011K 0011010k 00101110> 00110110, 10110001 (B)11、一3.125 = —11.001B=—0.11001B X 2+2,即:0010 10011100B (阶为4位原码,尾为8位补码)习题二教材P24 (1.8习题):一、6教材 P115 (3. 5 习2, 习题三 二、1*习题三参考答案 教材P115 (3. 5习题):一、1、假定 DS=2000H, SS=1500H, SI=OOAOH, BX=0100H, BP=0010H,数据变量 VAL 的偏地址为0050H,请指出下列指令中源操作数采用什么寻址方式?若源操作数在存储器(1) MOV AX, OABH (2) MOV AX, [100H](3) MOV AX, VAL(4) MOV BX, [SI](5) MOV AL, VAL[BX](6) MOV CL, [BP][SI] ;立即寻址;直接寻址,EA=0100H, PA=DSX10H+EA=20100H ;直接寻址,EA=VAL=0050H, PA=DS X 10H+EA=20050H ;寄存器间接寻址,EA=SI=OOAOH, PA=DSX10H+EA=200A0H ;寄存器相对寻址,EA=BX+VAL=0150H, PA=DSX 10H+EA=20150H ;基址变址寻址,EA=BP+SI=OOBOH, PA=SS X(1) MOV AH, BX (2) MOV [SI], [BX] (3) MOV AX, [SI][DI]MOV AX, [BX][BP];X ,源、目的字长不一致(或类型不一致) ;X ,源、目的不可同为存储器操作数 ;X,基址变址寻址不可SI 与DI 组合 ;X,基址变址寻址不可BX与BP 组合教材 P77 (2. 5 习题):一、1, 2, 3, 5, 6, 7, 8; 二、2, 4 补充题: 1、 将62A0H 加下列各数,试求其和及标志位AF 、SF 、ZF 、OF 、CF 、PF 的值。
最新自动控制原理精品考研资料哈尔滨工程大学2008复试微机原理试题

一、填空(40分,每空2分)1.11101100=()Q=()D=()H2.十六进制数XXXXH和XXXXH相加后以下标志位分别为:CF=(),PF=(),OF=()。
3.指令 MOV [BX],OFFSET VAR中原操作数的寻址方式是(),目的操作数的寻址方式是()。
二、简答(45分,每题5分)1.写出8位二进制书原码、反码及补码可表示的数值的范围。
2.什么是规则字?什么是非规则字?执行一个是规则字和一个非规则字的存/取各需要几个总线周期?3.8255A中ISR和IMR的功能是什么?4.什么是中断向量码?什么是中断向量表?知道中断向量码如何获得中断服务程序的入口地址?5.什么是时钟周期?什么是总线周期?一个总线周期一般包括几个时钟周期?6.8086有一部分引脚采用分时复用,什么是分时复用?哪些引脚采用分时复用?7.指出下列指令的错误MOV CS,AXMUL 10HOUT AL,DX三、告知程序写结果(12分,并不是很难。
题目没记住)四、编写程序(13分)已知BUF中一以下几个数XX,XX,XX,XX,XX,XX,XX,判断其中正数、负数及零的个数,并将其个数分别存入ZHENG、FU及ZERO单元中。
试编制完整的汇编语言程序。
五、应用题一(8255A的应用,14分)CPU通过8255同开关K0~K3和LED显示器接口见下图,开关设置的二进制信息由B口输入,经程序转换成相应的七段LED码显示后,通过A口输出,由七段LED显示开关二进制的状态值,试写出其控制程序。
(设8255的端口地址为80H~83H)六、应用题二(11分)欲使用8253的记数通道产生周期为200us的连续脉冲,设8253的CLK脉冲为1MHz,端口地址为30H-33H。
试求(1)记数通道1的记数初值;(2)写出对记数通道1的初始化程序。
七、芯片扩展(15分。
右边是一个芯片的扩展图,图我记不清楚了)(1)一片2732的存储容量是多少?(2)四片2732并联构成的存储容量是多少?(3)写出各芯片的地址范围。
第一章微机原理习题课

第一章微机原理习题课 第一章习题课 一、选择题 1.十进制数66转换成二进制数为_______。 A. 11000010 B.01100110 C.11100110 D.01000010 答案:D 2.十进制数27.25转换成十六进制数为_______。 A. B1.4H B.1B.19H C.1B.4H D.33.4H 答案:C 3.下列数中最小的是________。 A. (101001)2 B. (52)8 C. (2B)16 D. (50)10 答案:A 4.若一个数的BCD编码为00101001,则该数与______相等。 A. 41H B.121D C.29D D. 29H 答案:C 5.十进制数9874转换成BCD数为________。 A. 9874H B. 4326H C. 2692H D. 6341H 答案:A 6.BCD数64H代表的真值为_______。 A. 100 B.64 C.-100 D.+100 答案:B 7.若[A]原=1011 1101,[B]反=1011 1101,[C]补=1011 1101,以下结论正确的是______。 A. C最大 B. A最大 C.B最大 D.A=B=C 答案:B 8.8位二进制补码表示的带符号数1000 0000B和1111 1111B的十进制数分别是____。 A. 128和255 B. 128和-1 C. -128和255 D. -128和-1 答案:D 9.微机中地址总线的作用是___________。 A.用于选择存储器单元 B.用于选择进行信息传输的设备 C.用于指定存储器单元和I/O设备接口单元的选择地址 D.以上选择都不对答案:C 10.计算机中表示地址使用____。 A.无符号数 B.原码 C.反码 D.补码 答案:A 11. 8086/8088CPU内部有一个始终指示下条指令偏移地址的部件是_______。 A. SP B.CS C.IP D.BP 答案:C 12. 指令队列的作用是_________。 A.暂存操作数地址 B.暂存操作数 C.暂存指令地址 D.暂存预取指令 答案:D 13. 8086/8088下列部件中与地址形成无关的是______。 A. ALU B. 通用寄存器 C. 指针寄存器 D. 段寄存器 答案:A 14.对于8086,下列说法错误的是_______。 A.段寄存器位于BIU中 B.20位的物理地址是在EU部件中形成的 C.复位后CS的初值为FFFFH D.指令队列的长度为6个字节 答案:B 15.8086/8088中ES、DI分别属于_______。 A. EU、BIU B. EU、EU C. BIU、BIU D. BIU、EU 答案:D 16.在执行转移、调用和返回指令时,指令队列中原有的内容_______。 A.自动清除 B.用软件清除 C.不改变 D.自动清除或用软件清除答案:A 17.下列说法中,正确的一条是______ A. 8086/8088标志寄存器共有16位,每一位都有含义。 B. 8088/8086的数据总线都是16位。 C. 8086/8088的逻辑段不允许段的重叠和交叉 D. 8086/8088的逻辑段空间最大为64KB,实际应用中可能小于64KB。 答案:D 18.8086/8088工作于最大模式,是因为_____。 A.可以扩展存储容量 B.可以扩大I/O空间 C.可以构成多处理器系统 D.可以提高CPU主频 答案:C 19.工作在最小模式时,对CPU而言,下列信号皆为输入信号的是______。 A. HOLD 、TEST、READY B. M/IO、TEST、READY C. M/IO、HOLD、TEST D. R DT/、HOLD、READY 答案:A 20.在最小工作模式下,8088/8086CPU在每个时钟脉冲的______处,对HOLD引脚上的信号进行进行检测。 A) 上升沿B) 下降沿C) 结束位置D) 中间位置 答案:A 21.在8086读总线周期中,进入T3后发现READY=0,需要插入等待状态,则在插入等待状态时其引脚的高地址A19~A16_______。 A.表示读数据对应的高4位的地址 B.表示CPU当前工作状态 C.处于高阻状态 D.处于不定状态 答案:B 22.设8086/8088工作于最小模式,在存储器读、写周期中,总线AD15~AD0上数据开始有效的时刻(不插入Tw)分别是______。 A. T2、T2 B.T1、T2 C.T3、T4 D.T3、T2 答案:D 二、填空题 1.计算机的主机由_______、控制器、主存储器组成。 答案:运算器 2._______确定了计算机的5个基本部件:输入器、______、运算器、_______和控制器,程序和数据存放在______中,并采用二进制数表示。 答案:冯.诺依曼、输出器存储器存储器 3.10110.10111B的十六进制数是_______,3 4.97H的十进制数是______,将114.25转换为二进制数为_______。 答案:16.B8H、52.6055、1110010.01 4.(640)10=(______)2=(________)16 答案:101000 0000 280 5. (25 6.375)10=(______)2=(________)16 答案:10000 0000. 011 100.6 6.(10111100.1101)2=(______)10=(________)16 答案:188.8125 BC.D 7.二进制数1000 0001B若为原码,其真值为_____;若为反码,其真值为_____;若为补码,其真值为_____。 答案:-1 -126 -127 8、X=-85,Y=-26,字长N=8则 X补=_____H,Y补=_____H,[X+Y]补=_____H,[X-Y]补=_____H 9、用补码计算(-56)—(-17)=(-39) 10、.一个8位的二进制整数,若采用补码表示,且由3个“1”和5个“0”组成,则最小的十进制数为______。 答案:-125 1000 00 11、如果在一段程序开始执行前,(CS)=1003H,(IP)=1007H,给定一个数据的有效地址是0027H,且(DS)=1101H,试问: 这段程序的第一个字节的物理的地址是多少?11037H 这个数据在内存中的物理地址是多少?1103 12、2012D的压缩BCD与非压缩BCD码分别是? 13、.若[X]原=[Y]反=[Z]补=90H,试用十进制分别写出其大小,X=_____;Y=_____;Z=_____。 答案:-16 -111 -112 14、8086/8088CPU在结构上由两个独立的处理单元_______和_______构成,这两个单元可以_____工作,从而加快了程序的运行速度。 答案:EU BIU 并行 15、8086是Intel系列的16位处理器,从功能上,它分为两个部分:即总线接口单元和执行单元。总线接口单元由_______、_______、_______、_______、_______等寄存器和20位地址加法器和6字节指令队列构成。执行单元有4个通用寄存器,即______;4个专用寄存器,即____、_____、_____、______等寄存器和算术逻辑单元组成。 答案:AX、BX、CX、DX SP、BP、DI、SI 16、8086/8088CPU中标志寄存器的3个控制位是_____、_____、______。 答案:DF IF TF 标志寄存器的状态标志位有_____个,分别是_____、_____、______、_____、_____、 ______。 17、.逻辑地址9B50H:2C00H对应的物理地址是_____。 答案:9E100H 18、给出一个堆栈区,其地址为1250H:0000H~1250H:0100H,(SP)=0052H 19.在任何一个总线周期的T1状态,ALE输出_____。 答案:高电平 20.8086有两种工作模式,即最小模式和最大模式,它由______决定。最小模式的特点是_______。 答案:CPU提供全部的控制信号需要总线控制器8288 21.8086CPU可访问的存储器的空间为1MB,实际上分奇数存储体和偶数存储体两部分,对于奇数存储体的选择信号是________,对于偶数存储体的选择信号是_______,对于每个存储体内的存储单元的选择信号是___________。 答案:A0 A19~A1 22.在8086的最小系统,当,0 IO M,时,CPU完成的操 =RD W R =
微机原理第一章-习题课

Kunming University of Science & Technology
Page 3
3、已知[X]原=0100 1001, [Y]原=1010 1010, 求[X+Y]补,并判断溢出。 解: 先求补码,X为正数,[X]补= [X]原= 0100 1001 [Y]补= [Y]反+1=1101 0101+1= 1101 0110 [X+Y]补= [X]补+ [Y]补,过程如下: 0100 1001 + 1101 0110 1 0001 1111 可知:OF=11=0, 所以没有溢出。
考查: 1. CS:IP的组合=>下一条指令的存储器地址. 2. 计算指令的物理地址,16进制的加法运算。
解:25000H 解:3F069H
例:c) CS*16+IP=1A000H+B000H= 25000H
Kunming University of Science & Technology
Page 10
有符号数的情况分析
有符号数运算的比较,与SF, OF有关。 对有符号数A-B,符号情况分析如下: B=正 A>B:OF=0 SF=0 A=正 B=负 OF=0 SF=0 A>B: OF=1 SF=1 A>B:OF=0 SF=0 A<B:OF=0 SF=1
A<B:OF=0 SF=1
Page 15
11. 实模式下,求下列寄存器组合所寻址的存储单 元地址: a) DS=1000H, DI=2000H b) SS=2300H, BP=3200H c) DS=A000H, BX=1000H d) SS=2900H, SP=3A00H 12000H 26200H A1000H 2CA00H
哈工大威海计算机学院 计算机组成原理课件习题课

计算 7.要求用最少的位数设计一个浮点数格式,必须满 足下列要求: ①十进制数范围:-1038~-10-38,+10-38~10+38; ②精度:7位十进制数据。
③ 8.已知接收到的海明码为0110101(配偶原则),试 问欲传送的信息。
9.按配奇原则配置1100101的汉明码。 10.将4位有效信息1001编成CRC码,已知 g(x)=x3+x+1,即1011。 11.什么是机器零?浮点数采用什么机器数形式时, 可用全0表示机器零。
1. 3. 设CPU共有16根地址线,8根数据线,并 用MREQ作为访存控制信号(低电平有效), 用WR作为读/写控制信号(高电平读,低电 平写)。现有芯片及各种门电路。画出CPU 与存储器的连接图,要求:
① 存储芯片地址空间分配为0~2047为系统程序区; 2048~8191为用户程序区。 ② 指出选用的存储器芯片类型及数量。 ③ 画出片选逻辑。 ④ 其译码方式(采用的是全译码还是部分译码)。
2. 其中M为寻址模式:0直接寻址,1基址寻址,2为相对寻 址,3为立即寻址;I为间址特征,X为变址特征(x=1变 址)。 3. 设PC为程序计数器,Rx为变址寄存器,Rb为基址寄存器, 试问: ① 该指令能定义多少种操作 ② 立即寻址操作数范围 ③ 在非间址情况下,除立即寻址外,写出每种寻址方式计算 有效地址的表达式。 ④ 设基址寄存器14位,在非变址直接基址寻址时,指令的寻 址范围。 ⑤ 间接寻址时,寻址范围是多少?若允许多重间址,寻址范 围多少?
1.
4.设CPU有20根地址线和16根数据线,并用IO/M作为 访存控制信号,RD为读命令,WR为写命令。CPU可通 过BHE和A0来控制按字节或字两种形式访存,如下表 所示。
第三章微机原理习题课

.第三章习题课一、选择题1、在汇编语言程序的开发过程中使用宏功能的顺序是()。
A、宏定义,宏调用B、宏定义,宏展开C、宏定义,宏调用,宏展开D、宏定义,宏展开,宏调用2、汇编语言源程序中,每个语句由四项组成,如语句要完成一定功能,那么该语句中不可省略的项是()。
A、名字项B、操作项C、操作数项D、注释项3、下列叙述正确的是()A.对两个无符号数进行比较采用CMP指令,对两个有符号数比较用CMPS指令B.对两个无符号数进行比较采用CMPS指令,对两个有符号数比较用CMP指令C.对无符号数条件转移采用JAE/JNB指令,对有符号数条件转移用JGE/JNL指令D.对无符号数条件转移采用JGE/JNL指令,对有符号数条件转移用JAE/JNB指令4、编写分支程序,在进行条件判断前,可用指令构成条件,其中不能形成条件的指令有().A、CMPB、SUBC、ANDD、MOV5、测试BL寄存器容是否与数据4FH相等,若相等则转NEXT处执行,可实现的方法是()。
A TEST BL,4FHJZ NEXTB XOR BL,4FHJZ NEXTC AND BL,4FHJZ NEXTD OR BL,4FHJZ NEXT6、检查BUF的容是否为正偶数,如是正偶数,则令AL=0。
下面程序段正确的是( )。
A、MOV AL,BUF JS K1SHR AL,1JNC K1MOV AL,0K1:……B、MOV AL,BUF AND AL,11 JNZ K2MOV AL,0K2:……C 、MOV AL ,BUF TEST AL ,81H JNZ K3 MOV AL ,0 K3:……7、下列描述中,执行循环的次数最多的情况是()。
A .MOV CX ,0B .MOV CX ,1 LOP :LOOP LOP LOP :LOOP LOPC .MOV CX ,0FFFFHD .MOV CX ,256 LOP :LOOP LOP LOP :LOOP LOP8、在下列指令中,指令的执行会影响条件码中的CF 位。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
哈工程微机原理习题课习题课1. 设8253三个计数器的端口地址为201H 、202H 、203H ,控制寄存器端口地址200H 。
试编写程序片段,读出计数器2的内容,并把读出的数据装入寄存器AX 。
答:MOV AL ,80H MOV DX ,200H OUT DX ,AL MOV DX ,203HIN AL ,DX MOV BL ,AL INAL ,DX ,MOV BH ,AL MOV AX ,BX2. 设8253三个计数器的端口地址为21H 、22H 、23H ,控制寄存器端口地址20H 。
输入时钟为2MHz ,让1号通道周期性的发出脉冲,其脉冲周期为1ms ,试编写初化程序段。
答:要输出脉冲周期为1ms ,输出脉冲的频率是331110110-=??,当输入时钟频率为2MHz时,计数器初值是6332102102000110=?=? 使用计数器1,先读低8位,后读高8位,设为方式3,二进制计数,控制字是76H 。
设控制口的地址是20H ,计数器0的地址是22H 。
程序段如下: MOV DX,20H MOV AL,76H OUT DX,,AL MOV DX,22H MOV AX ,2000 OUT DX ,ALMOV AL ,AH OUT DX ,AL3. 设8253计数器的时钟输入频率为1.91MHz ,为产生25KHz 的方波输出信号,应向计数器装入的计数初值为多少?答: Z1.91MHz25KH = 76.4应向计数器装入的初值是76。
4. 设8253的计数器1,工作在方式2,计数初值为3000H ;计数器2,工作在方式3,计数初值为1000H 。
如果两个计数器的GA TE 都接高电平,三个计数器的CLK 都接2MHz 时钟信号,试画出OUT1、OUT2的输出波形。
答:计数器1工作在方式2,即分频器的方式。
输出波形的频率f=clk f N = 2MHz 3000=666.7H Z ,其周期为1.5m s ,输出负脉冲的宽度等于CLK 的周期为0.5μs 。
计数器2工作在方式3,即方波发生器的方式。
输出频率f=2MHz1000= 2000Hz 的对称方波。
三个OUT 的输出波形如下:OU T0OU T1OU T2250μs250μs5. 8255A 的3个端口在使用上有什么不同?答:8255A 的A 端口,作为数据的输入、输出端口使用时都具有锁存功能。
B 端口和C 端口当作为数据的输出端口使用时具有锁存功能,而作为输入端口使用时不带有锁存功能。
6. 当数据从8255A 的C 端口读到CPU 时,8255A 的控制信号CS 、RD 、WR 、A 1、A O 分别是什么电平?答:当数据从8255A 的C 端口读入CPU 时,8255A 的片选信号CS应为低电平,才能选中芯片。
A 1,A 0为10,即A 1接高电平,A 0接低电平,才能选中C 端口。
RD 应为低电平(负脉冲),数据读入CPU ,WR 为高电平。
7. 如果串行传输速率是2400波特,数据位的时钟周期是多少秒?答:数据位的时钟周期是12400= 4.17×10-4 秒8. 在远距离数据传输时,为什么要使用调制解调器?答:在远距离传输时,通常使用电话线进行传输,电话线的频带比较窄,一般只有几KHz ,因此传送音频的电话线不适于传输数字信号,高频分量会衰减的很厉害,从而使信号严重失真,以致产生错码。
使用调制解调器,在发送端把将要传送的数字信号调制转换成适合在电话线上传输的音频模拟信号;在接收端通过解调,把模拟信号还原成数字信号。
9. 全双工和半双工通信的区别是什么?在二线制电路上能否进行全双工通信?为什么?答:全双工和半双工通信,双方都既是发送器又是接收器。
两者的区别在于全双工可以同时发送和接收。
半双工不能同时双向传输,只能分时进行。
在二线制电路上是不能进行全双工通信的,只能单端发送或接收。
因为一根信号线,一根地线,同一时刻只能单向传输。
9.同步传输方式和异步传输方式的特点各是什么?答:同步传输方式中发送方和接收方的时钟是统一的、字符与字符间的传输是同步无间隔的。
异步传输方式并不要求发送方和接收方的时钟完全一样,字符与字符间的传输是异步的。
10.在异步传输时,如果发送方的波特率是600,接收方的波特率是1200,能否进行正常通信?为什么?答:不能进行正常通信,因为发送方和接收方的波特率不同,而接收端的采样频率是按传输波特率来设置。
11.一个异步串行发送器,发送具有8位数据位的字符,在系统中使用一位作偶校验,2个停止位。
若每秒钟发送100个字符,它的波特率和位周期是多少?答:每个字符需要的发送位数是12位(数据位8位,校验位1位,停止位2位,起始位1位)。
每秒发送100个字符共1200位。
因此波特率为1200波特,位周期=11200≈833μs。
1.LED数码管显示器共阴极和共阳极的接法主要区别是什么?答:LED数码管显示器共阴极的接法是发光二极管的阴极接地,当数码管的笔划发光二极管的阳极为高电平时,该笔划被点亮。
共阳极的接法是发光二极管的阳极接高电平,当数码管的笔划发光二极管的阴极为低电平时,该笔划被点亮。
总之,主要区别在于LED数码管的接法和驱动笔划的数据电平的不同。
1.EU与BIU各自的功能是什么?如何协同工作?答:EU是执行部件,主要的功能是执行指令。
BIU是总线接口部件,与片外存储器及I/O 接口电路传输数据。
EU经过BIU进行片外操作数的访问,BIU为EU提供将要执行的指令。
EU与BIU可分别独立工作,当EU不需BIU提供服务时,BIU可进行填充指令队列的操作。
2.8086/8088与其前一代微处理器8085相比,内部操作有什么改进?答:8085为8位机,在执行指令过程中,取指令与执行执令都是串行的。
8086/8088由于内部有EU和BIU两个功能部件,可重叠操作,提高了处理器的性能。
3.8086/8088微处理器内部有那些寄存器,它们的主要作用是什么?答:执行部件有8个16位寄存器,AX、BX、CX、DX、SP、BP、DI、SI。
AX、BX、CX、DX一般作为通用数据寄存器。
SP为堆栈指针存器,BP、DI、SI 在间接寻址时作为地址寄存器或变址寄存器。
总线接口部件设有段寄存器CS、DS、SS、ES和指令指针寄存器IP。
段寄存器存放段地址,与偏移地址共同形成存储器的物理地址。
IP的内容为下一条将要执行指令的偏移地址,与CS共同形成下一条指令的物理地址。
4.8086对存储器的管理为什么采用分段的办法?答:8086是一个16位的结构,采用分段管理办法可形成超过16位的存储器物理地址,扩大对存储器的寻址范围(1MB,20位地址)。
若不用分段方法,16位地址只能寻址64KB空间。
6.在8086中,逻辑地址、偏移地址、物理地址分别指的是什么?具体说明。
答:逻辑地址是在程序中对存储器地址的一种表示方法,由段地址和段内偏移地址两部分组成,如1234H:0088H。
偏移地址是指段内某个存储单元相对该段首地址的差值,是一个16位的二进制代码。
物理地址是8086芯片引线送出的20位地址码,用来指出一个特定的存储单元。
7.给定一个存放数据的内存单元的偏移地址是20C0H,(DS)=0C00EH,求出该内存单元的物理地址。
答:物理地址:320F8H。
8.8086/8088为什么采用地址/数据引线复用技术?答:考虑到芯片成本,8086/8088采用40条引线的封装结构。
40条引线引出8086/8088的所有信号是不够用的,采用地址/数据线复用引线方法可以解决这一矛盾,从逻辑角度,地址与数据信号不会同时出现,二者可以分时复用同一组引线。
9.8086与8088的主要区别是什么?答:8086有16条数据信号引线,8088只有8条;8086片内指令预取缓冲器深度为6字节,8088只有4字节。
10.怎样确定8086的最大或最小工作模式?最大、最小模式产生控制信号的方法有何不同答:引线MN/MX#的逻辑状态决定8086的工作模式,MN/MX#引线接高电平,8086被设定为最小模式,MN/MX#引线接低电平,8086被设定为最大模式。
最小模式下的控制信号由相关引线直接提供;最大模式下控制信号由8288专用芯片译码后提供,8288的输入为8086的S2#~S0#三条状态信号引线提供。
11.8086被复位以后,有关寄存器的状态是什么?微处理器从何处开始执行程序?答:标志寄存器、IP、DS、SS、ES和指令队列置0,CS置全1。
处理器从FFFFOH存储单元取指令并开始执行。
12.8086基本总线周期是如何组成的?各状态中完成什么基本操作?答:基本总线周期由4个时钟(CLK)周期组成,按时间顺序定义为T1、T2、T3、T4。
在T1期间8086发出访问目的地的地址信号和地址锁存选通信号ALE;T2期间发出读写命令信号RD#、WR#及其它相关信号;T3期间完成数据的访问;T4结束该总线周期。
13.结合8086最小模式下总线操作时序图,说明ALE、M/IO#、DT/R#、RD#、READY 信号的功能。
答:ALE为外部地址锁存器的选通脉冲,在T1期间输出;M/IO#确定总线操作的对象是存储器还是I/O接口电路,在T1输出;DT/R#为数据总线缓冲器的方向控制信号,在T1输出;RD#为读命令信号;在T2输出;READY信号为存储器或I/O接口“准备好”信号,在T3期间给出,否则8086要在T3与T4间插入Tw等待状态。
14.8086中断分哪两类?8086可处理多少种中断?答:8086中断可分为硬件中断和软件中断两类。
8086可处理256种类型的中断。
15.8086可屏蔽中断请求输入线是什么?“可屏蔽”的涵义是什么?答:可屏蔽中断请求输入线为INTR;“可屏蔽”是指该中断请求可经软件清除标志寄存器中IF位而被禁止。
16.8086的中断向量表如何组成?作用是什么?答:把内存0段中0~3FFH区域作为中断向量表的专用存储区。
该区域存放256种中断的处理程序的入口地址,每个入口地址占用4个存储单元,分别存放入口的段地址与偏移地址。
17.8086如何响应一个可屏蔽中断请求?简述响应过程。
答:当8086收到INTR的高电平信号时,在当前指令执行完且IF=1的条件下,8086在两个总线周期中分别发出INTA#有效信号;在第二个INTA#期间,8086收到中断源发来的一字节中断类型码;8086完成保护现场的操作,CS、IP内容进入堆栈,请除IF、TF;8086将类型码乘4后得到中断向量表的入口地址,从此地址开始读取4字节的中断处理程序的入口地址,8086从此地址开始执行程序,完成了INTR中断请求的响应过程。
18.什么是总线请求?8086在最小工作模式下,有关总线请求的信号引脚是什么?答:系统中若存在多个可控制总线的主模块时,其中之一若要使用总线进行数据传输时,需向系统请求总线的控制权,这就是一个总线请求的过程。