期末考试数字电子技术试题及答案

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)

1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )

1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 1

2.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门

B、与非门

C、异或门

D、OC门

3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)

B、悬空

C、通过小电阻接地(<1KΩ)

D、通过电阻接V CC

4.图2所示电路为由555定时器构成的()。

A、施密特触发器

B、多谐振荡器

C、单稳态触发器

D、T触发器

5.请判断以下哪个电路不是时序逻辑电路()。图2

A、计数器

B、寄存器

C、译码器

D、触发器

6.下列几种A/D转换器中,转换速度最快的是()。图2

A、并行A/D转换器

B、计数型A/D转换器

C、逐次渐进型A/D转换器

D、双积分A/D转换器

7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3

A、施密特触发器

B、反相器

C、单稳态触发器

D、JK触发器

8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器

B、10位二进制计数器

C、十进制计数器

D、10位D/A转换器

9、已知逻辑函数与其相等的函数为()。

A、B、C、D、

10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4

B、6

C、8

D、16

三、逻辑函数化简(每题5分,共10分)

1、用代数法化简为最简与或式

Y= A +

2、用卡诺图法化简为最简或与式

Y= + C +A D,约束条件:A C + A CD+AB=0

四、分析下列电路。(每题6分,共12分)

1、写出如图4所示电路的真值表及最简逻辑表达式。

图 4

2、写出如图5所示电路的最简逻辑表达式。

图 5

五、判断如图 6所示电路的逻辑功能。若已知 u B =-20V,设二极管为理想二极管,试根据 u A 输入波形,画出 u 0 的输出波形(8分)

t

图 6

六、用如图 7所示的8选1数据选择器CT74LS151实现下列函数。(8分)

Y(A,B,C,D)=Σm(1,5,6,7,9,11,12,13,14)

图 7

七、用 4位二进制计数集成芯片CT74LS161采用两种方法实现模值为10的计数器,要求画出接线图和全状态转换图。(CT74LS161如图8所示,其LD端为同步置数端,CR 为异步复位端)。(10分)

图 8

八、电路如图 9所示,试写出电路的激励方程,状态转移方程,求出Z 1 、Z 2 、Z 3 的输出逻辑表达式,并画出在CP脉冲作用下,Q 0 、Q 1 、Z 1 、Z 2 、Z 3 的输出波形。

(设 Q 0 、Q 1 的初态为0。)(12分)

数字电子技术基础试题(一)参考答案一、填空题 :

1. (30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。

2 . 1。

3 . 高电平、低电平和高阻态。

4 . 。

5 . 四。

6 . 12、 8

二、选择题:

1.C

2.D

3.D

4.A

5.C

6.A

7.C

8.C

9.D 10.C

三、逻辑函数化简

1、Y=A+B

2、用卡诺图圈0的方法可得:Y=( +D )(A+ )( + )

四、 1、

该电路为三变量判一致电路,当三个变量都相同时输出

为1,否则输出为0。

2、 B =1, Y = A ,

B =0 Y 呈高阻态。

五、 u 0 = u A · u B ,输出波形 u 0 如图 10所示:

图 10

六、如图 11所示:

D

图11

七、接线如图 12所示:

图 12

全状态转换图如图 13 所示:

( a )

( b )

图 13

八、,,波形如图 14所示:

数字电子技术基础试题(二)

一、填空题 : (每空1分,共10分)

1.八进制数 (34.2 ) 8 的等值二进制数为() 2 ;

十进制数 98 的 8421BCD 码为() 8421BCD 。

2 . TTL 与非门的多余输入端悬空时,相当于输入电平。

3 .图15所示电路中的最简逻辑表达式为。

图 15

4. 一个 JK 触发器有个稳态,它可存储位二进制数。

5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。

6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。

表 1

A B F 1 F 2 F 3

0 0 1 1 0

0 1 0 1 1

1 0 0 1 1

1 1 1 0 1

F 1 ;F 2 ;F 3 。

二、选择题: (选择一个正确答案填入括号内,每题3分,共30分 )

1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:()

A、m 1 与m 3

B、m 4 与m 6

C、m 5 与m 13

D、m 2 与m 8

2、 L=AB+C 的对偶式为:()

A 、 A+BC ;

B 、( A+B )

C ; C 、 A+B+C ;

D 、 ABC ;

3、半加器和的输出端与输入端的逻辑关系是()

A、与非

B、或非

C、与或非

D、异或

4、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若输入

为 A 2 A 1 A 0 =101 时,输出:为()。

A . 00100000 B. 11011111 C.11110111 D. 00000100

5、属于组合逻辑电路的部件是()。

A、编码器

B、寄存器

C、触发器

D、计数器

6.存储容量为8K×8位的ROM存储器,其地址线为()条。

A、8

B、12

C、13

D、14

7、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为()V。

A、1.28

B、1.54

C、1.45

D、1.56

8、T触发器中,当T=1时,触发器实现()功能。

A、置1

B、置0

C、计数

D、保持

9、指出下列电路中能够把串行数据变成并行数据的电路应该是()。

A、JK触发器

B、3/8线译码器

C、移位寄存器

D、十进制计数器

10、只能按地址读出信息,而不能写入信息的存储器为()。

A、 RAM

B、ROM

C、 PROM

D、EPROM

三、将下列函数化简为最简与或表达式(本题 10分)

1. (代数法)

2、F 2 ( A,B,C,D)=∑m (0,1,2,4,5,9)+∑d (7,8,10,11,12,13)(卡诺图法)

四、分析如图 16所示电路,写出其真值表和最简表达式。(10分)

五、试设计一个码检验电路,当输入的四位二进制数 A、B、C、D为8421BCD码时,输出Y为1,否则Y为0。(要求写出设计步骤并画电路图)(10分)

六、分析如图17所示电路的功能,写出驱动方程、状态方程,写出状态表或状态转换图,说明电路的类型,并判别是同步还是异步电路?(10分)

八、如图19所示的十进制集成计数器;的为低电平有效的异步复位端,试将计数器用复位法接成八进制计数器,画出电路的全状态转换图。( 10分)

图 19

数字电子技术基础试题(二)参考答案

一、填空题 :

• 11100.01 , 10011000

•高

• AB

•两,一

•多谐振荡器

•同或,与非门,或门

二、选择题:

1. D 2. B 3. D 4. B 5. A

6. C

7. C

8. C

9. C 10. B

三、 1. 2.

四、 1.

2. , , ,

五、

六、同步六进制计数器,状态转换图见图 20。

图 20

八、 八进制计数器电路如图 22所示。

数字电子技术基础试题(四)

一、选择题(每题2分,共26分)

1.将代码(10000011)8421转换为二进制数( )。

A 、(01000011)2

B 、(01010011)2

C 、(10000011)2

D 、(000100110001)2 2.函数AB B A F

+=的对偶式为( )。

A 、(

B A +)()B A +∙ B 、B A B A +∙+;

C 、

A B A ∙+B + D 、))((B A B A ++

3.有符号位二进制数的原码为(11101),则对应的十进制为( )。 A 、-29 B 、+29 C 、-13 D 、+13 4.逻辑函数)(F E BCD BD A AC Y

+++=的最简的与或式( )。

A 、AC+BD ;

B 、BD A A

C + C 、AC+B

D 、A+BD

5.逻辑函数的F=

BC B A B A ++的标准与或式为( )。

A 、∑)7,5,4,3,2(

B 、∑)6,4,3,2,1(

C 、

∑)5,3,2,1,0( D 、∑)7,6,5,4,3(

6.逻辑函数Y (A ,B ,C )=

∑)5,4,2,0(的最简与或非式为( )

。 A 、AB C A + B 、C A B A + C 、

B A

C A +

D 、C B C A B A ++

7.逻辑函数Y (A ,B ,C ,D )=

∑)9,6,5,4,2,1(其约束条件为AB+AC=0则最

简与或式为( )。 A 、D C D C C B ++ B 、D C A D C C B ++ ;

C 、

D C D C D C A ++ D 、C A D B B A ++

8.下图为TTL 逻辑门,其输出Y 为( )。

A 、0

B 、 1

C 、B A +

D 、B A ∙

9.下图为OD 门组成的线与电路其输出Y 为( )。

A 、1

B 、0

C 、B

D 、B A ∙ 10.下图中触发器的次态方程Q n+1为( )。

A 、A

B 、0

C 、Q n

D 、Q n

11.RS 触发器要求状态由0 → 1其输入信号为( )。

A 、RS=01

B 、RS=×1

C 、RS=×0 D、RS=10

12.电源电压为+12V 的555定时器、组成施密特触发器,控制端开路,则该触发器

的回差电压△V T 为( )。

A 、4V

B 、6V

C 、8V

D 、12V 13.为了将三角波换为同频率的矩形波,应选用( )。 A 、施密特触发器 B 、单稳态触发器 C 、多谐振器 D 、计数器 二、判断题(每题1分,共10分) ( )1.OC 门的输出端可并联使用。

( )2.当TTL 门输出电流I OH =0.4mA, I OL =16mA,I IH =40μA ,I IL =1mA 时N=16。 ( )3.N 进制计数器可以实现N 分频。

( )4.组合逻辑电路在任意时刻的输出不仅与该时刻的输入有关,,还与电路原

来的状态有关。

( )5.单稳态触发器暂稳态维持时间的长短取决于外界触发脉冲的频率和幅度。 ( )6.在逻辑电路中三极管即可工作在放大,饱和、截止状态。 ( )7.逻辑函数Y=D B C A AB ++

满足一定条件时存在两处竞争—冒险。

( )8.寄存器、编码器、译存器、加法器都是组合电路逻辑部件。 ( )9.二进制数(101110)B 转换成8421BCD 码为(0100 0110)8421。 ( )10.逻辑函数Y (ABC )=∑)4,2,0(m 时即:Y (ABC )=)7,6,5,3,1(m ∏。

三、分析题(共20分)

1.试分析同步时序逻辑电路,要求写出各触发器的驱动方程、状态方程,画出完整的状态转换图(按Q 3Q 2Q 1排列)。(6分)

2.分析下图由74160构成的计数器为几进制计数器,画出有效状态转换图。(4分)

3.分析逻辑电路,要求写出输出逻辑式、列出真值表、说明其逻辑功能。(6分)

4.分析如下74LS153数据选择器构成电路的输出逻辑函数式。(4分)

RD

四、设计题(共26分)

1.用74LS160及少量的与非门组成能显示00~48的计数器(使用 完成)。(8分)

2.试用图示3线-8线译码器74LS138和必要的门电路产生如下多输出逻辑函数。要求:(1)写出表达式的转换过程(6分);(2)在给定的逻辑符号图上完成最终电路图。(6分)

⎩⎪

⎨⎧+=++=+=C

B A

C B Y BC C B A C B A Y BC

AC Y 321

D 0 D 1 D 2 D 3

Q 0 Q 1 Q 2 Q 3 E

P ET

CP C

LD

D R 74160

D 0 D 1 D 2 D 3

Q 0 Q 1 Q 2 Q 3

E P ET

CP C

LD

D R 74160

F

A B

Y

D 0 D 1 D 2 D

3

A 1 A 0

第一学期《数字电子技术》课程期末考试试卷A和答案数字电路与逻辑设计

北京信息科技大学 2008~2009学年第一学期 《数字电子技术》课程期末考试试卷A 课程所在学院:自动化学院适用专业班级:测控0601-03考试形式:闭卷 注意:所有答案写在答题纸上,写在试卷上无效。 一、填空题(本题满分20分,共含10道小题,每小题2分) 1∙(7AC1)16=( )2=( 1=( )]0。 2.具有推挽式输出级的TT1电路(是/否)可以将输出端并联使用,普通的CMOS门(是/否)可以将输出端并联使 用。(输入端的状态均为不定) 3.相同编号的最小项和最大项存在的关系为o 4.(+1oo"的原码为,反码为,补码为o 5.若A是逻辑变量,则A㊉I=。 二、逻辑函数式的化筒(12分) 1 .利用公式法化简为最简与或式: F=AB∖A f CD+(AD+3'C')')(4+B) 2 .利用卡诺图法将逻辑函数化简为最简与或式: y(A,B,G=>z(OJ2,4),给定约束条件为 m3+rτ‰t+mβ+rr‰j=O

下面电路图中,写出输出信号是什么状态(高电平、低电平或高阻态),已知乂为74系四、试用一 片8选1数据选择器74HC151产生逻辑函数: Y=AB r CD÷48(C÷r>)+ABXCΦZ))÷ABC r 要求给出设计的全过程,并画出逻辑电路图。(12分) s ,A2A4Y O O O O O O O1O∣ O O1O D1 O O11 O1O O O1O1/人 O11O2 O1115 1X X X高阻 五、TT1主从JK触发器的输入波形如图所示,画出输出端Q的波形(12分) CP 六、分析如图时序逻辑电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出 电路的状态转换图,说明电路的功能以及能否自启动。(14分)

数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期 《数字电子技术》期末复习题 第一部分题目 一、判断题(每题2分,共30分。描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。 【】2、(325)8 >(225)10 【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。 【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16 【】5、8421 BCD码是唯一能表示十进制数的编码。 【】6、十进制数85的8421 BCD码是101101。 【】7、格雷码为无权码,8421 BCD为有权码。 【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。 【】9、逻辑变量的取值,1比0大。 【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。【】11、逻辑运算1+1=1 【】12、逻辑运算A+1+0=A 【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。 【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。 【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。【】16、AB A C BC AB A C ++=+ 【】17、逻辑函数表达式的化简结果是唯一的。 【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。 【】19、n个变量组成的最小项总数是2n个。 【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。 【】21、逻辑函数化简过程中的无关项一律按取值为0处理。 【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。【】23、TTL或非门的多余输入端可以接高电平。 【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。【】25、将三输入与非门中的两个输入端都接高电平,就可以实现非门功能。 【】26、基本的逻辑关系有与、或、非三种,其实现单元电路分别为与非门和或非门两种。【】27、CMOS门电路的输入电流大于TTL门电路的输入电流。 【】28、组合逻辑电路的基本组成单元是门电路。 【】29、组合电路没有记忆功能。 【】30、组合电路是一种具有记忆功能的逻辑电路。

数字电子技术基础期末考试试题和答案解析

数字电子技术基础试题(一) 一、填空题 : (每空1分,共10分) 1. (30.25) 10 = (11110.01 ) 2 = ( 1E.4) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。 1. (30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。 2 . 1。 3 . 高电平、低电平和高阻态。 4 . 。 5 . 四。 6 . 12、 8 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下, 输出电压波形恒为0的是:(C )图。

2.下列几种TTL电路中,输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) B、 D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器

数电期末试卷及答案(共4套)

XX大学信息院《数字电子技术基础》 期终考试试题(110分钟)(第一套) 一、填空题:(每空1分,共15分) 1.逻辑函数Y AB C =+的两种标准形式分别为 ()、()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。 6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。 7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门” 来实现。 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、 B、C的P、Q波形。

三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。 四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)

数字电子技术试题库及答案期末考试秘籍

数字电子技术期末试题库 一、选择题: A组: 1.如果采用偶校验方式,下列接收端收到的校验码中,(A )是不正确的 A、00100 B、10100 C、11011 D、11110 2、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B ) A、逻辑函数的最简与或式 B、逻辑函数的最小项之和 C、逻辑函数的最简或与式 D、逻辑函数的最大项之和 3、在下列逻辑电路中,不是组合逻辑电路的是( D ) A、译码器 B、编码器 C、全加器 D、寄存器 4、下列触发器中没有约束条件的是( D ) A、基本RS触发器 B、主从RS触发器 C、同步RS触发器 D、边沿D触发器 5、55 5定时器不可以组成 D 。 A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D. JK触发器 6、编码器(A )优先编码功能,因而(C )多个输入端同时为1。 A、有 B、无 C、允许 D、不允许 7、(D )触发器可以构成移位寄存器。 A、基本RS触发器 B、主从RS触发器 C、同步RS触发器 D、边沿D触发器 8、速度最快的A/D转换器是( A )电路 A、并行比较型 B、串行比较型 C、并一串行比较型 D、逐次比较型 9、某触发器的状态转换图如图所示,该触发器应是 A.J-K触发器 B.R-S触发器 C.D触发器 D.T触发器 10、(电子专业作)对于VHDL以下几种说法错误的是 (A ) A VHDL程序中是区分大小写的。 B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成 C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚 D 结构体是描述元件内部的结构和逻辑功能 B组: 1、微型计算机和数字电子设备中最常采用的数制是------------------------ (A ) A.二进制 B.八进制 C.十进制 D.十六进制 2、十进制数6在8421BCD码中表示为---------------------------------- (B ) A.0101 B.0110 C. 0111 D. 1000

2023年数字电子技术试题库及答案期末考试秘籍

数字电子技术期末试题库 一、选择题: A组: 1.假如采用偶校验方式,下列接受端收到旳校验码中,( A )是不对旳旳 A、00100B、10100C、11011D、11110 2、某一逻辑函数真值表确定后,下面描述该函数功能旳措施中,具有唯一性旳是( B )A、逻辑函数旳最简与或式B、逻辑函数旳最小项之和 C、逻辑函数旳最简或与式 D、逻辑函数旳最大项之和 3、在下列逻辑电路中,不是组合逻辑电路旳是(D) A、译码器 B、编码器 C、全加器 D、寄存器 4、下列触发器中没有约束条件旳是(D) A、基本RS触发器B、主从RS触发器 C、同步RS触发器 D、边缘D触发器 5、555定期器不可以构成D。 A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.J K触发器 6、编码器(A )优先编码功能,因而( C)多种输入端同步为1。 A、有 B、无 C、容许 D、不容许 7、( D )触发器可以构成移位寄存器。 A、基本RS触发器B、主从RS触发器 C、同步RS触发器 D、边缘D触发器

8、速度最快旳A/D转换器是(A)电路 A、并行比较型 B、串行比较型 C、并-串行比较型D、逐次比较型 9、某触发器旳状态转换图如图所示,该触发器应是( C ) A.J-K触发器 B.R-S触发器 C. D触发器 D. T触发器 10.(电子专业作)对于VHDL如下几种说法错误旳是(A ) A VHDL程序中是辨别大小写旳。 B 一种完整旳VHDL程序总是由库阐明部分、实体和构造体等三部分构成 CVHDL程序中旳实体部分是对元件和外部电路之间旳接口进行旳描述,可以当作是定义元件旳引脚 D 构造体是描述元件内部旳构造和逻辑功能 B组: 1、微型计算机和数字电子设备中最常采用旳数制是--------------------------------( A ) A.二进制 B.八进制 C. 十进制 D.十六进制 2、十进制数6在8421BCD码中体现为-------------------------------------------------(B)

数字电子技术基础期末试题及答案

一、填空题:每空1分,共16分 1.逻辑函数有四种表示方法,它们分别是真值表、 逻辑图 、 逻辑表达式 和 卡诺图 ; 2.将2004个“1”异或起来得到的结果是 0 ; 3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是 TTL 电路和 CMOS 电路; 4.施密特触发器有 两 个稳定状态.,多谐振荡器有 0 个稳定状态; 5.已知Intel2114是1K 4位的RAM 集成电路芯片,它有地址线 10 条,数据线 4 条; 6.已知被转换的信号的上限截止频率为10kHz,则A/D 转换器的采样频率应高于 20 kHz ;完成一次转换所用的时间应小于 50 ; 7.GAL 器件的全称是 通用阵列逻辑 ,与PAL 相比,它的输出电路是通过编程设定其 输出逻辑宏单元 的工作模式来实现的,而且由于采用了 E 2CMOS 的工艺结构,可以重复编程,使用更为方便灵活; 二、根据要求作题:共16分 1. 试画出用反相器和集电极开路与非门实现逻辑函数 C B AB Y +=; 解:1. R +VCC

2、图1、2中电路由TTL 门电路构成,图3由CMOS 门电路构成,试分别写出F1、F2、F3的表达式; 解:.2. C B AC F C F B A F +==+=321; ; 三、已知电路及输入波形如图4ab 所示,其中FF1是D 锁存器,FF2是维持-阻塞D 触发器,根据CP 和D 的输入波形画出Q1和Q2的输出波形;设触发器的初始状态均为0; 8分

解: 四、分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能; 10分 解: 四、1表达式 73217 42121m m m m Z m m m m Z +++=+++= 2真值表

数字电子技术基础期末考试试卷及答案

数字电子技术基础试题(一) 一、填空题:(每空1分,共10分) 1.(30。25) 10 = ( ) 2 = ( ) 16 . 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= . 5 。用4个触发器可以存储位二进制数. 6 。存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。 2。下列几种TTL电路中,输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、OC门 3。对CMOS与非门电路,其多余输入端正确的处理方法是(D )。

A、通过大电阻接地(>1。5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) B、 D、通过电阻接V CC 4。图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5。请判断以下哪个电路不是时序逻辑电路(C ). A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C ). A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为( D)。 A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出. A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式

数字电子技术期末知识考试及答案

数字电子技术期末知识考试 一、选择题 1、成语“万事俱备,只欠东风”说的是以下哪种逻辑关系( )[单选题] * A、或关系 B、与关系√ C、与非关系 D、或非关系 答案解析: “与”逻辑关系是指当决定某种结果的各个条件全部具备时,结果才会发生。“或”逻辑关系是指当决定某种结果的各种条件当中只要有任何一个具备时,结果就会发生。 2、十进制数91转换成二进制数是( )[单选题] * A、(10010001)B B、(1011011)B√ C、(1011011)D D、(10010001)D 3、与门逻辑关系可表述为( )[单选题] * A、有0出1,全1出0 B、有1出1,全0出1 C、有0出0,全1出1√ D、有1出0,全0出1

4、8421BCD码1001表示的十进制数为( )[单选题] * A、6 B、7 C、8 D、9√ 5、下列定律中属于分配律的是( )[单选题] * A、A(A+B) =A B、A+AB=A C、A+BC=(A+B)(A+C)√ D、A+A=A 6、JK触发器当CP=1,J=1,K=0,在CP脉冲的下降沿到来时,其状态为( )[单选题] * A、置1端√ B、置0端 C、保持 D、计数 答案解析: 根据JK触发器的功能表可知,当CP=1,J=1,K=0,在CP脉冲的下降沿到来时,状态功能为置1 7、组合逻辑电路通常由( )组合而成。[单选题] * A、门电路√ B、触发器 C、计数器 D、寄存器

8、三位二进制编码器输出与输入端的数量分别为( )[单选题] * A、3个和2个 B、3个和8个√ C、8个和3个 D、2个和3个 9、已知逻辑函数Y=AB+BC,若要Y=1,则ABC的取值可能是( )[单选题] * A、010 B、110√ C、101 D、100 10、触发器有两个稳态,存储8位二进制信息要( )个触发器。[单选题] * A、2 B、8√ C、16 D、32 11、普通编码器在任何时刻,只能对( )个输入信号进行编码[单选题] * A、2 B、3 C、1√ D、4 答案解析: 普通编码器在任何时刻,只能对1个输入信号进行编码。优先编码器允许多个输入信号有效,按优先级别

信息学院数字电子技术基础期末考试试卷3及答案

信息院《数字电子技术基础》期终考试试题(110分钟) (第三套) 一、填空(每题1分,共10分) 1.TTL门电路输出高电平为V,阈值电压为V; 2.触发器按动作特点可分为基本型、、和边沿型; 3.组合逻辑电路产生竞争冒险的内因是; 4.三位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态为; 5.如果要把一宽脉冲变换为窄脉冲应采用触发器; 6.RAM的扩展可分为、扩展两种; 7.PAL是可编程,EPROM是可编程; 8.GAL中的OLMC可组态为专用输入、、寄存反馈输出等几种工作模式; 9.四位DAC的最大输出电压为5V,当输入数据为0101时,它的输出电压为V; 10.如果一输入电压的最大值为1V,采用3位ADC时它的量化阶距为V。 、写出下列各图中的输出逻辑表达式,并化为最简与或式; (G1 G2 为OC 门,TG1 TG2 为CMOS 传输门)(10分) 图la 三、由四位并行进位全加器74LS283构成图2所示:(15分) 1.当A=0,X 3X 2X 1X 0=11,Y3Y 2Y 1Y 0=01求Z3Z2Z1Z0=?,W=? 2. 2. 当A=1,X 3X 2X 1X 0=11,Y3Y 2Y 1Y 0=0101 求Z3Z2Z1Z0=?,W=? 22*S4JYfY Y Y Y 1 V fY V V V 1 Atj7(7 777)W I'H I阳曾注*±挣tb 3. 3.写出X(X 3X 2X 1X 0),I(13 I 2^ 1^ 0),A与乙(乙3乙2乙1乙0),* -之间的算法公式,并指出 其功能.

四、试画出图3在CP脉冲作用下Q1,Q2,Y对应的电压波形。 设触发器的初态为0,画6个完整的C P脉冲的波形)(15分) 五、由可擦可编程只读存储器EPROM2716 构成的应用电路如图所示。 1.计算EPROM2716 的存储容量; 2. 2. 当ABCD=0110 时,数码管显示什么数字; 3. 3.写出Z的最小项表达式,并化为最简与或式;(15分)

2022年数字电子技术期末复习题库及答案

第1单元能力训练检测题 一、填空题 1、由二值变量所构成旳因果关系称为逻辑关系。可以反映和解决逻辑关系旳数学工具称为逻辑代数。 2、在正逻辑旳商定下,“1”表达高电平,“0”表达低电平。 3、数字电路中,输入信号和输出信号之间旳关系是逻辑关系,因此数字电路也称为逻辑电路。在逻辑关系中,最基本旳关系是与逻辑、或逻辑和非逻辑。 4、用来表达多种计数制数码个数旳数称为基数,同一数码在不同数位所代表旳权不同。十进制计数各位旳基数是10,位权是10旳幂。 5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。 6、进位计数制是表达数值大小旳多种措施旳统称。一般都是按照进位方式来实现计数旳,简称为数制。任意进制数转换为十进制数时,均采用按位权展开求和旳措施。 7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。 8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换旳二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。 9、逻辑代数旳基本定律有互换律、结合律、分派律、反演律和非非律。 10、最简与或体现式是指在体现式中与项中旳变量至少,且或项也至少。 13、卡诺图是将代表最小项旳小方格按相邻原则排列而构成旳方块图。卡诺图旳画图规则:任意两个几何位置相邻旳最小项之间,只容许一位变量旳取值不同。

14、在化简旳过程中,约束项可以根据需要看作1或0。 二、判断正误题 1、奇偶校验码是最基本旳检错码,用来使用PCM措施传送讯号时避免出错。(对) 2、异或函数与同或函数在逻辑上互为反函数。(对) 3、8421BCD码、2421BCD码和余3码都属于有权码。(错) 4、二进制计数中各位旳基是2,不同数位旳权是2旳幂。(对) 3、每个最小项都是各变量相“与”构成旳,即n个变量旳最小项具有n个因子。(对) 4、由于逻辑体现式A+B+AB=A+B成立,因此AB=0成立。(错) 5、逻辑函数F=A B+A B+B C+B C已是最简与或体现式。(错) 6、运用约束项化简时,将所有约束项都画入卡诺图,可得到函数旳最简形式。(错) 7、卡诺图中为1旳方格均表达逻辑函数旳一种最小项。(对) 8、在逻辑运算中,“与”逻辑旳符号级别最高。(对) 9、原则与或式和最简与或式旳概念相似。(对) 10、二极管和三极管在数字电路中可工作在截止区、饱和区和放大区。(错) 三、选择题 1、逻辑函数中旳逻辑“与”和它相应旳逻辑代数运算关系为(B)。 A、逻辑加 B、逻辑乘 C、逻辑非 2.、十进制数100相应旳二进制数为(C)。 A、1011110 B、1100010 C、1100100 D、11000100

数字电子技术基础期末考试试卷及答案

数字电子技术基础期末考试试卷及答案 一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下, 输出电压波形恒为0的是:(C )图。 2.下列几种TTL电路中,输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、OC门

3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) B、 D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为( D)。

数字电子技术基础期末考试卷及答案

数字电子技术根底试题〔一〕 一、填空题 : 〔每空1分,共10分〕 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D =1。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为12条、数据线为8条。 二、选择题: (选择一个正确的答案填入括号,每题3分,共30分 ) 1.设以下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:〔C 〕图。 2.以下几种TTL电路中,输出端可实现线与功能的电路是〔 D〕。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是〔D 〕。 A、通过大电阻接地〔>1.5KΩ〕 B、悬空 C、通过小电阻接地〔<1KΩ〕 B、 D、通过电阻接V CC 4.图2所示电路为由555定时器构成的〔A 〕。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器

5.请判断以下哪个电路不是时序逻辑电路〔C 〕。 A、计数器 B、存放器 C、译码器 D、触发器 6.以下几种A/D转换器中,转换速度最快的是〔A 〕。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.*电路的输入波形 u I 和输出波形 u O 如以下图所示,则该电路为〔 C〕。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用〔C 〕。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、逻辑函数与其相等的函数为〔 D〕。 A、B、C、D、 10、一个数据选择器的地址输入端有3个时,最多可以有〔 C〕个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简〔每题5分,共10分〕 1、用代数法化简为最简与或式 Y= A + 2、用卡诺图法化简为最简或与式 Y= + C +A D,约束条件:A C + A CD+AB=0 四、分析以下电路。〔每题6分,共12分〕 1、写出如图1所示电路的真值表及最简逻辑表达式。 图 1

数字电子技术基础期末考试试题和答案解析

数字电子技术基础试题(一) 一、填空题: (每空1分,共10分) 1.(30.25) 10 = (11110.01 ) 2 = ( 1E.4) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为12 条、数据线为8 条。 1.(30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。 2 . 1。 3 . 高电平、低电平和高阻态。 4 . 。 5 . 四。 6 . 12、8 二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。

2.下列几种TTL电路中,输出端可实现线与功能的电路是(D)。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) B、D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、D、双积分A/D转换器 7.某电路的输入波形u I 和输出波形u O 如下图所示,则该电路为(C)。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器

数字电子技术期末考试试题含答案

《数字电子技术》考试试卷(第一套)课程号2904025035 考试时间100 分钟 (注:集成电路CD4532、74HC138、74HC151的功能见附表) 一、填空题(共28分) 1、(2分)(5E.8)H=(94.5 )D=(10010100.0101 )8421BCD。 2、(2分)逻辑函数L = + A+ B+ C +D = (1 )。 3、(2分)由传输门构成的电路如下图所示,当A=0时,输出L= B 。 4、(2分)三态门可能输出的三种状态是低电平、高电平和高阻态_。 5、(3分)A/D转换器一般要经过_ 采样__、保持、量化和__编码__这4个步骤,A/D转换器的转换速度主要取决于转换类型。对双积分型A/D 转换器、并行比较型A/D转换器和逐次比较型A/D转换器的相对速度进行比较,转换速度最快的是_并行比较型A/D转换器__。 适用专业年级(方向):应用物理、电信科技2010级 考试方式及要求:闭卷笔试 .

. 时,n+1Q = n Q ,当0J K ==时,n+1Q = n Q 。 二、用公式法将下列逻辑函数化简为最简与或式 (12分) (,,,)F A B C D ABCD ABD BC BCD ABC =++++ F=AB(C+D)+B(C +D )+C B A 2分 =ABC+ABD+ B D + B C +C B A 2分 = ABC+ABD+ B D + B C 2分 =B(AC+C +AD+D ) 2分 =B(A+C +D ) 2分 =AB+B C +B D 2分 三、用卡诺图法将下列逻辑函数化简为最简与或式 (10分) L (A,B,C,D )=∑m (0,1,3,5,7, 9)+∑d (10~15) 解: 6分 L D ABC =+ 4分 四、(16分)在举重比赛中有A 、B 、C 三名裁判,A 为主裁判,B 、C 为副裁判。当两名或两名以上裁判(且必须包括A 在内)认为运动员上举杠铃合格时,按动电钮可发出裁决合格信号(即输出Z 为1)。请设计该三输入的组合逻辑电路。要求:

相关主题
相关文档
最新文档