长沙理工大学数字电子技术基础试卷数电试卷题库(01-10)

长沙理工大学数字电子技术基础试卷数电试卷题库(01-10)
长沙理工大学数字电子技术基础试卷数电试卷题库(01-10)

数字电子技术试卷(1)

一.填空(16)

1.十进制数123的二进制数是 ;十六进制数是 。 2.1是8421BCD 码,其十进制为 。 3.逻辑代数的三种基本运算是 , 和 。 4.三态门的工作状态是 , , 。 5.描述触发器逻辑功能的方法有 。 6.施密特触发器的主要应用是 。

7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 8.实现A/D 转换的主要方法有 , , 。 二.判断题(10)

1.BCD 码即8421码 ( )

2.八位二进制数可以表示256种不同状态。 ( )

3.TTL 与非门与CMOS 与非门的逻辑功能不一样。 ( )

4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。( ) 5.计数器可作分频器。 ( ) 三.化简逻辑函数(14) 1.用公式法化简-

-

+++=A D DCE BD B A Y ,化为最简与或表达式。

2.用卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(, 化为最简与或表达式。

四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。(15)

五.触发器电路如图2(a ),(b )所示, ⑴写出触发器的次态方程;

⑵对应给定波形画出Q 端波形(设初态Q =0)(15)

六.试用触发器和门电路设计一个同步的五进制计数器。(15)

七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。(15)

数字电子技术试卷(2)

三.填空(16)

1.十进制数35.85的二进制数是 ;十六进制数是 。 2.逻辑代数中逻辑变量得取值为 。 3.组合逻辑电路的输出状态只与 有关而与电路 。 4.三态门的输出有 ,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意 。 5.触发器的基本性质有 。 6.单稳态触发器的主要应用是 。

7.设6位D/A 转换器的满度输出电压位6.3伏,则输入数字量为110111,输出模拟电压为 8.一个8K 字节的EPROM 芯片,它的地址输入端的个数是 。 四.判断题(10)

1.数字电路中,化简逻辑函数的目的是为了所设计的逻辑电路更简单,更经济,而且其功能不变。( ) 2.二进制数1001和二进制代码1001都表示十进制数。 ( ) 3.触发器的输出状态完全由输入信号决定。 ( )

4.模拟量送入数字电路前,须经A/D 转换。 ( ) 5.多谐振荡器常作为脉冲信号源使用。 ( ) 三.化简逻辑函数(14)

1.用公式法化简-

-

-

+++++=C B BD ABC D BC ABD D ABC Y ,化为最简与或表达式。 2.用卡诺图化简∑∑=m d D C B A Y )()+(15,10,5,014,11,8,7,3,2),,,(,化为最简与或表达式。

四.设计一个8421码的检码电路。要求当输入大于等于3、小于等于7时电路输出为1,否则电路输出为0。要求列出真值表,写出逻辑函数式,画出逻辑图。(15)

五.触发器电路如图1(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)。(15)

六.分析图2电路实现何种逻辑功能,其中X 是控制端,对X =0和X =1分别分析,设初态为1,112==Q Q 。(要求写出电路方程,列出状态转换表或图,说明其逻辑功能,并说明电路能否自启动)(15)

七.试用8选1数据选择器和74LS161芯片设计序列信号发生器。芯片引脚图如图3所示,序列信号为11001101(左位为先)。(15)

数字电子技术试卷(3) 五.填空(16)

1.十进制数86的二进制数是 ;8421BCD 码是 。 2.在Y=AB+CD 的真值表中,Y =1的状态有 个。 3.4位二进制数码可以编成 个代码,用这些代码表示0~9十进制输的十个数码,必须去掉 代码。 4.描述触发器逻辑功能的方法有 。 5.若Q =1,J=0,K=1,则=+1n Q 。 。 6.设ROM 地址为70~A A ,输出为30~Y Y ,则ROM 的容量为

7.一个8位二进制D/A 转换器的分辨率为0.025,则输入数字量为11010011时,输出模拟电压为 。 8. 和 是衡量A/D 、D/A 转换器性能优劣的主要指标。 六.回答问题(10)

1.已知XY=XZ ,则Y=Z ,正确吗?为什么?

2.五位环形计数器的时钟频率为10KHz,其输出波形的频率是多少? 三.化简逻辑函数(14) 1.用公式法化简C B BC BC A BCD A A Y -

-

++++=____

,化为最简与或表达式。

2.用卡诺图化简∑∑=m d D C B A Y )()+(11,10,9,3,2,113,8,6,4,0),,,(,化为最简与或表达式。

四.由双4选1数据选择器组成的电路如图1所示, ①写出21,Y Y 的表达式。 ②列出21,Y Y 的真值表。(15)

五.某室由3台计算机工作站,请用红、黄、绿3种指示灯设计一个监视电路,要求:3台计算机正常工作时,绿灯亮;只一台出故障时黄灯亮;有两台出故障时,红灯亮;若3台计算机同时出故障时,则

黄灯和红灯都亮。试用门电路设计。要求:列出真值表,写出逻辑函数式,画出逻辑电路图。(15)

六.触发器电路及输入波形如图2所示,要求:写出电路方程,画出21,Q Q 与Y 的对应波形。(设21,Q Q 的初态为11)(15)

七.试用中规模集成十六进制计数器74LS161芯片设计一个十三进制计数器,要求必须包括0000和1111状态,利用C 端左进位输出。芯片引脚图如图3所示。(15)

数字电子技术试卷(4) 七.填空(16)

1.十进制数3.5的二进制数是 ;8421BCD 码是 。 2.在()B A A Y ⊕=的结果是 。

3.D 触发器的状态方程为 ,如果用D 触发器来实现T 触发器的功能,则T 、D 间的关系为 。 4.一个64选1的数据选择器,它的选择控制端有 个。

5.6位D/A 转换器满度输出电压为10伏,输入数字为001010时对应的输出模拟电压为 V 。 6.一片64K ×8存储容量的只读存储器ROM ,有 条地址线,有 条数据线。

7. 由555定时器构成的单稳态触发器,输出脉宽≈W T

8. 和 是衡量A/D 、D/A 转换器性能优劣的主要指标。 八.回答问题(10)

1.已知XY=XZ ,则Y=Z ,正确吗?为什么? 2.已知X+Y=XY ,则X=Y ,正确吗?为什么? 三.化简逻辑函数(14)

1.用公式法化简C B AC C B A Y +++=-

-

-

,化为最简与或表达式。

2.用卡诺图化简∑∑=m d D C B A Y )()+(11,5,4,3,210,8,1,0),,,(,化为最简与或表达式。

四.分析图1所示电路,要求列出21,Y Y 的逻辑表达式和真值表,并说出电路的逻辑功能指出输入变量和输出函数的含义。(15)

五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)

六.试用D 触发器及少量门器件设计,状态转换图为①→②→③模为3的同步计数器。要求有设计过程。(15)

七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。(15)

数字电子技术试卷5 一.选择题(共20分)

1.将十进制数(3.5)10转换成二进制数是() ①11.11 ②10.11 ③10.01 ④11.10 2.三变量函数()BC A C B A F +=,,的最小项表示中不含下列哪项()①m2 ②m5 ③m3 ④m7

3.一片64k ×8存储容量的只读存储器ROM,有()条地址线和()条数据线。①64、8②64、16③16、8④16、16

4.在ADC 工作过程中,包括保持a,采样b,编码c,量化d 四个过程,其先后顺序为()①abcd ②bcda ③cbad ④badc

5.以下各种ADC 中,转换速度最慢的是() ①并联比较型②逐次逼进型③双积分型④以上各型速度相同

6.一个时钟占空比为1:4,则一个周期内高低电平持续时间之比为()①1:3 ②1:4 ③1:5 ④1:6

7.当三态门输出高阻状态时,输出电阻为() ①无穷大 ②约100欧姆③无穷小④约10欧姆

8.通常DAC 中的输出端运算放大器作用是() ①倒相 ②放大 ③积分 ④求和

9.16个触发器构成计数器,该计数器可能的最大计数模值是() ①16 ②32 ③162 ④216 10.一个64选1的数据选择器有()个选择控制信号输入端。() ①6 ②16 ③32 ④64 二.判断题(20分)

1.两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器() 2.三态门输出为高阻时,其输出线上电压为高电平() 3.前进位加法器比串行进位加法器速度慢()

4.译码器哪个输出信号有效取决于译码器的地址输入信号() 5.五进制计数器的有效状态为五个()

6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。() 7.当时序逻辑电路存在无效循环时该电路不能自启动() 8.RS 触发器、JK 触发器均具有状态翻转功能() 9.D/A 的含义是模数转换()

10.构成一个7进制计数器需要3个触发器() 三、简答题(每小题5分,共10分)

1.用基本公式和定理证明下列等式:()ABC BC A C AB B C AB ++=+。

2请写出RS 、JK 触发器的状态转移方程,并解释为什么有的触发器有约束方程。

四.用卡诺图化简以下逻辑函数(每小题5分,共10分)

1.D C A C B A D C D C A ABD ABC Y ++?+++=

2.()D C A C B A B A D C Y ?++⊕=,给定约束条件为AB +CD =0

五.一个组合电路具有3个输入端A,B,C,一个输出端Y,其输入和输出波形如图1所示,使用或非门设计电路(15分)

六.8选1数据选择器CC4512的逻辑功能如表1所示。试写出图2所示电路输出端Y 的最简与或形式的表达式。(10分)

七.如图3所示电路的计数长度N 是多少?能自启动吗?画出状态转换图。(15分)

数字电子技术试卷(06) 一、数制转换(12)

1、(10010111)2=( )16=( )10 2、(8C )16=( )2=( )10 3、(127)10=( )2=( )16 4、(110101.11)8=( )16 5、(-1101B )原码=( )反码=( )补码 二、选择填空题(12)

1)、以下的说法中,——是正确的。

A )一个逻辑函数全部最小项之和恒等于0

B )一个逻辑函数全部最大项之和恒等于0

C )一个逻辑函数全部最大项之积恒等于1

D )一个逻辑函数全部最大项之积恒等于0

2)、若将一个TTL异或门(输入端为A、B)当作反相器使用,则A、B端应——连接。 A )A或B有一个接1 B )A或B有一个接0 C )A和B并联使用 D )不能实现 3)、已知R、S是或非门构成的基本RS触发器的输入端,则约束条件为——。 A )RS=0 B )R+S=1 C )RS=1 D )R+S=0 4)、用8级触发器可以记忆——种不同的状态。 A )8 B )16 C )128 D )256 5)、由3级触发器构成的环形和扭环形计数器的计数模值依次为——。 A )8和8 B )6和3 C )6和8 D )3和6 三、用卡诺图化简法将下列逻辑函数化为最简与或形式(12) (1)、D C A D C A C B A D C ABD ABC Y +++++=

(2)、D C B A D C B A D C A Y ++++=,给定约束条件为:0=+++++ABCD D ABC D C AB D C AB CD B A D C B A

四、证明(12)

(1)、1))(()(=+++++C B D B A C B D C C B A

(2)D C A D C B A D AC D C B D C A ⊕+=+++⊕+)(

五、设计一位二进制全减器逻辑电路。(D=A-B-Ci,A :被减数,B :减数,Ci :借位输入,D :差,另有Co :借位输出)(16)

六、分析上图时序电路的逻辑功能。FF1,FF2和FF3是三个主从结构的JK 触发器,下降沿动作,输入端悬空时和逻辑1状态等效。(20)

七、如图,用555定时器接成的施密特触发器电路中,试求:(16)

1)当Vcc =12V ,而且没有外接控制电压时,VT +、VT -及ΔVT 值。

2)当Vcc =9V ,外接控制电压Vco =5V 时,VT +、VT -及ΔVT 值。

数字电子技术试卷(07) 一、数制转换(12)

1、(1101101)2=( )16=( )10

2、(3D .BE)16=( )2=( )10

3、(25.7)10=( )2=( )16

4、1)8421BCD =( )8

5、(-00101B)原码=( )反码=( )补码 二、选择填空题(12)

1)、以下的说法中,——是正确的。

A)一个逻辑函数全部最小项之和恒等于0 B)一个逻辑函数全部最大项之和恒等于0 C)一个逻辑函数全部最大项之积恒等于1 D)一个逻辑函数全部最大项之积恒等于0 2)、已知R 、S 是与非门构成的基本RS 触发器的输入端,则约束条件为——。

A)R +S=1 B)R +S=0 C)RS=1 D)RS=0

3)、若JK 触发器的原状态为0,欲在CP 作用后仍保持为0状态,则激励函数JK 的值应是——。

A)J=1,K=1 B)J=0,K=0 C)J=0,K=X D)J=X,K=X 4)、同步计数器是指——的计数器。 A)由同类型的触发器构成。 B)各触发器时钟端连在一起,统一由系统时钟控制。 C)可用前级的输出做后级触发器的时钟。 D)可用后级的输出做前级触发器的时钟。 5)、同步四位二进制计数器的借位方程是B=1234Q Q Q Q ,则可知B 的CP 周期和正脉冲宽度为——。

A)16、2

B)16、1

C)8、8

D)8、4

三、用卡诺图化简法将下列逻辑函数化为最简与或形式(12)

(1).D C BC C A B A Y +++=

(2).Y(A,B,C,D)=Σ(m 3,m 5,m 6,m 7,m 10),给定约束条件为:m 0+m 1+m 2+m 4+m 8=0

四、证明下列逻辑恒等式(方法不限)(12) (1)、C B AB D B D B C A +=+++))()(( (2)、D B D B C A C A D C B A ABCD D C B A D C B A +++=+++

五、分析下图所示电路中当ABCD 单独一个改变状态时是否存在竞争冒险现象?如果存在,那么都发生在其它变量为何种取值的情况下?(16)

六、分析如下时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图(20)。

七、如图所示,用CM OS 反相器组成的施密特触发器电路

中,若R 1=50K Ω,R 2=100K Ω,V DD =5V ,V TH=V DD /2,试求电路的输入转换电平V T+、V T-以及回差电压ΔV T。(16)

数字电子技术试卷(08) 二、数制转换(10): 1、(11.001)2=( )16=( )10 2、(8F .FF)16=( )2=( )10 3、(25.7)10=( )2=( )16 4、(+1011B)原码=( )反码=( )补码 5、(-101010B)原码=( )反码=( )补码 二、选择填空题(10)

1)、主从JK 触发器是——。 A)在CP 上升沿触发 B)在CP 下降沿触发 C)在CP =1稳态触发 D)与CP 无关 2)、T触发器的特性方程是——。A)n n n Q T TQ Q +=+1 B)n n Q T Q =+1 C n n n Q T Q T Q +=+1 D)n n Q T Q =+1 3)、用8级触发器可以记忆——种不同的状态。 A)8 B)16 C)128 D)256 4)、存在约束条件的触发器是——。 A)基本RS 触发器 B)D 锁存器 C)JK 触发器 D)D 触发器

5)、构成模值为256的二进制计数器,需要——级触发器。 A)2 B)128 C)8 D)256

三、判断题:判断下列说法是否正确,正确的打“√”,错误的打“Χ”。(10)

A B

C

D

Y

&

&

&

&

&

1)、1001个“1”连续异或的结果是1。( ) 2)、已知逻辑A +B =A +C ,则B =C 。( )

3)、已知逻辑AB =AC ,则B =C 。( ) 4)、函数F 连续取100次对偶,F 不变。( )

5)、正“与非”门也就是负“或非”门。( ) 四、用卡诺图化简法将下列逻辑函数化为最简与或形式(10) (1)、C B AC B A Y ++=

(2)、D C A C B A B A D C Y ++⊕=)(,给定约束条件为:AB +CD =0

五、证明下列逻辑恒等式(方法不限)(15) (1)、B A B A B B A +=++

(2)、1))(()(=+++++C B D B A C B D C C B A

(3)、D B D B C A C A D C B A ABCD D C B A D C B A +++=+++

六、试画出用3线-—8线译码器74LS138和门电路产生如下多输出逻辑函数的逻辑电路图。(74LS138:输入A 2、

A 1、A 0;输出7Y …0Y )(15)AC Y =1BC C

B A

C B A Y ++=2C AB C B Y +=3

七、分析如下时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。(20)

八、试叙述施密特触发器的工作特点及主要用途。(10)

数字电子技术试卷(09) 三、数制转换(10): 1、(1.01011111)2=( )16=( )10 2、(10.00)16=( )2=( )10 3、(0.39)10=( )2=( )16 4、(+00110B)原码=( )反码=( )补码 5、(-1101B)原码=( )反码=( )补码

二、选择填空题(15)

1)、同步计数器是指——的计数器。

A)由同类型的触发器构成。B)各触发器时钟端连在一起,统一由系统时钟控制。

C)可用前级的输出做后级触发器的时钟。D)可用后级的输出做前级触发器的时钟。

2)、已知Q3Q2Q1Q0是同步十进制计数器的触发器输出,若以Q3做进位,则其周期和正脉冲宽度是——。

A)10、1 B)10、2 C)10、4 D)10、8

3)、若四位同步二进制计数器当前的状态是0111,下一个输入时钟脉冲后,其内容变为——。

A)0111 B)0110 C)1000 D)0011

4)、若四位二进制加法计数器正常工作时,由0000状态开始计数,则经过43个输入计数脉冲后,计数器的状态应是——。

A)0011 B)1011 C)1101 D)1010

5)、在下列功能表示方法中,不适合用于时序逻辑电路功能表示方法的是——。

A)状态转换图B)特性方程C)卡诺图D)数理方程

三、用逻辑代数的基本公式和常用公式将下列逻辑函数化为最简与或形式(10)

(1)、(2)、

四、用卡诺图化简法将下列逻辑函数化为最简与或形式(10)

(1)、BD

C

D

A

B

A

C

B

A

Y+

+

+

+

=

(2)、Y(A,B,C)=Σ(m0,m1,m2,m4),给定约束条件为:m3+m5+m6+m7=0

五、证明下列逻辑恒等式(方法不限)(10)

(1)、B

A

B

A

B

B

A+

=

+

+

(2)、C B

AB

D

B

D

B

C

A+

=

+

+

+)

)(

)(

(

六、试用四位并行加法器74LS283设计一个加/减运算电路。当控制信号M=0时它将两个输入的四位二进制数相加,而M=1时它将两个输入的四位二进制数相减。允许附加必要的门电路。(74LS283:输入变量A(A3A2A1A0)、B(B3B2B1B0)及CI,输出变量S(S3S2S1S0)及CO)(15)

七、对某同步时序电路,已知状态表如下表所示,若电路的初始状态Q1Q0=00,输入

信号波形如图所示,试画出Q1、Q0的波形(设触发器响应于负跳变)(15)。

CP

八、在图所示的权电阻网络D/A转换器中,若取VREF=5V,

试求当输入数字量为d3d2d1d0=0101时输出电压的大小

(15)。

数字电子技术试卷(10)

Z

Q

Q n

n/1

1

1

+

+

X

n

n Q

Q

1

0 1

00 01/1 11/1

01 10/0 10/0

10 10/0 11/0

11 01/1 00/1

四、数制转换(10): 1、(3D .BE)16=( )2=( )10

2、(17)10=( )2=( )16

3、(74.3)8=( )10

4、(+1011B)原码=( )反码=( )补码

5、(-101010B)原码=( )反码=( )补码

二、选择填空题(10)

1)、若将一个TTL异或门(输入端为A 、B)当做反相器使用,则A 、B 端应——连接。 A)A 或B 有一个接1 B)A 或B 有一个接0 C)A 和B 并联使用 D)不能实现 2)、由10级触发器构成的二进制计数器,其模值——。A)10 B)20 C)1000 D)1024

3)、已知Q3Q2Q1Q0是同步十进制计数器的触发器输出,若以Q3做进位,则其周期和正脉冲宽度是——。 A)10、1 B)10、2 C)10、4 D)10、8 4)、在下列功能表示方法中,不适合用于时序逻辑电路功能表示方法的是——。 A)状态转换图 B)特性方程 C)卡诺图 D)数理方程

5)、用反馈复位法来改变8位二进制加法计数器的模值,可以实现——模值范围的计数器。 A)1-15 B)1-16 C)1-32 D)1-256 三、用逻辑代数的基本公式和常用公式将下列逻辑函数化为最简与或形式(10)

(1)、(2)、

四、用卡诺图化简法将下列逻辑函数化为最简与或形式(10) (1)、ABC B A C B B A Y ++++=

(2)、Y(A,B,C,D)=Σ(m2,m3,m7,m8,m11,m14),给定约束条件为:m0+m5+m10+m15=0

五、证明下列逻辑恒等式(方法不限)(10) (1)、B A B A B B A +=++

(2)D C A D C B A D AC D C B D C A ⊕+=+++⊕+)(

六、分析上图所示电路中当A 、B 、C 、D 单独一个改变状态时是否存在竞争-冒险现象?如果存在,那么都发生在其它变量为何种取值的情况下?(15)

七、试分析下图所示时序电路,画出其状态表和状态图。设电路的初始状态为

0,画出在图示波形图作用下,Q 和Z 的波形图(20)。

八、比较并联比较型A/D 转换器、逐次渐近型A/D 转换器和双积分型A/D 转换器的优缺点,指出它们各适于哪些情况下采用(15)。

A

B

C

D

Y

&&

&

&

&

CP X CP X Q K

J =1Z

数字电路试卷标准答案

标准答案及评分标准 课程名称:数字电路 适用专业(班级): 课程归属:理工学科部 是否可携带(填写计算器、词典等):计算器 开卷、闭卷:闭卷 学科部主任: 出卷人: ―――――――――――――――――――――――――――――――――― 一.选择题(每小题2分,共20分) 1.一位8421BCD 码译码器的数据输入线与译码输出线的组合是 【 C 】 A .4:6 B.1:10 C.4:10 D.2:4 2.若输入变量A 、B 全为1时,输出F=1,则其输入与输出的关系是 【 B 】 A.异或 B.同或 C.或非 D.与或 3.在下列逻辑电路中,不是组合逻辑电路的是 【 D 】 A. 译码器 B. 加法器 C. 编码器 D.寄存器 4.一个8选一的数据选择器,其地址输入(选择控制输入)端的个数是 【 C 】 A.4 B.2 C.3 D.16 5.最小项ABCD 的逻辑相邻最小项是 【 A 】 A. ABCD B. ABCD C. ABCD D. ABCD 6.同步计数器和异步计数器比较,同步计数器的最显著优点是 【 A 】 A .工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP 控制 7.一位8421BCD 码译码器的数据输入线与译码输出线的组合是 【 C 】 A .4:6 B.1:10 C.4:10 D.2:4 8.组合逻辑电路通常由【 】组合而成。 【 B 】 A.触发器 B.门电路 C.计数器 D.锁存器 9.8线—3线优先编码器的输入为I0—I7 ,当优先级别最高的I7有效时,其输出0 12Y Y Y ??的值是 【 C 】 A.111 B.010 C.000 D.101 10.逻辑表达式A +B C = 【 C 】 A.A+B B. A+C C.(A+B )(A+C ) D.B+C

模电试题及答案1-2

《模拟电子技术》复习题综合(第1、2章) 一.选择题 1、在本征半导体中掺入微量的 D 价元素,形成N 型半导体。A.二 B.三 C.四 D 五 2、在P 型半导体中,自由电子浓度 C 空穴浓度。A.大于 B.等于 C.小于 3、本征半导体温度升高以后, C 。 A.自由电子增多,空穴数基本不变 B.空穴数增多,自由电子数基本不变 C.自由电子数和空穴数都增多,且数目相同 D.自由电子数和空穴数都不变 4、空间电荷区是由 C 构成的。A.电子 B.空穴 C.离子 D.分子 5、PN 结加正向电压时,空间电荷区将 A 。 A. 变窄 B. 基本不变 C. 变宽 D. 无法确定 6、稳压管的稳压区是其工作在 C 。A. 正向导通 B.反向截止 C.反向击穿 7、当晶体管工作在放大区时,发射结电压和集电结电压应为 B 。 A. 前者反偏、后者也反偏 B. 前者正偏、后者反偏 C. 前者正偏、后者也正偏 D. 前者反偏、后者正偏 8、当温度升高时,二极管的反向饱和电流将 A 。A. 增大 B. 不变 C. 减小 D. 都有可能 9、工作在放大区的某三极管,如果当I B 从12μA 增大到22μA 时,I C 从1mA 变为2mA ,那么它的β约为 C 。A. 83 B. 91 C. 100 D. 10 10、晶体管是 A 器件。A.电流控制电流 B.电流控制电压 C.电压控制电压 D.电压控制电流 11、在正常放大的电路中,测得晶体管三个电极的对地电位如图所示,试判断管子的类型和材料。图1为 D ;图2为 A 。[基极电位总是处于中间] A.NPN 硅管 B.PNP 硅管 C.NPN 锗管 D.PNP 锗管 12、场效应管是 D 器件。 A.电流控制电流 B.电流控制电压 C.电压控制电压 D.电压控制电流 13、基本共射放大电路中,基极电阻R b 的作用是 A 。 A.限制基极电流,使晶体管工作在放大区,并防止输入信号短路 B.把基极电流的变化转化为输入电压的变化 C.保护信号源 D.防止输出电压被短路 14、基本共射放大电路中,集电极电阻R c 的作用是 B 。 A.限制集电极电流的大小 B.将输出电流的变化量转化为输出电压的变化量 C.防止信号源被短路 D.保护直流电压源E C 15、基本共射放大电路中,输入正弦信号,现用示波器观察输出电压u o 和晶体管集电极电压u c 的波形,二者相位 A 。A.相同 B.相反 C.相差90° D.相差270° 16、NPN 管基本共射放大电路输出电压出现了非线性失真,通过减小R b 失真消除,这种失真一定是 B 失真。A.饱和 B.截止 C.双向 D.相位 17、分压式偏置工作点稳定电路,当β=50时,I B =20μA ,I C =1mA 。若只更换β=100的晶体管,而其他参数不变,则I B 和I C 分别是 A 。 A. 10μA ,1mA B. 20μA ,2mA C. 30μA ,3mA D. 40μA , 4mA ① 0V 5.7V 图 1 ① 9V 2.3V 图2

模电题库及答案.doc

模拟电子线路随堂练习 第一章半导体器件 作业1-1 一、习题(满分100分) 1.N型半导体带负电,P型半导体带正电。() 2.以空穴为主要导电方式的半导体称为P型半导体。() 3.PN结处于正向偏置时,正向电流小,电阻大,处于导通状态。() 4.晶体二极管的反向电压上升到一定值时,反向电流剧增,二极管被击穿,就不能再使用了。() 5.硅二极管两端只要加上正向电压时立即导通。() 6.在本征半导体中,空穴和自由电子两种载流子的数量不相等。() 7.晶体三极管的基极,集电极,发射极都不可互换使用。() 8.晶体三极管工作在饱和状态的条件是:发射结正偏,集电结正偏。() 9.晶体三极管有三种工作状态,即:放大状态,饱和状态,导通状态。() 10.三极管是一种电压控制器件,场效应管是一种电流控制器件。() 11.温度升高后,在纯净的半导体中()。 A.自由电子和空穴数目都增多,且增量相同 B.空穴增多,自由电子数目不变 C.自由电子增多,空穴不变 D.自由电子和空穴数目都不变 12.如果PN结反向电压的数值增大(小于击穿电压),则()。 A.阻当层不变,反向电流基本不变 B.阻当层变厚,反向电流基本不变 C.阻当层变窄,反向电流增大 D.阻当层变厚,反向电流减小

一、习题(满分100分) 1.N型半导体()。 A.带正电 B.带负电C.呈中性D.不确定 2.如果二极管的正反向电阻都很大,则该二极管()。 A.正常 B.断路C.被击穿D.短路 3.对于晶体二极管,下列说法正确的是()。 A.正向偏置时导通,反向偏置时截止 B.反向偏置时无电流流过二极管 C.反向击穿后立即烧毁 D.导通时可等效为一线性电阻 4.工作在放大状态的三极管两个电极电流如图,那么,第三个电极的电流大小、方向和管脚自左至右顺序分别为()。 A.0.03mA 流出三极管e、c、b B.0.03mA 流进三极管e、c、b C.0.03mA 流出三极管c、e、b D.0.03mA 流进三极管c、e、b 5.测得电路中晶体三极管各电极相对于地的电位如图,从而可判断该晶体管工作在()。 A.饱和状态 B.放大状态 C.倒置状态D.截止状态 6.PNP型晶体管工作在放大状态,三个极电位的关系是()。 A.V C>V B>V E B. V C> V E > V BC.V E >V B> V CD.V E >V C>V B 7.PNP型硅管工作在放大状态,各极对地电位分别是V1=6V,V2=2.7V,V3=2V,则1,2,3分别为()。 A.发射极、基极、集电极 B.集电极、基极、发射极 C.集电极、发射极、基极 D.基极、集电极、发射极 8.测得三极管i b=30μA时i c=2.4mA,而i b=40μA时i c=3mA,则该管的交流电流放大系数β为()。 A.60 B.75 C.80 D.100 9.NPN型硅管各极对地电位分别是V1=6V,V2=2.7V,V3=2V,则1,2,3分别为()。 A.基极、集电极、发射极 B.发射极、基极、集电极 C.集电极、发射极、基极 D.集电极、基极、发射极 10.三极管输出特性曲线可分为三个区,下列不属于工作区的是()。 A.截止区 B.放大区 C.饱和区D.击穿区 11.在放大电压信号时,通常希望放大电路的输入电阻和输出电阻分别为() A.输入电阻小,输出电阻大 B.输入电阻小,输出电阻小 C.输入电阻大,输出电阻小 D.输入电阻大,输出电阻大

北京理工大学数电期末试卷(含答案)

北京理工大学数电期末试卷(含答案)

课程编号:ELC06011 北京理工大学2010-2011学年第二学期 2009级数字电子技术基础B 期末试题A 卷 注:试题答案必须书写在答题纸上,在试题和草稿纸上答题无效。 班级 学号 姓名 成绩 一、(20分)填空 1.在如下门电路中,哪些输出端能够直接互连 bcde 。若输出端不能互连,为什么? 输出都呈现低阻抗,如果相连,如果一个门工作在高电平, 一个门工作在低电平,会使两个门内部形成过电流而损坏器件67 a ) 普通TTL 门电路;b )普通CMOS 门电路;c )OC 门;d )三态输出门; e )OD 门。 2.一个4位D/A 转换器的分辨率为 1/15 1/(2^n-1) ,若参考电压V REF = 6V ,当输入码为0110时,输出电压为 6/16*(8*0+4*1+2*1+1*0)=2 V 。 3.存储容量为2K ×8位的随机存储器,地址线为 11(2的几次方就是十几根) 根,数据线为 8 根;若用1K ×4位的RAM 来实现上述存储容量,需要4 片。 4.A/D 转换器一般需要经过采样、保持、 量化 、 编码 4个过程。 5.单稳态触发器输出脉冲的频率取决于 ,输出脉冲的宽度取决于 。 6.施密特触发器有 2 个稳定状态,单稳态触发器有 1 个稳定状态,多谐振荡器 0 个稳定状态。 7.ROM 设计的组合逻辑电路如图T1所示,写出逻辑函数0Y 和1Y 的表达式。 0Y = ∑(m1,m2,m6) ,1Y = ∑(m0,m1,m5) 。

A B 0Y 1 Y 0123C 4567 图T1 二、(10分) 将下列各式化简为最简与或式,方法不限。 1.CD D AC ABC C A F 1+++= 2.CD B BCD A C B A D C AB F 2+++=,约束条件:B ? C ?+A ?CD ?=0 答案略 三、(10分) 已知图T3中(a )(b )(c )为TTL 门电路,(d )(e )为CMOS 门电路,分别写出各电路的输出状态(0或1或高阻)或输出表达式。 V Ω 1001 Y A B C D R V CC 2 IL V 3 Y IH V 0 (a ) 高电平 V L 代表低电平(b )cmos ,ABCD (c )高阻

精选-数电试卷和答案

电子线路分析与实践2期末复习辅导 2010年10月 练习题 一、填空题 1.(11011)2 =(________)10 2.8421BCD 码的1000相当于十进制的数值 。 3.格雷码特点是任意两个相邻的代码中有_______位二进制数位不同。 4.逻辑函数的反演规则指出,对于任意一个函数F ,如果将式中所有的_________互换,_________互换,_________互换,就得到F 的反函数F 。 5.二极管的单向导电性是外加正向电压时 ,外加反向电压时 。 6.晶体三极管作开关应用时一般工作在输出特性曲线的 饱和 区和 截止 区。 7.TTL 三态门的输出有三种状态:高电平、低电平和 状态。 8. 集 电极开路门的英文缩写为 OC 门,工作时必须外加 和 。 9.一个2线-4线译码器,其输入端的数目与输出端数目相比较,后者较 。 10. 输出n 位代码的二进制编码器,一般有 __________个输入信号端。 11.全加器是指能实现两个加数和____________三数相加的算术运算逻辑电路。 12.时序逻辑电路的输出不仅与 当前输入状态 有关,而且与 输出的原始状态 有关。 13.与非门构成的基本RS 锁存器的特征方程是 S+ n Q R ,约束条件是 。 14.时序逻辑电路中,按照触发器的状态是否同时发生变化可分为 和 。 15.JK 触发器当J =K =________时,触发器Q n+1=Q n 。 16.用555定时器构成的多谐振荡器,若充放电回路中有电阻、电容,则该多谐振荡器形成的脉冲周期T ___0.7(R1+2R2)C ____。 17.A/D 转换需要经过 采样 、 保持 、 量化 和 编码 四个步骤。 18.根据D/A 转换器分辨率计算方法,4位D/A 转换器的分辨率为 6.7% 。 19.DAC 的转换精度包括 分辨率 和 转换误差 。 20.为使采样输出信号不失真地代表输入模拟信号,采样频率f s 和输入模拟信号的最高频率f i max 的关系是 。 21.在A/D 转换时,将一个时间上连续变化的模拟量转换为时间上离散的模拟量的过程称采样。 22.在A/D 转换中,用二进制码表示指定离散电平的过程称为 量化 。 23.CPLD 的含义是 。 二、选择题 1. 十进制数85转换为二进制数为( ) A .1001011 B .1010011 C .1100101 D .1010101 2. 二进制数11011转换为十进制数为( ) A .32 B .27 C .64 D .128 4. 8421BCD 码110011.001表示十进制为( ) A .33.2 B .51.0125 C .63.2 D .51.2 5.在下列一组数中,与2)111001(相等的数是( ) A .16)34( B .(65)8 C . 10 )57(

模电试题及答案

试题一 一、选择题:(每小题2分,共24分) (1)当晶体管工作在放大区时,发射结电压和集电结电压应为( B )。 A.前者反偏、后者反偏 B .前者正偏、后者反偏 C. 前者正偏、后者正偏 (2)N 型半导体是在本征半导体中加入以下物质后形成的( C )。 A.电子 B.三价硼元素 C .五价磷元素 (3)为了减小零点漂移,通用型运放的输入级大多采用( C )。 A.共射电路 B.乙类放大电路 C .差动放大电路 (4)高通滤波电路可以用于( A )。 A . 滤除低于某一频率的无用信号 B. 滤除高于某一频率的无用信号 C. 让低于某一频率的有用信号通过 (5)长尾式差动放大电路抑制零点漂移的主要原因是( C )。 A.采用了双极型电源 B.电路和参数对称性好 C .引入了电流串联型负反馈 (6)、电路如图所示,其输出电压u O 等于( B )。 A.i2i1u u - B .i1i2u u - C. i2i1u u + (7)当信号频率等于放大电路的f L 或f H 时,放大倍数的值约下降到中频时的0.7倍,即增益下降( A )。 A .3d B B.4dB C.5dB (8)( B )运算电路可将三角波电压转换成方波电压。 A .同相比例 B .微分 C .同相求和 (9)PN 结加正向电压时,空间电荷区将( A )。 A . 变窄 B. 基本不变 C. 变宽 (10)OCL 功率放大电路如图所示,当u i 为正半周时,则( A )。

A. T1导通T2截止 B. T1截止T2导通 C. T1,T2导通 (11)整流的目的是( A )。 A. 将交流变为直流 B. 将高频变为低频 C. 将正弦波变为方波(12)电路如图所示,二极管D为理想元件,输入信号u i为如图所示的三角波,则输出电压u o的最大值为( B )。 A. 5 V B. 7 V C. 2 V 二、填空题:(总16 分,每空 2 分) (1)、一只晶体管在放大电路中,用万用表测出管脚对地电压分别是:A脚为12伏,B脚为11.7伏,C脚为6伏,则该管为PNP型锗管,A为e 极,B为 b 极,C为 c 极。 (2)工作在放大区的晶体管,当I B从10μA增大到20μA,I C从1mA增大到2mA,它的β为 100 。 (3)由于不易制造大容量电容,集成电路采用直接耦合放大方式。

模电第五版题库

《模拟电子技术基础》题库 华成英主编高等教育出版社 一、判断下列各题是否正确,对的打“√”,错的打“×” 1.半导体中的空穴带正电。(√) 2.本征半导体温度升高后两种载流子浓度仍然相等。(√) 3.P型半导体带正电,N型半导体带负电。(×) 4.未加外部电压时,PN结中电流从P区流向N区。(√) 5.稳压管工作在反向击穿状态时,其两端电压恒为U Z。(×) 6.若晶体管将集电极和发射极互换,则仍有较大的电流放大作用。(×) 7.多级阻容耦合放大器的通频带比组成它的单级放大器的通频带宽。(×) 8.射极输出器是电压串联负反馈放大器,它具有稳定输出电压的作用。(√) 9. 一个完全对称的差分式放大器,其共模放大倍数为零。(√) 10. 一个理想的差分放大电路,只能放大差模信号,不能放大共模信号。(√) 11.差动放大电路的A VD越大越好,而A VC则越小越好。(√) 12.零点漂移就是静态工作点的漂移。(√) 13.产生零点漂移的原因主要是晶体管参数受温度的影响。(√) 14.只有直接耦合放大电路才有温漂。(×) 15.不管差分放大电路的参数是否理想对称,R E均有共模负反馈作用。(√) 16.利用两只NPN型管构成复合管只能等效为NPN型管。(√) 17.利用一只NPN型管和一只PNP型管构成的复合管只能等效为PNP管。(×) 18.差分放大电路采用恒流源代替R E是为了增大差模放大倍数。(×) 19.放大电路采用复合管是为了减小输入电阻和放大倍数。(×) 20.镜像电流源电路中两只晶体管的特性应完全相同。(√) 21.在差分放大电路中采用恒流源作集电极负载电阻能够增大差模放大倍数。(√) 同时也可以增大共模抑制比。(√) 二、选择填空 1、型半导体中的多数载流子是_____B__,N型半导体的多数载流子是____A____. A.电子 B .空穴 C. 正离子 D.负离子 2、杂质半导体中少数载流子的浓度__ A ___本征半导体中的载流子的浓度。 A.大于 B.等于 C.小于 3、室温附近,当温度升高时,杂质半导体中_____ C __ 浓度明显增加。 A.载流子 B.多数载流子 C.少数载流子 D.离子 4、硅二极管的正向导通压降比锗二极管______ A ___,反向饱和电流比锗二极管____ B ___. A.大 B.小 C. 等于 5、温度升高时,二极管在正向电流不变的情况下的正向电压___ B ___,反向电流_ A ______. A.增大 B.减小 C.不变 6、工作在放大状态的晶体管,流过发射极的是____ A __电流,流过集电结的是__ B ___电流。 A.扩散 B.漂移 C.反向饱和 7、晶体管通过改变____ A __来控制____ C ___,而场效应管是通过改变__B ___控制___ D _____, 是一种__ E ____ 控制器件。 A.基极电流 B.栅—源电压 C.集电极电流 D.漏极电流 E.电压 F.电流

北京理工大学数电期末试卷(含答案)

课程编号:ELC06011 理工大学2010-2011学年第二学期 2009级数字电子技术基础B 期末试题A 卷 注:试题答案必须书写在答题纸上,在试题和草稿纸上答题无效。 班级 学号 成绩 一、(20分)填空 1.在如下门电路中,哪些输出端能够直接互连 bcde 。若输出端不能互连,为什么? 输出都呈现低阻抗,如果相连,如果一个门工作在高电平, 一个门工作在低电平,会使两个门部形成过电流而损坏器件67 a ) 普通TTL 门电路;b )普通CMOS 门电路;c )OC 门;d )三态输出门; e )OD 门。 2.一个4位D/A 转换器的分辨率为 1/15 1/(2^n-1) ,若参考电压V REF = 6V ,当输入码为0110时,输出电压为 6/16*(8*0+4*1+2*1+1*0)=2 V 。 3.存储容量为2K ×8位的随机存储器,地址线为 11(2的几次方就是十几根) 根,数据线为 8 根;若用1K ×4位的RAM 来实现上述存储容量,需要 4 片。 4.A/D 转换器一般需要经过采样、保持、 量化 、 编码 4个过程。 5.单稳态触发器输出脉冲的频率取决于 ,输出脉冲的宽度取决于 。 6.施密特触发器有 2 个稳定状态,单稳态触发器有 1 个稳定状态,多谐振荡器 0 个稳定状态。 7.ROM 设计的组合逻辑电路如图T1所示,写出逻辑函数0Y 和1Y 的表达式。 0Y = ∑(m1,m2,m6) ,1Y = ∑(m0,m1,m5) 。

A B 0Y 1 Y C 图T1 二、(10分) 将下列各式化简为最简与或式,方法不限。 1.CD D AC ABC C A F 1++ += 2.CD B BCD A C B A D C AB F 2+++=,约束条件:B ? C ?+A ?CD ?=0 答案略 三、(10分) 已知图T3中(a ) (b )(c )为TTL 门电路,(d )(e )为CMOS 门电路,分别写出各电路的输出状态(0或1或高阻)或输出表达式。 V 1 Y A B C D 2 V 3 Y V 0 (a ) 高电平 V L 代表低电平(b )cmos ,ABCD (c )高阻 4 Y A B 5 Y IH V (d ) CMOS 高阻 (e )高电平 图T3 四、(10分)

数电复习题(含答案)分解

数 电 复 习 题 选择题: 1.下列四个数中,与十进制数(163)10不相等的是( D ) A 、(A3)16 B 、(10100011)2 C 、(000101100011)8421BCD D 、(203)8 2.N 个变量可以构成多少个最小项( C ) A 、N B 、2N C 、2N D 、2N -1 3.下列功能不是二极管的常用功能的是( C ) A 、检波 B 、开关 C 、放大 D 、整流 4..将十进制数10)18(转换成八进制数是 ( B ) A 、20 B 、22 C 、21 D 、23 5.译码器的输入地址线为4根,那么输出线为多少根( C ) A 、8 B 、12 C 、16 D 、20 6.能把正弦信号转换成矩形脉冲信号的电路是(D ) A 、多谐振荡器 B 、D/A 转换器 C 、JK 触发器 D 、施密特触发器 7.三变量函数()BC A C B A F +=,,的最小项表示中不含下列哪项 ( A ) A 、m2 B 、 m5 C 、m3 D 、 m7 8.用PROM 来实现组合逻辑电路,他的可编程阵列是( B ) A 、与阵列 B 、或阵列 C 、与阵列和或阵列都可以 D 、以上说法都不对 9.A/D 转换器中,转换速度最高的为( A )转换 A 、并联比较型 B 、逐次逼近型 C 、双积分型 D 、计数型 10.关于PAL 器件与或阵列说法正确的是 ( A ) A 、 只有与阵列可编程 B 、 都是可编程的 C 、 只有或阵列可编程 D 、 都是不可编程的 11. 当三态门输出高阻状态时,输出电阻为 ( A ) A 、无穷大 B 、约100欧姆 C 、无穷小 D 、约10欧姆 12为使采样输出信号不失真地代表输入模拟信号,采样频率 f s 和 输入模

《模电》经典题目-含答案

模拟电子技术基础试卷及参考答案 试卷三及其参考答案 试卷三 一、选择题(这是四选一的选择题,选择一个正确的答案填在括号内)(共16分) 1.有两个增益相同,输入电阻和输出电阻不同的放大电路A和B,对同一个具有内阻的信号源电压进行放大。在负载开路的条件下,测得A放大器的输出电压小,这说明A的() a. 输入电阻大 b. 输入电阻小 c. 输出电阻大 d. 输出电阻小 2.共模抑制比K CMR越大,表明电路()。 a. 放大倍数越稳定 b. 交流放大倍数越大 c. 抑制温漂能力越强 d. 输入信号中的差模成分越大 3.多级放大电路与组成它的各个单级放大电路相比,其通频带()。 a. 变宽 b. 变窄 c. 不变 d. 与各单级放大电路无关 4.一个放大电路的对数幅频特性如图1-4所示。当信号频率恰好为上限频率或下限频率时,实际的电压增益为()。 a. 43dB b. 40dB c. 37dB d. 3dB 图1-4 图1-5 5.LC正弦波振荡电路如图1-5所示,该电路()。 a. 满足振荡条件,能产生正弦波振荡 b. 由于无选频网络,不能产生正弦波振荡 c. 由于不满足相位平衡条件,不能产生正弦波振荡 d. 由于放大器不能正常工作,不能产生正弦波振荡 6.双端输入、双端输出差分放大电路如图1-6所示。已知静态时,V o=V c1-V c2=0,设差

模电压增益 100vd =A &,共模电压增益mV 5V mV,10,0i2i1c ===V A V ,则输出电压o V 为( )。 a. 125mV b. 1000 mV c. 250 mV d. 500 mV 图1-6 图1-7 7.对于图1-7所示的复合管,假设CEO1I 和CEO2I 分别表示T 1、T 2单管工作时的穿透电流, 则复合管的穿透电流CEO I 为( )。 a. CEO2CEO I I = b. CEO2CEO1CEO I I I += c. CEO1CEO I I = d. CEO12CEO2CEO )1(I I I β++= 8.某仪表放大电路,要求R i 大,输出电流稳定,应选( )。 a. 电流串联负反馈 b. 电压并联负反馈 c. 电流并联负反馈 d. 电压串联负反馈 二、判断下列管子的工作状态(共10分) 1.测得各三极管静态时三个电极对地的电位如图2-1 a 、b 、c 所示,试判断它们分别工作在什么状态(饱和、放大、载止、倒置)。设所有的三极管和二极管均为硅管。 图2-1 2.电路如图2-2 a 、b 所示,分别指出它们工作在下列三个区中的哪一个区(饱和区、夹断区、可变电阻区)。

(完整版)华南理工大学数字电子技术试卷(含答案)

诚信应考,考试作弊将带来严重后果! 华南理工大学期末考试 《数字电子技术》试卷A 注意事项:1. 考前请将密封线内填写清楚; 2. 所有答案请直接答在试卷上(或答题纸上); 3.考试形式: 闭卷; 。 题号一二三四总分 得分 评卷人 一. 单项选择题:(在每小题的备选答案中选出一个正确的答案,并将正确答案 10 题号 123456789 答案 1 A.10000000 B. 000100101000 C.100000000 D.100101000 2.已知函数F的卡诺图如图1-1, 试求其最简与 或表达式 3. 已知函数的反演式为,其 原函数为()。 A. B . C. D. 4.对于TTL数字集成电路来说,下列说法那个是错误的: (A)电源电压极性不得接反,其额定值为5V; (B)不使用的输入端接1; (C)输入端可串接电阻,但电阻值不应太大; (D)OC门输出端可以并接。 5.欲将正弦信号转换成与之频率相同的脉冲信号,应用 A.T,触发器 B.施密特触发器

C.A/D转换器 D.移位寄存器 6.下列A/D转换器中转换速度最快的是()。 A.并联比较型 B.双积分型 C.计数型 D.逐次渐近型 7. 一个含有32768个存储单元的ROM,有8个数据输出端,其地址输入端有()个。 A. 10 B. 11 C. 12 D. 8 8.如图1-2,在TTL门组成的电路中,与非门的输入电流为I iL≤–1mA?I iH≤20μA。G1输出低电平时输出电流的最大值为I OL(max)=10mA,输出高电平时最大输 出电流为I OH(max)=–0.4mA 。门G1的扇出系数是()。 A. 1 B. 4 C. 5 D. 10 9.十数制数2006.375转换为二进制数是: A. 11111010110.011 B. 1101011111.11 C. 11111010110.11 D. 1101011111.011 10. TTL或非门多余输入端的处理是: A. 悬空 B. 接高电平 C. 接低电平 D.接”1” 二.填空题(每小题2分,共20分) 1.CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将______________。 2. 写出四种逻辑函数的表示方法: _______________________________________________________________; 3.逻辑电路中,高电平用1表示,低电平用0表示,则称为___逻辑; 4. 把JK触发器改成T触发器的方法是_____________。 5.组合逻辑电路是指电路的输出仅由当前的_____________决定。 6.5个地址输入端译码器,其译码输出信号最多应有_____________个。 7.输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做_____________。8.一片ROM有10根地址线,8根数据输出线,ROM共有________个存储单元。9.N个触发器组成的计数器最多可以组成_____________进制的计数器。 8.基本RS触发器的约束条件是_____________。 三.电路分析题(36分) 1.图3-1(a)所示电路, 移位寄存器原来的数据是,数据从Di顺序输入到移位寄存器,试问: (1) 在图3-1(b)所示输入波形作用下,在T1到T2期间,输出端X、Y的波形? (2) 该电路的逻辑功能?(12分)

数电习题及答案

一、 时序逻辑电路与组合逻辑电路不同, 其电路由 组合逻辑电路 和 存储电路(触发器) 两部分组成。 二、描述同步时序电路有三组方程,分别是 驱动方程 、状态方程 和 输 出方程 。 三、时序逻辑电路根据触发器的动作特点不同可分为 同步时序逻辑电路 和 异步时序逻辑电路 两大类。 四、试分析图 T7.5时序电路的逻辑功能,写出电路的驱动方程、状态方程 和输出方程,画出电路的状态转换图和时序图。 解:驱动方程: 00110 1J K J K Q ==== 状态方程: 1001 1 10 10n n Q Q Q Q Q Q Q ++==+ 输出方程: 10Y Q Q = 状态图:功能:同步三进制计数器

五、试用触发器和门电路设计一个同步五进制计数器。 解:采用3个D触发器,用状态000到100构成五进制计数器。 (1)状态转换图 (2)状态真值表 (3)求状态方程

(4)驱动方程 (5)逻辑图(略) [题7.1] 分析图P7.1所示的时序电路的逻辑功能,写出电路驱动方程、状态转移方程和输出方程,画出状态转换图,并说明时序电路是否具有自启动性。 解:触发器的驱动方程 2 0010210 10 21 1 J Q K J Q J Q Q K Q K ====???? ? ? ==??? 触发器的状态方程

1 20 0 1 10 101 1 2 210 n n n Q Q Q Q Q Q Q Q Q Q Q Q + + + = =+ = ? ?? ? ? ?? 输出方程 2 Y Q = 状态转换图如图A7.1所示 所以该电路的功能是:能自启动的五进制加法计数器。 [题7.3] 试分析图P7.3时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,并检查电路能否自启动。 解:驱动方程 输出方程 状态方程 状态转换图如图 A7.3所示 01 J X Q =⊕01 K= 10 J X Q =⊕ 1 1 K= 10 () Z X Q Q =⊕? 1 0000010 () n Q J Q K Q X Q Q +=+=⊕ 1 1111101 () n Q J Q K Q X Q Q +=+=⊕?

华南理工大学模电试题(附答案)

B 选择题(在题末的备选答案中选出一个正确答案的号码。每空1分,共14分) 1. 已知常温下26mV T U =,二极管D 正偏电压U D =0.6V ,电流I D =0.8mA ,其交流电阻 r D =( )。 A. 750Ω B. 32.5Ω C. 375Ω D. 16.25Ω 2. BJT 放大电路中,测得三个电极①、②、③对地电位分别为12V 、12.2V 、0V ,据此 可判定BJT 为( A )型三极管,其三个电极中①为( D )极。 A. PNP B. NPN C. 发射极 D. 基极, E. 集电极 3. 图1所示共射放大电路,设静态时CQ 5mA I =,晶体管 饱和管压降CES 0.6V U =,当输入信号幅度增大到一定值时,电路将首先出现( )失真,其输出波形的( )将削去一部分。 A. 截止 B. 饱和 C. 顶部 D. 底部 4. 在图1所示电路中,已知晶体管的100β=, be 1k r =Ω,i 20mV U =;静态工作时BEQ 0.7V U =,CEQ 5V U =,BQ 20uA I =, 相应的电压增益为( )。 A .u 1003 3001A ?=-=-& B .u 1001.5 1501 A ?=-=-& C .u -352502010A =-=-?& D .u 57.140.7 A =-≈-& 5. 根据不同器件的工作原理,试判断( )可以构成复合管。 (A ) (B )(C ) (D ) 6. 在设计两级放大电路的过程中,要求输入电阻i R 约为150k Ω,电压放大倍数的数值 u A &约为100,第一级电和第二级电路应采用( )。 A. 共集电路;共射电路 B .共基电路;共射电路 C. 共集电路;共基电路 D. 共射电路;共射电路 7. MOS FET 构成的两级放大电路,总电压增益u 2000A =倍,其中第一级的电压增益

模电数电复习考试题(已整理)

第1章 常用半导体器件 自测题 三、写出图Tl.3 所示各电路的输出电压值,设二极管导通电压U D =0.7V 。 图T1.3 解:U O1=1.3V , U O2=0V , U O3=-1.3V , U O4=2V , U O5=1.3V , U O6=-2V 。 四、已知稳压管的稳压值U Z =6V ,稳定电流的最小值I Zmin =5mA 。求图Tl.4 所示电路中U O1和U O2各为多少伏。 (a) (b) 图T1.4 解:左图中稳压管工作在击穿状态,故U O1=6V 。 右图中稳压管没有击穿,故U O2=5V 。 五、电路如图T1.5所示,V CC =15V ,β=100,U BE =0.7V 。 试问: (1)R b =50k Ω时,U o=? (2)若T 临界饱和,则R b =? 解:(1)26BB BE B b V U I A R μ-= =, 2.6C B I I mA β==, 2O CC C c U V I R V =-=。 图T1.5

(2)∵ 2.86CC BE CS c V U I mA R -= =, /28.6BS CS I I A βμ== ∴45.5BB BE b BS V U R k I -= =Ω 习题 1.2电路如图P1.2 所示,已知10sin i u t ω=(V ),试画出i u 与o u 的波形。设二极管导通电压可忽略不计。 图P1.2 解图P1.2 解:i u 与o u 的波形如解图Pl.2所示。 1.3电路如图P1.3所示,已知t u i ωsin 5=(V ),二极管导通电压U D =0.7V 。试画出i u 与 o u 的波形图,并标出幅值。 图P1.3 解图P1.3 解:波形如解图Pl.3所示。

山东大学数电试卷c

试题C 一、选择题(从每小题的四个备选答案中,选出一个正确答案,并将其号码填在括号内, 每小题2分,共20分) 1.将十进制数(18)10转换成八进制数是[ ] ①20 ②22 ③21 ④23 2. 三变量函数 ()BC A C B A F+ = , ,的最小项表示中不含下列哪项[ ] ①m2 ②m5 ③m3 ④m7 3.一片64k×8存储容量的只读存储器(ROM),有[ ] ①64条地址线和8条数据线②64条地址线和16条数据线 ③16条地址线和8条数据线④16条地址线和16条数据线 4.下列关于TTL与非门的输出电阻描述中,正确的是[ ] ①门开态时输出电阻比关态时大②两种状态都是无穷大输出电阻 ③门关态时输出电阻比开态时大④两种状态都没有输出电阻 5.以下各种ADC中,转换速度最慢的是[ ] ①并联比较型②逐次逼进型 ③双积分型④以上各型速度相同 6. 关于PAL器件与或阵列说法正确的是[ ] ①只有与阵列可编程②都是可编程的 ③只有或阵列可编程④都是不可编程的 7. 当三态门输出高阻状态时,输出电阻为[ ] ①无穷大②约100欧姆 ③无穷小④约10欧姆 8.通常DAC中的输出端运算放大器作用是[ ] ①倒相②放大 ③积分④求和 9. 16个触发器构成计数器,该计数器可能的最大计数模值是[ ] ①16 ②32 ③162④216 10.一个64选1的数据选择器有()个选择控制信号输入端。[ ]

① 6 ② 16 ③ 32 ④ 64 二、填空题(把正确的内容填在题后的括号内。每空1分,共15分。) 1.已知一个四变量的逻辑函数的标准最小项表示为 ()()13,11,9,8,6,4,3,2,0,,,m d c b a F ∑=,那么用最小项标 准表示=* F ,以及=F ,使用最大项 标准表示=F ,以及 =F 。 2.具有典型实用意义的可编程逻辑器件包括 , , , 。 3.为了构成4K ×16bit 的RAM ,需要 块1K ×8bit 的RAM ,地址线的 高 位作为地址译码的输入,地址译码使用的是 译码器。 4.在AD 的量化中,最小量化单位为Δ,如果使用四舍五入法,最大量化误差为 Δ,如果使用舍去小数法,最大量化误差为 Δ。 5.如果用J-K 触发器来实现T 触发器功能,则T,J,K 三者关系为 ;如果要用J-K 触发器来实现D 触发器功能,则D,J,K 三者关系为 。 三、 简答题(每小题5分,共10分) 1.用基本公式和定理证明下列等式: ()ABC BC A C AB B C AB ++=+ 2.给出J-K 触发器的特征方程,状态转移真值表,状态转移图。 四、 分析题(25分) 1.8选1数据选择器CC4512的逻辑功能如表4.1所示。试写出图4.1所示电路输出端 F 的最简与或形式的表达式。(9分) 表4.1 CC4512功能表 2. 如图4.2电路由CMOS 传输门构成。试写出输出端的逻辑表达式。(8分)

数电期末试卷及答案(共4套)

XX大学信息院《数字电子技术基础》 期终考试试题(110分钟)(第一套) 一、填空题:(每空1分,共15分) 1.逻辑函数Y AB C =+的两种标准形式分别为()、 ()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。 5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。 6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。 三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分) B C 六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。 (6分) 七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。ROM 中的数据见表1所示。试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。(16分) 表1:

模电试卷题库(含答案)

1.某个处于放大状态的电路,当输入电压为10mV,输出电压 为6.5V,输入电压为15mV时,输出电压为7V(以上均为直 流电压),它的电压增益为( C ) a、700 b、650 c、100 d、-100 2.当输入信号频率为f L或f H时,电压增益的幅值约下降为中 频时的( B ) a、05. b、0.7 c、0.9 d、1 3.当输入信号频率为fL或fH时, 电压增系下降了( B )。 A、2 dB B、3dB C、4dB D、6dB 4.某放大电路在负载开路时的输出电压为4V,接3KΩ的负载 电阻后输出电压降为3V,这说明放大电路的输出电阻为 ( C ) a、10KΩ b、2KΩ c、1 KΩ d、0.5KΩ 5.用两个AU相同的放大电路A和B分别对同一个具有相同内 阻的电压 信号进行放大,测试结果输出电压VOA>VOB,由此可知A比B ( B ) a、一样 b、差 c、好 d、无法判别 6.用两个放大电路A和B分别对同一电压信号进行放大。当输出端开路时V OA=V OB ,都接入负载R L时,测得V OA

模电试卷题库含答案

1.某个处于放大状态的电路,当输入电压为10mV,输出电压 为6.5V,输入电压为15mV时,输出电压为7V(以上均为直 流电压),它的电压增益为( C) a、700b、650 c、100 d、-100 2.当输入信号频率为f L或fH时,电压增益的幅值约下降为中 频时的( B) a、05. b、0.7c、0.9 d、1 3.当输入信号频率为fL或fH时, 电压增系下降了( B )。 A、2 dBB、3dBC、4dBD、6dB 4.某放大电路在负载开路时的输出电压为4V,接3KΩ 的负载 电阻后输出电压降为3V,这说明放大电路的输出电阻为(C) a、10KΩb、2KΩc、1 KΩd、0.5KΩ 5.用两个A U相同的放大电路A和B分别对同一个具有相同内阻的电压 信号进行放大,测试结果输出电压V OA>VOB,由此可知A比B( B ) a、一样 b、差 c、好 d、无法判别 6.用两个放大电路A和B分别对同一电压信号进行放大。当输出端开路时V =V OB,都接入负载R L时,测得V OA

a、虚短 b、虚断c、虚地d、以上均否 8.如图示,运放A为理想器件,则其输出电压V0为(A ) a、0V b、3V c、6Vd、9V 9.如图示,运放A为理想器件,则其输出电压V O为(C) a、9Vb、6Vc、0V d、3V 10.设VN、V P和V0分别表示反相输入端、同相输入端和输 出端,则V0与V N、V P分别成( D) a、同相、同相 b、反相、反相 c、同相、反相 d、反相、同相 11.若要将幅度为±Um的矩形波转变为三角波,则应选用( D ) A、反相比例运算电路?B、同相比例运算电路?C、微分运算电路 D、积分运算电路 半导体 12.N型半导体是在本征半导体中加入以下物质后形成的( D)。 a、电子b、空穴c、三价硼元素d、五价磷元素 13.半导体中有两种载流子,它们分别是(C) a、电子和受主离子b、空穴和施主离子 c、电子和空穴 d、受主离子和施主离子 14.在杂质半导体中,多数载流子的浓度主要取决于( B ) a、温度 b、杂质浓度 c、掺杂工艺d、晶体缺陷 15.在室温附近,当温度升高时,杂质半导体中浓度明显增加是(C ) a、载流子b、多数载流子c、少数载流子d、正负离子

相关文档
最新文档