同步电路和异步电路的区别_

同步电路和异步电路的区别_
同步电路和异步电路的区别_

同步电路和异步电路的区别

1、同步电路和异步电路的区别是什么?(仕兰

微电子)

异步电路主要是组合逻辑电路,用于产生地址译码器、FIFO或RAM的读写控制信号脉冲,但它同时也用在时序电路中,此时它没有统一的时钟,状态变化的时刻是不稳定的,通常输入信号只在电路处于稳定状态时才发生变化。也就是说一个时刻允许一个输入发生变化,以避免输入信号之间造成的竞争冒险。电路的稳定需要有可靠的建立时间和持时间,待下面介绍。

同步电路是由时序电路(寄存器和各种触发器)和组合逻辑电路构成的电路,其所有操作都是在严格的时钟控制下完成的。这些时序电路共享同一个时钟CLK,而所有的状态变化都是在时钟的上升沿(或下降沿)完成的。比如D触发器,当上升延到来时,寄存器把D端的电平传到Q输出端。

在同步电路设计中一般采用D触发器,异步电路设计中一般采用Latch。

2、什么是同步逻辑和异步逻辑?(汉王笔试)

同步逻辑是时钟之间有固定的因果关系。异步

逻辑是各时钟之间没有固定的因果关系。

电路设计可分类为同步电路和异步电路设计。同步电路利用时钟脉冲使其子系统同步运作,而异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号使之同步。由于异步电路具有下列优点--无时钟歪斜问题、低电源消耗、平均效能而非最差效能、模块性、可组合和可复用性--因此近年来对异步电路研究增加快速,论文发表数以倍增,而Intel Pentium 4处理器设计,也开始采用异步电路设计。

异步电路主要是组合逻辑电路,用于产生地址译码器、FIFO或RAM的读写控制信号脉冲,其逻辑输出与任何时钟信号都没有关系,译码输出产生的毛刺通常是可以监控的。同步电路是由时序电路(寄存器和各种触发器)和组合逻辑电路构成的电路,其所有操作都是在严格的时钟控制下完成的。这些时序电路共享同一个时钟CLK,而所有的状态变化都是在时钟的上升沿(或下降沿)完成的。

3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)

线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现(漏极或者集电极开路),由于不用oc门可能使灌电流过大,而烧坏逻辑门,同时在输出端口应加一个上拉电阻。(线或则是下拉电阻)

4、什么是Setup 和Holdup时间?(汉王笔试)

5、setup和holdup时间,区别.(南山之桥)

6、解释setup time和hold time的定义和在时钟信号延迟时的变化。(未知)

7、解释setup和hold time violation,画图说

(威盛VIA 2003.11.06 上明,并说明解决办法。

海笔试试题)

时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现metastability的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。

8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。(仕兰微电子)

9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)

在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的(冗余)消去项,但是不能避免功能冒险,二是在芯片外部加电容。三是增加选通电路

在组合逻辑中,由于多少输入信号变化先后不同、信号传输的路径不同,或是各种器件延迟时间不同(这种现象称为竞争)都有可能造成输出波形产生不应有的尖脉冲(俗称毛刺),这种现象成为冒险。

10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试)常用逻辑电平:TTL、CMOS、LVTTL、LVCMOS、ECL(Emitter Coupled Logic)、PECL(Pseudo/Positive Emitter Coupled

Logic)、LVDS(Low Voltage Differential Signaling)、GTL(Gunning Transceiver Logic)、BTL(Backplane Transceiver Logic)、ETL(enhanced transceiver logic)、GTLP (Gunning Transceiver Logic Plus);RS232、RS422、RS485(12V,5V,3.3V);TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V。

cmos的高低电平分别为:Vih>=0.7VDD,Vil<=0.3VDD;Voh>=0.9VD D,Vol<=0.1VDD.

ttl的为:Vih>=2.0v,Vil<=0.8v;Voh>=2.4v,Vol<=0.4v. 用cmos可直接驱动ttl;加上拉电阻后,ttl可驱动cmos.

1、当TTL电路驱动COMS电路时,如果TTL 电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。

2、OC门电路必须加上拉电阻,以提高输出的搞电平值。

3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。

4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。

5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。

6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。

7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。

上拉电阻阻值的选择原则包括:

1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。

2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。

3、对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑

模拟数字电路基础知识

第九章 数字电路基础知识 一、 填空题 1、 模拟信号是在时间上和数值上都是 变化 的信号。 2、 脉冲信号则是指极短时间内的 电信号。 3、 广义地凡是 规律变化的,带有突变特点的电信号均称脉冲。 4、 数字信号是指在时间和数值上都是 的信号,是脉冲信号的一种。 5、 常见的脉冲波形有,矩形波、 、三角波、 、阶梯波。 6、 一个脉冲的参数主要有 Vm 、tr 、 Tf 、T P 、T 等。 7、 数字电路研究的对象是电路的输出与输入之间的逻辑关系。 8、 电容器两端的电压不能突变,即外加电压突变瞬间,电容器相当于 。 9、 电容充放电结束时,流过电容的电流为0,电容相当于 。 10、 通常规定,RC 充放电,当t = 时,即认为充放电过程结束。 11、 RC 充放电过程的快慢取决于电路本身的 ,与其它因素无关。 12、 RC 充放电过程中,电压,电流均按 规律变化。 13、 理想二极管正向导通时,其端电压为0,相当于开关的 。 14、 在脉冲与数字电路中,三极管主要工作在 和 。 15、 三极管输出响应输入的变化需要一定的时间,时间越短,开关特性 。 16、 选择题 2 若一个逻辑函数由三个变量组成,则最小项共有( )个。 A 、3 B 、4 C 、8 4 下列各式中哪个是三变量A 、B 、C 的最小项( ) A 、A B C ++ B 、A BC + C 、ABC 5、模拟电路与脉冲电路的不同在于( )。 A 、模拟电路的晶体管多工作在开关状态,脉冲电路的晶体管多工作在放大状态。 B 、模拟电路的晶体管多工作在放大状态,脉冲电路的晶体管多工作在开关状态。 C 、模拟电路的晶体管多工作在截止状态,脉冲电路的晶体管多工作在饱和状态。 D 、模拟电路的晶体管多工作在饱和状态,脉冲电路的晶体管多工作在截止状态。 6、己知一实际矩形脉冲,则其脉冲上升时间( )。 A 、.从0到Vm 所需时间 B 、从0到2 2Vm 所需时间 C 、从0.1Vm 到0.9Vm 所需时间 D 、从0.1Vm 到 22Vm 所需时间 7、硅二极管钳位电压为( ) A 、0.5V B 、0.2V C 、0.7V D 、0.3V 8、二极管限幅电路的限幅电压取决于( )。 A 、二极管的接法 B 、输入的直流电源的电压 C 、负载电阻的大小 D 、上述三项 9、在二极管限幅电路中,决定是上限幅还是下限幅的是( ) A 、二极管的正、反接法 B 、输入的直流电源极性 C 、负载电阻的大小 D 、上述三项 10、下列逻辑代数定律中,和普通代数相似是( ) A 、否定律 B 、反定律 C 、重迭律 D 、分配律

同步电机和异步电机的区别

摘要:目前,随着同步电机在调速性能方面的逐渐改善,已在大容量变频调速领域内广泛使用。在高速列车上,法国率先采用同步牵引电机,它的功率因数可接近1,解决了异步电机功率因数低的问题。本文针对同步电机和异步电机在轨道调速系统中的差异进行了分析。 关键词:同步电机;异步电机;功率因数;变频调速; 1.引言 随着同步电机的调速性能和控制精度的提高,同步电机在高速列车的牵引传动领域中也逐渐占据一席之地,例如,法国TGV的牵引电机采用的都是同步电机。 由于异步电机功率因数低(基本都在0.9以下)是一个很难克服的缺陷,而同步电机理想功率因数可以到达1,例如法国TGV的功率因数可以达到0.99,除此以外,同步电机还有容量大、转速恒定等优点,因此,同步电机在牵引传动领域中还有很大的发展空间。 同步电动机在调速系统中的缺点正逐渐被解决,例如现在通常采用永磁同步电机,避免同步电机的励磁装臵引发的问题和增加的维护工作量。但是,同步电机在调速方面略逊于异步电机,且结构较复杂,成本较高,因此,异步电机在牵引传动领域仍占优势。 2.感应电机的工作原理 定子中通以三相电流产生旋转磁场,由于感应电机的转子绕组是

自行闭合的绕组,根据电磁感应原理,转子绕组中会产生感应电流,感应电流与旋转磁场相互作用产生电磁转矩。正常情况下,感应电机的转子转速总是略低或略高于旋转磁场的转速。感应电机的运行状态与转差率有关,s>1为电磁制动状态,0

数字电路

数字电路 1、同步电路和异步电路的区别是什么?(仕兰微电子) 2、什么是同步逻辑和异步逻辑?(汉王笔试) 同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。 電路設計可分類為同步電路和非同步電路設計。同步電路利用時鐘脈衝使其子系統同步運作,而非同步電路不使用時鐘脈衝做同步,其子系統是使用特殊的“開始”和“完成”信號使之同步。由於非同步電路具有下列優點--無時鐘歪斜問題、低電源消耗、平均效能而非最差效能、模組性、可組合和可複用性--因此近年來對非同步電路研究增加快速,論文發表數以倍增,而Intel Pentium 4處理器設計,也開始採用非同步電路設計。 异步电路主要是组合逻辑电路,用于产生地址译码器、FIFO或RAM的读写控制信号脉冲,其逻辑输出与任何时钟信号都没有关系,译码输出产生的毛刺通常是可以监控的。同步电路是由时序电路(寄存器和各种触发器)和组合逻辑电路构成的电路,其所有操作都是在严格的时钟控制下完成的。这些时序电路共享同一个时钟CLK,而所有的状态变化都是在时钟的上升沿(或下降沿)完成的。 3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试) 线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现(漏极或者集电极开路),由于不用oc门可能使灌电流过大,而烧坏逻辑门,同时在输出端口应加一个上拉电阻。(线或则是下拉电阻) 4、什么是Setup 和Holdup时间?(汉王笔试) 5、setup和holdup时间,区别.(南山之桥) 6、解释setup time和hold time的定义和在时钟信号延迟时的变化。(未知) 7、解释setup和hold time violation,画图说明,并说明解决办法。(威盛VIA 2003.11.06 上海笔试试题) Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time不够,数据同样不能被打入触发器。 建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间的话,

数字电子基础第二章答案

习题2 2-1 试用列真值表的方法证明下列等式成立。 (1) A+BC=(A+B)(A+C) (2) A AB A B +=+ (3) 0A A ⊕= (4) 1A A ⊕= (5) ()A B C AB AC ⊕+=⊕ (6) 1A B A B A B ⊕==⊕? 解:(1)设1F A BC =+ 2()()F A B A C =++ (2) 1F A AB =+ 2F A B =+ (3) 10F A =⊕ 2F A =

(4) 11F A =⊕ 2F A = (5) 1()F A B C =⊕+ 2F A B A C =⊕ (6) 1F A B =⊕ 2F A B = 31F A B =⊕? 2-2 分别用反演规则和对偶规则求出下列函数的反函数式和对偶式 。 (1) [()]F AB C D E B =++ (2) ()()F AB A C C DE =+++

(3) F A B C D E =++++ (4) ()0F A B C ABC =++= (5) F A B =⊕ 解:(1)[()]F A B C D E B =+?++ '[()]F A B C D E B =+?+?+ (2) ()[()]F A B AC C D E =+?++ '()[()]F A B A C C D E =+?++ (3) ()F A B C D E =?+++ 'F A B C D E =???? (4) ()1F A B C A B C =??+++= '()1F A B C A B C =??+++= (5) F A B = 'F AB AB =+ 2-3 用公式法证明下列各等式。 (1) ()AB A C B C D AB A C D +++=++ (2) ()()BC D D B C AD B B D ++++=+ (3) AC AB BC ACD A BC +++=+ (4) AB BC C A AB BC CA ++=++ (5) A B C A B C ⊕⊕= (6) A B A B ⊕=⊕ (7) ()()A CD ACD A C A D +=⊕⊕ 解:(1) ()C B C D AB AC BC BCD AB AC BC D AB AC D ++=+++=+++=++=左边=AB+A 右边

永磁同步电机与异步电机性能比较

永磁同步电机与异步电机性能比较 永磁同步电机与异步电机相比,具有明显的优势,它效率高,功率因素高,能力指标好,体积小,重量轻,温升低,技能效果显著,较好地提高了电网的品质因素,充分发挥了现有电网的容量,节省了电网的投资,它较好地解决了用电设备中“大马拉小车”现象。 效率及功率因素 异步电机在工作时,转子绕组要从电网吸收部分电能励磁,消耗了电网电能,这部分电能最终以电流在转子绕组中发热消耗掉,该损耗约占电机总损耗的20~30%,它使电机的效率降低。该转子励磁电流折算到定子绕组后呈感性电流,使进人定子绕组中的电流落后于电网电压一个角度,造成电机的功率因数降低。另外,从永磁同步电机与异步电机的效率及功率因数曲线(图1)可以看出,异步电动机在负载率(=P2/Pn)<50%时,其运行效率和运行功率因数大幅度下降,所以一般都要求其在经济区内运行,即负载率在75%-100%之间。

a. 异步起动永磁同步电动机 b.异步电动机 永磁同步电机在转子上嵌了永磁体后,由永磁体来建立转子磁场,在正常工作时转子与定子磁场同步运行,转子中无感应电流,不存在转子电阻损耗,只此一项可提高电机效率 4%~50%。由于在水磁电机转子中无感应电流励磁,定子绕组有可能呈纯阻性负载,使电机功率因数几乎为1.从永徽同步电机与异步电机的效率及功率因数曲线(图1)可以看出,永磁同步电机在负载率>20%时,其运行效率和运行功率因数随之变化不大,且运行效率>80%. 起动转矩 异步电机起动时,要求电机具有足够大的起动转矩,但又希望起动电流不要太大,以免电网产生过大的电压降落而影响接在电网上的其他电机和电气设备的正常运行。此外,起动电流过大时,将使电机本身受到过大电做力的冲击,如果经常起动,还有使绕组过热的危险。因此,异步电机的起动设计往往面临着两难选择。 永磁同步电机一般也采用异步起动方式,由于永磁同步电机正常工作时转子绕组不起作用,在设计永磁电机时,可使转子绕组完全满足高起动转矩的要求,例如使起动转矩倍数由异步电机的1.8倍上升到2.5倍,甚至更大,较好地解决了动力设备中“大马拉小车”的现象。 工作温升 由于异步电机工作时,转子绕组有电流流动,而这个电流完全以热能的形式消耗掉,所以在转子绕组中将产生大量的热量,使电机的沮度升高,影响了电机的使用寿命。 由于永磁电机效率高,转子绕组中不存在电阻损耗,定子绕组中较少有或几乎不存在无功电流,使电机温升低,延长了电机的使用寿命。 对电网运行的影响 因异步电机的功率因数低,电机要从电网中吸收大量的无功电流,造成电网、翰变电设备

数字电子技术基础第三版第二章答案

第二章逻辑门电路 第一节重点与难点 一、重点: 1.TTL与非门外特性 (1)电压传输特性及输入噪声容限:由电压传输特性曲线可以得出与非门的输出信号随输入信号的变化情况,同时还可以得出反映与非门抗干扰能力的参数U on、U off、U NH和U NL。开门电平U ON是保证输出电平为最高低电平时输入高电平的最小值。关门电平U OFF是保证输出电平为最小高电平时,所允许的输入低电平的最大值。 (2)输入特性:描述与非门对信号源的负载效应。根据输入端电平的高低,与非门呈现出不同的负载效应,当输入端为低电平U IL时,与非门对信号源是灌电流负载,输入低电平电流I IL通常为1~。当输入端为高电平U IH时,与非门对信号源呈现拉电流负载,输入高电平电流I IH通常小于50μA。 (3)输入负载特性:实际应用中,往往遇到在与非门输入端与地或信号源之间接入电阻的情况,电阻的取值不同,将影响相应输入端的电平取值。当R≤关门电阻R OFF时,相应的输入端相当于输入低电平;当R≥?开门电阻R ON时,相应的输入端相当于输入高电平。 2.其它类型的TTL门电路 (1)集电极开路与非门(OC门) 多个TTL与非门输出端不能直接并联使用,实现线与功能。而集电极开路与非门(OC 门)输出端可以直接相连,实现线与的功能,它与普通的TTL与非门的差别在于用外接电阻代替复合管。 (2)三态门TSL 三态门即保持推拉式输出级的优点,又能实现线与功能。它的输出除了具有一般与非门的两种状态外,还具有高输出阻抗的第三个状态,称为高阻态,又称禁止态。处于何种状态由使能端控制。 3.CMOS逻辑门电路 CMOS反相器和CMOS传输门是CMOS逻辑门电路的最基本单元电路,由此可以构成各种CMOS逻辑电路。当CMOS反相器处于稳态时,无论输出高电平还是低电平,两管中总有一管导通,一管截止,电源仅向反相器提供nA级电流,功耗非常小。CMOS器件门限电平U TH近似等于1/2U DD,可获得最大限度的输入端噪声容限U NH和U NL=1/2U DD。 二、难点: 1.根据TTL与非门特性,正确分析和设计电路; 2.ECL门电路的逻辑功能分析; 3.CMOS电路的分析与设计; 4.正确使用逻辑门。 三、考核题型与考核重点 1.概念 题型为填空、判断和选择。

同步异步变频电动机的区别与原理

通俗来讲就是:电动机通电以后,就产生一个旋转磁场,这个旋转磁场切割转了的导线,产生力,电动机就转起来.但转子的速度总比旋转磁场的要慢一些,也就是不同步,所以就叫 异步电动机. 5 `3 d7 z9 g* |: {4 r, H5 _: r* m1.三相交流异步电 动机的工作原理是什么? * q; Y) m; j- u5 r; u+ [ k( T是由电磁力产生电力矩.2由于导体产生的电磁力矩方向与磁极旋转的方向相同,所以转子就跟随磁极旋转,这就是异步电动机的工作原理. 4 `, J3 U+ Q' `3 r6 E+ U6 r2.三相交流异步电动机的 调速方式有那些? 4 N( m! s, T9 ~ 改变电源频率.2.改变电动机的磁极对数.3. 改变电动机的转差率. 2 N, n0 ]/ X3 x# N& t& Y 同步电机就是靠励磁电流运行的,如果没有励磁,电机就是异步的.励磁是加在转子上的直流系统,它的旋转速度和极性与定子是一致的,如果励磁出现问题,电动机就会失步,调整不过来,触发保护“励磁故障”电动机跳闸 , Q/ l- k4 n6 J6 Q6 G说的白一点,励磁电流就是同步电机转子中流过的电流(有了这个电流,使转子相当于一个电磁铁,有N极和S极),在正常运行时,这个电流是由外部加在转子上的直流电压产生的.以前这个直流电压是由直流电动机供给,现在大多是由可控硅整流后供给.我们通常把可控硅

整流系统称为励磁装置. 9 F& a+ j' \8 m3 n8 m4 d 1、防爆电机一般应用在易燃易爆的场合. + Z- L+ a% y$ j3 | 2、防爆电机接线盒的密封较普通电机要好. , K; R* S5 ~9 j/ T3、防爆电机防护等级最低为IP55,而普通电机有IPIP23、IP44、IP54、IP55、IP56不等,故而从外 形可以分辨出. 2 j& Q$ {. ~ F 3 Y) ]7 Z下面详细介绍防爆电 机: ( @2 F. z9 H3 N. a: h 防爆电机是一种可以在易燃易爆厂所使用的一种电机,运行 时不产生电火花. 0 g) Z, b! \2 ]- ]' f8 e防爆电机主要用于煤矿、石油天然气、石油化工和化学工业.此外,在纺织、冶金、城市煤气、交通、粮油加工、造纸、医药等部门也被广泛应用.防爆电机作为主要的动力设备,通常用于驱动泵、风机、压缩机和其他传动机械. 0 g1 Z3 }1 g! a1 ]- G 随着科技、生产的发展,存在爆炸危险的场所也在不断增加.例如,食用油生产过去是用传统的压榨法工艺,20世纪70年代以后,我国开始引进国外先进的浸出油工艺,但此工艺中要使用含有己烷的化学溶剂,己烷是易燃易爆物质;因此浸出油车间就成了爆炸危险场所,需要使用防爆电机和其他防爆电气产品.又如,近年来我国公路发展迅速,一大批燃油加

同步复位和异步复位比较

同步复位sync 异步复位async 特点复位信号只有在时钟上升沿到 来时才能有效。 无论时钟沿是否到来,只要复位 信号有效,就进行复位。 Verilog描述always@(posedge CLK)always@(posedge CLK , negedge Rst_n) 优点1)利于仿真器仿真。 2)因为只有在时钟有效电平到 来时才有效,所以可以滤除高于 时钟频率的毛刺。 3)可以使所设计的系统成为 100%的同步时序电路,有利于时 序分析。 1)设计相对简单。 2)因为大多数目标器件库的dff 都有异步复位端口,因此采用异 步复位可以节省资源。 3)异步复位信号识别方便,而 且可以很方便的使用FPGA的全 局复位端口GSR。 缺点1)复位信号的有效时长必须大 于时钟周期,才能真正被系统识 别并完成复位任务。同时还要考 虑,诸如:clk skew,组合逻辑 路径延时,复位延时等因素。 2)由于大多数的逻辑器件的目 标库内的DFF都只有异步复位端 口,所以,倘若采用同步复位的 话,综合器就会在寄存器的数据 输入端口插入组合逻辑,这样就 会耗费较多的逻辑资源。 1)复位信号容易受到毛刺的影 响。 2)在复位信号释放(release)的 时候容易出现问题。具体就是 说:若复位释放刚好在时钟有效 沿附近时,很容易使寄存器输出 出现亚稳态,从而导致亚稳态。 总结推荐使用异步复位,同步释放的方式,而且复位信号低电平有效。 2:推荐的复位方式 所谓推荐的复位方式就是上文中所说的:“异步复位,同步释放”。这就结合了双方面的 优点,很好的克服了异步复位的缺点(因为异步复位的问题主要出现在复位信号释放的时候,具体原因可见上文)。 其实做起来也并不难,我推荐一种我经常使用的方式吧:那就是在异步复位键后加上一 个所谓的“reset synchronizer”,这样就可以使异步复位信号同步化,然后,再用经过处理的 复位信号去作用系统,就可以保证比较稳定了。reset sychronizer的Verilog代码如下:module Reset_Synchronizer (output reg rst_n, input clk, asyncrst_n); reg rff1; always @ (posedge clk , negedge asyncrst_n) begin if (!asyncrst_n) {rst_n,rff1} <= 2'b0; else {rst_n,rff1} <= {rff1,1'b1}; end endmodule 大家可以看到,这就是一个dff,异步复位信号直接接在它的异步复位端口上(低电平 有效),然后数据输入端rff1一直为高电平…1?。倘若异步复位信号有效的话,触发器就会复位,输出为低,从而复位后继系统。但是,又由于这属于时钟沿触发,当复位信号释放时,

第一章第二章数字电路基础

填空题: 1、数字信号在 _____ 上和 ________ 上都是离散变化的,其高电平和低电平常用________ 和______ 来表 示。 2、将十六进制数A3D9转化为八进制数是__________________________ ,这个数对应的8421BCD码 为________________ 。 3、将八进制数346转化为十进制数是_______________ ,这个数对应的8421BCD码为____________ 。 4、将二进制数110010010转化为八进制数是_______________________ ,这个数对应的8421BCD码 为_______________ 。 5、将十六进制数AB89转化为八进制数是__________________________ ,这个数对应的8421BCD码 为_______________ 。 6、将十进制数7892转化为八进制数是 ______________________________ ,将其转化为十六进制数 7、(1011101)2=(________________ )8=(_____________________ )10=(________________ )16 = (______________________ )8421BCD 8、若原函数式为Y A(B C)则其对偶式为_______________ 。 9、若原函数式为Y A(B C)则其反函数为_______________ 。 10、逻辑函数F A B CD的反函数F为 _______________________ 。 11、逻辑函数F A(B C) 1的对偶式F'为____________________ 。 12、已知函数的对偶式为F' AB CD BC,则其原函数为 _____________________ 。 13、 ________________________________________________________________________________ 逻辑函数 F BCD BCD BCD BCD BCD BCD BCD BCD = ____________________________________________ 。 14、 ___________________________________________________________ 逻辑函数F AB AB AB AB = 。 15、常用逻辑运算的运算结果如下表所示,则L1、L2、L3分别为__________________ 、_____________ 和______________ 逻辑运算。

数字电路和模拟电路的区别

什么是数字电路? 用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路。现代的数字电路由半导体工艺制成的若干数字集成器件构造而成。逻辑门是数字逻辑电路的基本单元。存储器是用来存储二值数据的数字电路。 数字电路的特点 1,电路结构简单,稳定可靠。数字电路只要能区分高电平和低电平即可,对元件的精度要求不高,因此有利于实现数字电路集成化。 2,数字信号在传递时采用高,低电平两个值,因此数字电路抗干扰能力强,不易受外界干扰。 3,数字电路不仅能完成数值运算,还可以进行逻辑运算和判断,因此数字电路又称为数字逻辑电路或数字电路与;=逻辑设计。4,数字电路中元件处于开关状态,功耗较少。 由于数字电路具有以上特点,故发展十分迅速,在计算机、数字通信、数字仪器及家用电器等技术领域中得到广泛的应用。 什么是模拟电路? 模拟电路是处理模拟信号的电路;数字电路是处理数字信号的电路。模拟信号是关于时间的函数,是一个连续变化的量。数字信号则是离散的量。举个简单的例子:要想从远方传过来一段由小变大的声音,用调幅、模拟信号进行传输(相应的应采用模拟电路),那么在传输过程中的信号的幅度就会越来越大,因为它是在用电信号的幅

度特性来模拟声音的强弱特性。但是如果采用数字信号传输,就要采用一种编码,每一级声音大小对应一种编码,在声音输入端,每采一次样,就将对应的编码传输出去。可见无论把声音分多少级,无论采样频率有多高,对于原始的声音来说,这种方式还是存在损失。不过,这种损失可以通过加高样频率来弥补,理论上采样频率大于原始信号的频率的两倍就可以完全还原了。 数字集成电路:主要是针对数字信号处理的模块。如;计算机里的2近制、8近制、10近制、16近制的数据进行处理的集成模块。数字集成电路的运行以开关状态经行运算,它的精度高适合复杂的计算。模拟集成电路:主要是针对模拟信号处理的模块。如;话筒里的声音信号,电视信号和VCD输出的图象信号、温度采集的模拟信号和其它模拟量的信号处理的集成模块。模拟集成电路工作在晶体管的三角放大区。(1)电路处理的是连续变化的模拟量电信号(即其幅值可以是任何值)。(2)信号的频范围往往从直流一直可以延伸到高频段。(3)模拟集成电路中的无器件种类多,除了数字集成电路中大量采用的NPN管及电阻外,还采用了PNP管,场效应晶体管,高精度电阻等。(4)除了应用于低电压电器中的电路处,大多数模拟集成电路的电源电压较高,输出级模拟集成电路的电源电压可达几十伏以上。(5)具有内繁外简的电路形式。充分发挥了集成电路的工艺特点和便于应用的特点 另外,数字电路和模拟电路的区别还有:

同步电机课后习题参考答案

14- 1 水轮发电机和汽轮发电机结构上有什么不同,各有什么特点? 14- 2 为什么同步电机的气隙比同容量的异步电机要大一些? 14-3 同步电机和异步电机在结构上有哪些异同之处? 14-4 同步发电机的转速为什么必须是常数?接在频率是50Hz 电网上,转速为150r/min 的水轮发电机的极数为多少? 14-5 一台三相同步发电机S N=10kVA,cosφN=0.8(滞后),U N=400V,试求其额定电流I N 和额定运行时的发出的有功功率P N 和无功功率Q N。 14-6 同步电机在对称负载下稳定运行时,电枢电流产生的磁场是否与励磁绕组匝链?它会在励磁绕组中感应电势吗? 14-7 同步发电机的气隙磁场在空载状态是如何激励的,在负载状态是如何激励的? 14-8 隐极同步电机的电枢反应电抗与与异步电机的什么电抗具有相同的物理意义? 14-9 同步发电机的电枢反应的性质取决于什么,交轴和直轴电枢反应对同步发电机的磁场有何影响? 答案: 14-3 2p=40 14-4 I N =14.43A ,P N =8kW ,Q N=6 kvar 1 / 9

2 / 9 15- 1 同步电抗的物理意义是什么?为什么说同步电抗是与三相有关的电抗,而它的值又是每 相 的值? 15- 2 分析下面几种情况对同步电抗有何影响: (1)铁心饱和程度增加; (2)气隙增大; (3) 电枢绕组匝数增加; ( 4)励磁绕组匝数增加。 15-9 (1) E 0 =2.236 , (2) I =0.78 ( 补充条件: X*S 非=1.8) 15-10 (1) E 0 =1.771, E 0 =10.74kV , 18.4 15-11 E 0 2.2846 , E 0 13.85kv , 32.63 15-12 E 0 12534.88v , 57.42 , I d 387.61A , I q 247.7A 16- 1 为什么同步发电机的稳态短路电流不大,短路特性为何是一直线?如果将电机的转速降 到 0.5n 1 则短路特性,测量结果有何变化? 16- 2 什么叫短路比,它与什么因素有关? 16- 3 已知同步发电机的空载和短路特性,试画图说明求取X d 非 和 Kc 的方法。 16-4 有一台两极三相汽轮同步发电机,电枢绕组 Y 接法,额定容量 S N =7500kV A ,额定 电压 U N N 短路实验测得 k N 时, fk ,零功率因数实验 I=I N ,U=U N 时测得 fN0 试求:(1)通过空载特性和短路特性求出 X d 非和短路比;(2)通过空载特性和零功率因数特性 求出 X σ和 I fa ;(3)额定运行情况下的 I fN 和 u 。 16-5 一台 15000kVA 的 2 极三相 Y 联接汽轮发电机, U N 10.5kV ,cos N 0.8(滞 * *d p a 1(2)额定负载时的励磁电流标么值。

数字电路基础问答题总结资料

数字电路基础问答题 总结

数字电路基础问答题总结 1.什么是同步逻辑和异步逻辑?同步电路和异步电路的区别是什 么? 同步逻辑是时钟之间有固定的因果关系。 异步逻辑是各时钟之间没有固定的因果关系。 电路设计可分类为同步电路和异步电路设计。同步电路利用时钟脉冲使其子系统同步运作,而异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号使之同步。 同步电路是由时序电路(寄存器和各种触发器)和组合逻辑电路构成的电路,其所有操作都是在严格的时钟控制下完成的。这些时序电路共享同一个时钟CLK,而所有的状态变化都是在时钟的上升沿(或下降沿)完成的。比如D触发器,当上升延到来时,寄存器把D端的电平传到Q输出端。 异步电路主要是组合逻辑电路,用于产生地址译码器、FIFO或RAM的读写控制信号脉冲,但它同时也用在时序电路中,此时它没有统一的时钟,状态变化的时刻是不稳定的,通常输入信号只在电路处于稳定状态时才发生变化。也就是说一个时刻允许一个输入发生变化,以避免输入信号之间造成的竞争冒险。 在同步电路设计中一般采用D触发器,异步电路设计中一般采用Latch。 2.什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求? 线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用OC门来实现(漏极或者集电极开路),由于不用OC门可能使灌电流过大,而烧坏逻辑门,同时在输出端口应加一个上拉电阻。(线或则是下拉电阻) 3.什么是竞争与冒险现象?怎样判断?如何消除? 在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。产生毛刺叫冒险。 如果布尔式中有相反的信号则可能产生竞争和冒险现象。 解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。 4.你知道哪些常用逻辑电平?TTL与COMS电平可以直接互连吗? 常用逻辑电平:12V,5V,3.3V; TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS 则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V。 5.如何解决亚稳态

《数字电子技术基础》习题没答案共7页文档

《数字电子技术基础》习题 第一章第一章数字电子技术概述 1.数字信号和模拟信号各有什么特点?描写脉冲波形有哪些主要参数 2.和模拟电路相比,数字电路有哪些优点? 3.在数字系统中为什么要采用二进制?它有何优点? 4.数字电路和模拟电路的工作各有何特点? ⒌把下列二进制数转换成十进制数: 10010110 11010100 0101001 110110.111 101101.101 ⒍将下列数转换为十进制数:1101B 4FBH 110.11B ⒎将下列数转换为二进制数:7.85D 3DF.2BH 256D ⒐将下列数转换为十六进制数:256D 1101.11B 110.11B ⒑将下列十进制数转换为对应的八进刺数: 21 130 27 250 48 1012 95 100.625 ⒒分别用842lBCD码、余3码表示下列各数: (9.04)10 (263.27)10 (1101101)2 (3FF)16 (45.7)8 ⒓列出用BCD码代替二进制的优点 ⒔列出用BcD码代替二进制的主要缺点j ⒕在数字系统的运算电路中使用BCD的主要缺点是什么 ⒖格雷码的另一个名字是什么 ⒗二极管电路及输入电压ui的波形如图1-1所示,试对应画出各输出电压的波形。 图1-1 ⒘半导体三极管的开、关条件是什么?饱和导通和截止时各有什么特点?和半导体二极管比较,它的主要优点是什么? ⒙⒙判断图1-2所示各电路中三极管的工作状态,并计算输出电压u o的值。 图1-2 ⒚N沟造增强型MOS管的开、关条件是什么?导通和截止时各有什么特点?和P沟道增强型MOS管比较,两者的主要区别是什么? 第二章第二章集成逻辑门电路 ⒈请举出生活中有关“与”、“或”、“非”的逻辑概念.并各举两个例子说明。 ⒉如图2-1所示,是二极管门电路,请分析各电路的逻辑功能.并写出其表达式。 图2-1 ⒊电路如图2-2所示,写出输出L的表达式。设电路中各元件参数满足使三极管处于饱和及截止的条件。 图2-2 ⒋TTL与非门典型电路中输出电路一般采用电路。 ⒌为什么说TTL与非门的输入端在以下4种接法下,都属于逻辑1:(1)输入端悬空;(2)输入端接高于2V的电源;(3)输入端接同类与非门的输出高电压3.6V;(4)输入端接10KΩ的电阻到地。 ⒍TTL与非门空载时输出高电平为伏.输出低电平为伏,闻值电平Uth约为伏。 ⒎某TTL反相器的主要参数为I IH=20μA;I IL=1.4mA;I OH=400μA;水I OL=14mA,求它能带多少个同样的门。 ⒏集成逻辑门电路的发展方向是提高、降低 ⒐CMOS门电路中不用的输入端不允许。CMOS电路中通过大电阻将输入端接

同步电机和异步电机的区别

同步电机与异步电机的区别 交流电动机要旋转需要2个条件: 第一,存在一个主动旋转的磁场; 第二,存在一个被这个主动旋转的磁场驱动的磁场。 一般来说,旋转磁场来自定子绕组,三相交流电源自然的形成了一个旋转磁场。 同步电机和异步电机的区别就在于转子磁场的来源。 同步电机需要一个励磁电源,或者永磁体,这样转子始终存在一个可以被定子提供的旋转磁场驱动的磁场。只要制动转矩合理,最终转子的转速总能达到定子中旋转磁场的转速,也就是同步转速。这样的电机,就是同步电机。 异步电机则比较简单。转子的磁场来自定子绕组提供的旋转磁场切割转子中导体所产生的电流。换一种说法,就是来自定子的旋转磁场切割转子导体的产生的感应电流产生了基于转子的第二个磁场,转子则由于两个磁场的相互作用而转动。转子和旋转磁场的速度差越大,转子电流就越大,2个磁场的作用就越强烈。随着转速的提高,转子电流越来越小,但是绝不能没有。这就造成了,转子转速必须和同步转速有一定的差值,来维持旋转磁场切割转子导体。以维持转子的持续转动。这个转速的差,与同步转速的比值就是转差率。异步电机转速永远达不到同步转速,所以叫异步电机。 简单的说:同步和异步电机均属交流动力电机,是靠50周交流电网供电而转动.异步电机是定子送入交流电,产生旋转磁场,而转子受感应而产生磁场,这样两磁场作用,使得转子跟着定子的旋转磁场而转动.其中转子比定子旋转磁场慢,有个转差,不同步所以称为异步机.而同步电机定子同异步电机,其转子是人为加入直流电形成不变磁场,这样转子就跟着定子旋转磁场一起转而同步,始称同步电机.异步电机简单,成本低.易于安装,使用和维护.所以受到广泛使用.缺点效率低,功率因数低对电网不利.而同步电机效率高是容性负载,可改善电网功率因数.多用工矿大型没备. 同步发电机与异步发电机的区别 一、同步发电机 同步发电机作发电机运行的同步电机。是一种最常用的交流发电机。在现代电力工业中,它广泛用于水力发电、火力发电、核能发电以及柴油机发电。由于同步发电机一般采用直流励磁,当其单机独立运行时,通过调节发电机励磁电流,能方便地调节发电机的电压。若并入电网运行,因电压由电网决定,不能改变,此时调节励磁电流的结果是调节了电机的功率因数和无功功率。 1.同步发电机的定子、转子结构与同步电机相同,一般采用三相形式,只在某些小型同步发电机中电枢绕组采用单相。 2.工作特性 表征同步发电机性能的主要是空载特性和负载运行特性。这些特性是用户选用发电机的重要依据。 3.结构和分类 同步发电机的结构按其转速分为高速和低(中)速两种。前者多用于火电厂和核电站;后者多与低速水轮机或柴油机联动。在结构上,高速同步发电机多用隐极式转子,低(中)速同步发电机多用凸极式转子。 高速同步发电机

模拟电路与数字电路期末复习试卷

模拟电路试卷一 一.填空题 1.PN结未加外部电压时,扩散电流漂流电流,加正向电压时,扩散电流漂流电流,其耗尽层;加反向电压时,扩散电流漂流电流,其耗尽层。 2.三极管工作在饱和区时,发射结为,集电结为,工作在放大区时,发射结为,集电结为,此时,流过发射结的电流主要是,流过集电结的电流主要是。 3.场效应管属于控制器件。场效应管从结构上分成 和两大类型。 4.绝缘栅型场效应管又分为和,两者区别是。 5.若希望减小放大电路从信号源索取的电流,应采取反馈;若希望取得较强的反馈作用而信号源内阻又很大,应采用反馈;当负载变化时,若希望输出电流稳定。应采用反馈。 6.某负反馈放大电路的闭换放大倍数A f=100,当开环放大倍数A变化+10%时,A f的相对变化量在+0.5%以内,则这个放大电路的开环放大倍数A,反馈系数为。 二.选择题 1.温度升高后,在纯净的半导体中() A.自由电子和空穴数目都增多,且增量相同 B.空穴增多,自由电子数目不变 C.自由电子增多,空穴不变 D.自由电子和空穴数目都不变 2.如果PN结反向电压的数值增大(小于击穿电压),则() A.阻当层不变,反向电流基本不变 B.阻当层变厚,反向电流基本不变 C.阻当层变窄,反向电流增大 D.阻当层变厚,反向电流减小 3.某放大电路在负载开路时的输出电压为4V,接入3kΩ的负载电阻后输出电压降为3V,这说明放大电路的输出电阻为() A.10kΩ B.2kΩ C.1kΩ D.0.5kΩ 4.在放大电压信号时,通常希望放大电路的输入电阻和输出电阻分别为() A.输入电阻小,输出电阻大 B.输入电阻小,输出电阻小 C.输入电阻大,输出电阻小 D.输入电阻大,输出电阻大 5.场效应管主要优点() A.输出电阻小 B.输入电阻大 C.是电流控制 D.组成放大电路时电压放大倍数大 6.在负反馈放大电路中,当要求放大电路的输入阻抗大,输出阻抗小时,应选用的反馈类型()。

如何区分异步电机和同步电机

异步电机(感应电机)的工作原理是通过定子的旋转磁场在转子中产生感应电流,产生电磁转矩,转子中并不直接产生磁场.因此,转子的转速一定是小于同步速的(没有这个差值,即转差率,就没有转子感应电流),也因此叫做异步电机. 而同步电机转子本身产生固定方向的磁场(用永磁铁或直流电流产生),定子旋转磁场"拖着"转子磁场(转子)转动,因此转子的转速一定等于同步速,也因此叫做同步电机. 作为电动机时,大部分是用异步机;发电机都是同步机。 同步电机和异步电机的区别三相交流电通过一定结构的绕组时,要产生旋转磁场.在旋转磁场的作用下,转子随旋转磁场旋转.如果转子的转速同旋转磁场的转速完全一致,就是同步电机;如果转子的转速小于磁场转速,也就是说两者不同步,就是异步电机.异步电机结构简单,应用广泛.同步电机要求转子有固定的磁极(永磁或电磁),如交流发电机和同步交流电动机. 电机的转速(定子转速)小于旋转磁场的转速,从而叫为异步电机。它和感应电机基本上是相同的。s=(ns-n)/ns。s为转差率, ns为磁场转速,n为转子转速。 基本原理:(1)当三相异步电机接入三相交流电源时,三相定子绕组流过三相对称电流产生的三相磁动势(定子旋转磁动势)并产生旋转磁场。 (2)该旋转磁场与转子导体有相对切割运动,根据电磁感应原理,转子导体产生感应电动势并产生感应电流。 (3)根据电磁力定律,载流的转子导体在磁场中受到电磁力作用,形成电磁转矩,驱动转子旋转,当电动机轴上带机械负载时,便向外输出机械能。 特点: 优点:结构简单,制造方便,价格便宜,运行方便。 缺点:功率因数滞后,轻载功率因数低,调速性能稍差。 主要做电动机用,一般不做发电机! 异步电机是一种交流电机,其负载时的转速与所接电网的频率之比不是恒定关系。异步电机包括感应电机、双馈异步电机和交流换向器电机。感应电机应用最广,在不致引起误解或混淆的情况下,一般可称感应电机为异步电机。 普通异步电机的定子绕组接交流电网,转子绕组不需与其他电源连接。因此,它具有结构简单,制造、使用和维护方便,运行可靠以及质量较小,成本较低等优点。异步电机有较高的运行效率和较好的工作特性,从空载到满载范围内接近恒速运行,能满足大多数工农业生产机械的传动要求。异步电机还便于派生成各种防护型式,以适应不同环境条件的需要。异步电机运行时,必须从电网吸取无功励磁功率,使电网的功率因数变坏。因此,对驱动球磨机、压缩机等大功率、低转速的机械设备,常采用同步电机。由于异步电机的转速与其旋转磁场

数字电路基础问答题总结

数字电路基础问答题总结 1.什么是同步逻辑和异步逻辑?同步电路和异步电路的区别是什 么? 同步逻辑是时钟之间有固定的因果关系。 异步逻辑是各时钟之间没有固定的因果关系。 电路设计可分类为同步电路和异步电路设计。同步电路利用时钟脉冲使其子系统同步运作,而异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号使之同步。 同步电路是由时序电路(寄存器和各种触发器)和组合逻辑电路构成的电路,其所有操作都是在严格的时钟控制下完成的。这些时序电路共享同一个时钟CLK,而所有的状态变化都是在时钟的上升沿(或下降沿)完成的。比如D触发器,当上升延到来时,寄存器把D端的电平传到Q输出端。 异步电路主要是组合逻辑电路,用于产生地址译码器、FIFO或RAM的读写控制信号脉冲,但它同时也用在时序电路中,此时它没有统一的时钟,状态变化的时刻是不稳定的,通常输入信号只在电路处于稳定状态时才发生变化。也就是说一个时刻允许一个输入发生变化,以避免输入信号之间造成的竞争冒险。 在同步电路设计中一般采用D触发器,异步电路设计中一般采用Latch。 2.什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求? 线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用OC门来实现(漏极或者集电极开路),由于不用OC门可能使灌电流过大,而烧坏逻辑门,同时在输出端口应加一个上拉电阻。(线或则是下拉电阻) 3.什么是竞争与冒险现象?怎样判断?如何消除? 在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。产生毛刺叫冒险。 如果布尔式中有相反的信号则可能产生竞争和冒险现象。 解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。 4.你知道哪些常用逻辑电平?TTL与COMS电平可以直接互连吗? 常用逻辑电平:12V,5V,3.3V; TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS则是有在12V 的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V。 5.如何解决亚稳态 亚稳态:是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进

相关文档
最新文档