数字电子技术复习题及答案

合集下载

数字电子技术考试题及答案

数字电子技术考试题及答案

数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。

《数字电子技术》期末考试题及答案(经典)

《数字电子技术》期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

数字电子技术复习题及参考答案

数字电子技术复习题及参考答案

数字电子技术复习题及参考答案一、单选题1、以下式子中不正确的是()A.1AAB.AAAC.ABABD.1A12、在数字电路中,稳态时三极管一般工作在()状态。

在图示电路中,若ui0,则三极管T(),此时uo=()A.放大,截止,5VB.开关,截止,3.7VC.开关,饱和,0.3VD.开关,截止,5V3、N个变量可以构成()个最小项。

A.NB.2NC、2ND、2N-14、图中电路为TTL门电路,为了使输出等于,选择正确答案()。

A.正确,错误,错误B.正确,错误,正确C.正确,正确,正确D.正确,正确,错误5、TTL门电路输入端悬空时,应视为();(高电平,低电平,不定)。

此时如用万用表测量其电压,读数约为()(3.5V,0V,1.4V)。

A.不定B.高电平,3.5VC.低电平,0VD.高电平,1.4V6、一个64选1的数据选择器有()个选择控制信号输入端。

A.6B.16C.32D.647、设计计数器时应选用()。

A.锁存器B.边沿触发器C.同步触发器D.施密特触发器8、欲将频率为f的正弦波转换成为同频率的矩形脉冲,应选用()。

A.多谐振荡器B.施密特触发器C.单稳态触发器D.T'触发器9、一片64k某8存储容量的只读存储器(ROM),有()。

A.64条地址线和8条数据线B.64条地址线和16条数据线C.16条地址线和8条数据线D.16条地址线和16条数据线10、ROM必须在工作()存入数据,断电()数据;RAM可以在工作中()读写数据,断电()数据。

A.中,不丢失;随时,将丢失B.前,不丢失;随时,将丢失C.前,不丢失;随时,不丢失D.前,丢失;随时,将丢失11、若逻辑表达式FAB,则下列表达式中与F相同的是()A.FABB.FABC.FABD.不确定12、下列电路中,不属于组合电路的是:()A.数字比较器;B.寄存器;C.译码器;D.全加器;13、不能用来描述组合逻辑电路的是:()A.真值表;B.卡诺图;C.逻辑图:D.驱动方程;14、利用中规模集成计数器构成任意进制计数器的方法有()A.复位法B.预置数法C.级联复位法D.以上都不是15、施密特“非”门和普通“非”门电路的阈值电压分别是()个。

数字电子技术期末考试题及答案(经典)

数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

数字电子技术试题库及答案解析

数字电子技术试题库及答案解析

数字电子技术习题库一、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。

A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7)C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。

A .111 B. 010 C. 000 D. 1013.十六路数据选择器的地址输入(选择控制)端有( )个。

A .164. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。

A. 00B. 00C. 11D. 005.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。

A. B. C. D.6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。

A .15B .8C .7D .17. 随机存取存储器具有( )功能。

A.读/写B.无读/写C.只读D.只写8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。

9其计数的容量为A . 八 B. 五 C. 四 D. 三10.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( )。

A . Q n+1 =A B. n n 1n Q A Q A Q +=+ C. n n 1n QB Q A Q +=+ D.Q n+1 = B11. 有一个4位的D/A 转换器,设它的满刻度输出电压为10V ,当输入数字量为1101时,输出电压为( )。

数字电子技术习题及答案

数字电子技术习题及答案

第一章 数字逻辑基础1-1. 将下列的二进制数转换成十进制数(1)、1011,(2)、10101,(3)、11111,(4)、1000011-2. 将下列的十进制数转换成二进制数(1)、8,(2)、27,(3)、31,(4)、1001-3. 完成下列的数制转换(1)、(255)10=( )2=( )16=( )8421BCD(2)、(11010)2=( )16=( )10=( )8421BCD(3)、(3FF )16=( )2=( )10=( )8421BCD(4)、(1000 0011 0111)8421BCD =()10=()2=()161-4. 完成下列二进制的算术运算(1)、1011+111,(2)、1000-11,(3)、1101×101,(4)、1100÷100 1-5. 设:AB Y 1=,B A Y 1+=,B A Y 1⊕=。

已知A 、B 的波形如图题1-5所示。

试画出Y 1、Y 2、Y 3对应A 、B 的波形。

图题1-51-6选择题1.以下代码中为无权码的为 。

A . 8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码2.以下代码中为恒权码的为 。

A .8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码3.一位十六进制数可以用 位二进制数来表示。

A . 1B . 2C . 4D . 164.十进制数25用8421BCD码表示为。

A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。

A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。

A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。

A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29. 常用的BCD码有。

数字电子技术试卷及答案五套

数字电子技术试卷及答案五套

数字电子技术试卷一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。

A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。

B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 B 。

数字电子技术试题及答案

数字电子技术试题及答案

数字电子技术试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点:A. 抗干扰能力强B. 集成度高C. 功耗高D. 可靠性高3. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 悬空D. 随机状态4. 在数字电路设计中,以下哪个不是常用的逻辑门:A. NAND门B. NOR门C. XOR门D. AND-OR-NOT门5. 一个D触发器的初始状态为0,当输入D=1时,时钟信号上升沿触发后,Q端的输出状态为:A. 0B. 1C. 保持不变D. 翻转6. 在数字电路中,计数器的主要功能是:A. 放大信号B. 存储信息C. 计数和分频D. 逻辑判断7. 下列哪个不是触发器的类型:A. SR触发器B. JK触发器C. D触发器D. 三态触发器8. 在数字电路中,一个4位二进制计数器最多可以计数到:A. 4B. 8C. 16D. 329. 一个简单的数字钟电路至少需要多少个计数器:A. 1B. 2C. 3D. 410. 在数字电路中,以下哪个不是同步计数器的特点:A. 所有触发器的时钟信号同步B. 计数速度快C. 结构复杂D. 计数精度高答案:1-5 B A B B B;6-10 C D C B C二、多项选择题(每题3分,共15分)1. 数字电路中常用的逻辑门包括:A. 与门B. 或门C. 非门D. 异或门E. 同或门2. 下列哪些是数字电路的优点:A. 集成度高B. 功耗低C. 抗干扰能力强D. 易于实现大规模集成E. 易于设计和测试3. 触发器的类型包括:A. SR触发器B. JK触发器C. D触发器D. T触发器E. 三态触发器4. 计数器的计数方式包括:A. 同步计数B. 异步计数C. 双向计数D. 递增计数E. 递减计数5. 以下哪些是数字电路设计中常用的优化方法:A. 逻辑简化B. 门电路优化C. 布局优化D. 时序优化E. 电源管理优化答案:1 ABCDE;2 ABCDE;3 ABCD;4 ABCE;5 ABCDE三、填空题(每空1分,共10分)1. 在数字电路中,最基本的逻辑关系包括______、______和非逻辑。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
10、以下表达式中符合逻辑运算法则的是(D)。
A、C·C=C2B、1+1=10C、0<1D、A+1=1
11、下列逻辑式中,正确的是(A)。
A、 B、A+A=1C、A·A=0D、A·A=1
12、A+BC=(C)。
A、AB、BCC、(A+B)?(A+C)D、A+C
13、 两者的关系是(A)。
A、 B、 C、
A、0111B、0110C、1000D、0011
33、
A、0011B、1000C、1001D、0011
34、下图所示为某时序逻辑电路的时序图,由此可判断该时序电路具有的功能是(A)。
A、十进制计数器B、九进制计数器C、四进制计数器D、八进制计数器
35、构成同步二进制计数器一般应选用的触发器是(C)。
3、十进制数127.25对应的二进制数为(A)。
A、1111111.01B、C、1111110.01D、1100011.11
4、将二进制、八进制、十六进制数转换为十进制数的共同规则是(C)。
A、除十取余B、乘十取整C、按权展开D、以上均可
5、标准与或式是由(D)构成的逻辑表达式。
A、最大项之积B、最小项之积C、最大项之和D、最小项之和
26、触发器又称为双稳态电路,因为它具有(两个)稳定的状态。
27、根据逻辑功能不同,触发器可分为(RS触发器)、(D触发器)、(JK触发器)、(T触发器)和(T’触发器)等。根据逻辑结构不同,触发器可分为(基本触发器)、(同步触发器)和(边沿触发器)等。
28、JK触发器在JK=00时,具有(保持)功能,JK=11时;具有(翻转)功能;JK=01时,具有(置0)功能;JK=10时,具有(置1)功能。
11、在正逻辑的约定下,“1”表示(高电平),“0”表示(低电平)。在负逻辑的约定下,“1”表示(低电平),“0”表示(高电平)。
12、一般TTL门电路输出端(不能)直接相连,实现线与。(填写“能”或“不能”)
13、三态门的三种可能的输出状态是(高电平)、(低电平)和(高阻态)。
14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。
20、用文字、符号或者数码表示特定对象的过程叫做(编码)。把代码的特定含义翻译出来的过程叫(译码)。
在几个信号同时输入时,只对优先级别最高的进行编码叫做(优先编码)。
21、两个1位二进制数相加,叫做(半加器)。两个同位的加数和来自低位的进位三者相加,叫做(全加器)。
22、比较两个多位二进制数大小是否相等的逻辑电路,称为(数值比较器)。
数字电子技术复习题及答案
一、填空题
1、(238)10=( )2=(EE)16。(110110.01)2=(36.4)16=(54.25)10。
2、德?摩根定理表示为 =( ) , =( )。
3、数字信号只有(两)种取值,分别表示为(0)和(1)。
4、异或门电路的表达式是( );同或门的表达式是( )。
33、时序逻辑电路一定包含有作为存储单元的(触发器),时序电路中可以没有(组合)电路,但不能没有(触发器)。
34、时序逻辑电路的逻辑功能通常可用(逻辑表达式)、(状态表)、(卡诺图)、(状态图)和(时序图)等方式描述。
35、时序逻辑电路按触发器时钟端的连接方式不同可以分为(同步时序逻辑电路)和(异步时序逻辑电路)两类。
49、衡量D/A和A/D转换器性能优劣的主要指标都是(转换精度)和(转换速度)。
50、A/D转换过程四个步骤的顺序是(采样)、(保持)、(量化)、(编码)。
二、选择题
1、数字电路中使用的数制是(B)。
A、十进制B、二进制C、十六进制D、八进制
2、二进制数1111100.01对应的十进制数为(D)。
A、140.125B、125.50C、136.25D、124.25
解:
2、将下列逻辑函数式展开成最小项表达式
解:
五、用卡诺图化简法将下列函数化简为最简与或表达式
解:
六、作图题
1、电路及CP、S、R的波形如图1所示,试对应画出 的波形。
图1
2、边沿触发器及CP、J、K的波形如图2所示,试对应画出 的波形。
图2
3、边沿触发器及CP、D的波形如图3所示,试对应画出 的波形。
6、函数 的最简与或式为(C)。
A、ABB、 C、1D、0
7、n个变量可以构成(C)个最小项。
A、nB、2nC、2nD、2n-1
8、若输入变量A、B全为1时,输出F=0,则其输入与输出关系是(B)。
A、非B、与非C、与D、或
9、标准与或式是由(B)构成的逻辑表达式。
A、与项相或B、最小项相或C、最大项相与D、或项相与
A、5B、6C、10D、50
21、如需要判断两个二进制数的大小或相等,可以使用(D)电路。
A、译码器B、编码器
C、数据选择器D、数据比较器
22、八输入的编码器按二进制编码时,输出端的个数是(B)。
A、2个B、3个C、4个D、8个
23、和数据分配器使用相同型号MSI的组合逻辑电路是(A)。
A、译码器B、编码器C、数据选择器D、数据比较器
2、将二进制数1111100.01转换为十六进制数和十进制数。
解:(1111100.01)2=(7C.4)16=(124. 25)10
3、型号为2764的EPROM地址线为13,位线为8,试计算它的容量。
解:其容量为:213×8=8192×8=8×1024×8=8K×8
四、逻辑函数式变换
1、用公式法将下列逻辑函数式化简为最简与或表达式
24、组合逻辑电路消除竞争冒险的方法有(A)和(B)。
A、修改逻辑设计B、在输出端接入滤波电容
C、后级加缓冲电路?????D、屏蔽输入信号的尖峰干扰
25、数据分配器输入端的个数是(B)。
A、2个B、1个C、4个D、8个
26、一片容量为1024字节×4位的存储器,表示有(C)个存储单元。
A、1024B、4C、4096D、8
44、单稳态触发器状态有一个(稳定状态)和一个(暂稳状态)。
45、多谐振荡器是一种(自激振荡)电路,它没有(稳态),只有两个(暂稳态)。它不需要外加触发信号,就能自动的输出(矩形)脉冲。
46、石英晶体多谐振荡器的振荡频率仅决定于晶体本身的(谐振频率),而与电路中(RC)的数值无关。
47、
48、AD转换器是把(模拟量)转换为(数字量)的转换器。D/ A转换器是把(数字量)转换为(模拟量)的转换器。
A、D触发器B、R-S触发器C、J-K触发
36、构成四位寄存器应选用(B)。
A、2个触发器;B、4个触发器C、16个触发器
37、需用(B)片74LS161构成六十进制计数器。
A、1片B、2片C、3片D、4片
38、555构成的施密特触发器的回差电压△UT为(D)。
A、VCCB、VCC/2C、2VCC/3D、VCC/3
解:∵J=K=AB,故根据A、B的波形相与可先画出JK触发器的J、K端波形,然后再根据J、K端的波形画出JK触发器的Q端波形。如图5右图所示。
图5Leabharlann 七、分析题1、组合电路如图6所示,分析该电路的逻辑功能。
图3
4、电路及A、B和CP的波形如图4所示,,试画出Q端的波形,设触发器的初始状态Q=1。
图4
解:∵ ,故根据A、B的波形异或可先画出D触发器的D端波形,然后再根据D端的波形画出D触发器的Q端波形。如图4右图所示。
5、已知JK触发器电路和A、B和CP的波形如图5所示,试画出JK触发器Q端的波形,设触发器的初始状态Q=0。
36、可以用来暂时存放数据的器件称为(寄存器)。寄存器分为(基本寄存器)和(移位寄存器)两种。
37、若ROM有5根地址输入线,有8根数据输出线,则ROM的字线数为(32),ROM的容量为(256)。
38、把移位寄存器的(输出以一定方式馈送到)串行输入端,即得到(移位寄存器型)计数器。
39、一个十进制加法计数器需要由(4个)JK触发器组成。
40、RAM与ROM比较,其优点是(读写方便,使用灵活);缺点是(掉电丢失信息)。
41、顺序脉冲发生器可分成(计数型)和(移位型)两大类。
42、555定时器由(分压器)、(比较器)、(基本RS触发器)、(晶体管开关)和(输出缓冲器)五部分组成。
43、施密特触发器有两个稳定状态(“0”态和“1”态),其维持与转换完全取决于(输入电压的大小)。
30、JK触发器欲在CP作用后保持原状态,则JK的值是(D)。
A、JK=11B、JK=10C、JK=01D、JK=00
31、Mealy型时序逻辑电路的输出(C)。
A、只与电路的现态有关B、只与电路的输入有关
C、与电路的现态和电路的输入有关D、与电路的现态和电路的输入无关
32、若4位同步二进制加法计数器当前的状态是0111,下一个输入时钟脉冲后,其内容变为(C)。
5、组成逻辑函数的基本单元是(最小项)。
6、与最小项 相邻的最小项有( )、( )和(ABC)。
7、基本逻辑门有(与门)、(或门)和(非门)三种。复合门有(与非门)、(或非门)、(与或非门)和(异或门)等。
8、
9、
10、最简与或式的定义是乘积项的(个数最少),每个乘积项中相乘的(变量个数也最少)的与或表达式。
A、与非门B、或非门C、或门D、与门
18、集电极开路门(OC门)在使用时须在(B)之间接一电阻。
A、输出与地B、输出与电源C、输出与输入
19.一个两输入端的门电路,当输入为0和1时,输出不是1的门是(B)。
A、与非门B、或非门C、异或门
20、若在编码器中有50个编码对象,则要求输出二进制代码位数为(B)位。
31、基本RS触发器的特性方程是( );其约束条件是( )。JK触发器的特性方程是( );D触发器的特性方程是( );T触发器的特性方程是( );T’触发器的特性方程是( )。
相关文档
最新文档