数字电路复习题一(简答题)

合集下载

数字电路复习试题

数字电路复习试题

模拟一一、填空题(共20分,每空1分)1.(1011101)2=()8=()16=()10=()8421BCD。

2.逻辑函数L= A B C D+A+B+C+D = 。

3.在逻辑代数中,基本逻辑运算有三种:________、_______、________。

写出逻辑函数的四种表示方法:________、_______、________和________。

4.三态门输出的三种状态分别为:、和。

5.RS触发器的约束条件RS=0表示不允许出现R=且S=的输入。

6.对于T触发器,若原态Q n=0,欲使新态Q n+1=0,应使输入T= 。

7.存储容量为1K×4的RAM存储器,其地址线为条,数据线为条。

二、选择题(共30分,每题3分)1.若原函数式为Y=A(B+C),则其对偶式为()。

(A)ABC (B)A+BC (C)A B+C (D)A +B C2.在四变量卡诺图中,逻辑上不相邻的一组最小项是()A.m1和m3B.m4和m6C.m5和m13D.m2和m83.半加器的和输出端与输入端的逻辑关系是()A.与非B.或非C.与或非D.异或4.TTL集成电路74LS138是3-8线译码器,输出低电平有效。

若输入A2A1A0=101时,其输出Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0为()。

A.00100000 B.11011111 C.11110111 D.000001005.存储8位二进制信息要个触发器。

A.2B.3C.4D.86.一个八选一的数据选择器,其地址输入(选择控制输入)端有个。

A.2B.3C.4D.87.4位移位寄存器,串行输入时经个脉冲后,4位数码全部移入寄存器中。

A.1B.2C.4D.88.若在编码器中有50个编码对象,则要求输出二进制代码位数为位。

A.5B.6C.10D.509.N个触发器可以构成最大计数长度(进制数)为的计数器。

A.NB.2NC.N2D.2N10.下列逻辑电路中为时序逻辑电路的是。

10套数字电路复习题带完整答案

10套数字电路复习题带完整答案

Made by 遇见 第一套一.选择题(18分)1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( )a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( )a .“110”b .“100”c .“010”d .“000”8、下列描述不正确的是( )a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。

b .寄存器只能存储小量数据,存储器可存储大量数据。

c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确 9.下列描述不正确的是( )a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便b .集成二—十进制计数器和集成二进制计数器均可方便扩展。

数字电子技术-复习选择填空题汇总(精简)

数字电子技术-复习选择填空题汇总(精简)

一、选择题:1、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器2、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器3、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器4、编码器(A)优先编码功能,因而(C)多个输入端同时为1。

A、有B、无C、允许D、不允许5、(D)触发器可以构成移位寄存器。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器6、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器7、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10008、在图所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○49、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器10、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定11、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门12、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器13、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大14、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○415.在何种输入情况下,“与非”运算的结果是逻辑0。

数字电路复习题(含答案)

数字电路复习题(含答案)

、一、填空题:1.在计算机内部,只处理二进制数;二制数的数码为 1 、 0两个;写出从(000)2依次加1的所有3位二进制数: 000、001、010、011、100、101、110、111 。

2.13=(1101)2;(5A)16=(1011010)2;()2=(8C)16。

完成二进制加法(1011)2+1=(1100)23.写出下列公式:= 1 ;= B ;= A+B ;=BA 。

.4.含用触发器的数字电路属于时序逻辑电路(组合逻辑电路、时序逻辑电路)。

TTL、CMOS电路中,工作电压为5V的是 TTL ;要特别注意防静电的是 CMOS 。

5.要对256个存贮单元进行编址,则所需的地址线是 8 条。

6.输出端一定连接上拉电阻的是 OC 门;三态门的输出状态有 1 、 0 、高阻态三种状态。

7.施密特触发器有 2 个稳定状态.,多谐振荡器有 0 个稳定状态。

8.下图是由触发器构成的时序逻辑电路。

试问此电路的功能是移位寄存器,是同步时序电路(填同步还是异步),当RD =1时,QQ1Q2Q3= 0000 ,当RD =0,DI=1,当第二个CP脉冲到来后,QQ1Q2Q3= 0100 。

?1D'FF01DC1FF01DC1FF0&C1FF0R D R D R D R DQ3%Q1Q0D IR DCP(图一)1.和二进制数等值的十六进制数是( B )A .16B . 16C . 16D . 162.和逻辑式B A C B AC ++相等的式子是( A )A .AC+BB . BC C .BD .BC A +—3.32位输入的二进制编码器,其输出端有( D )位。

A. 256B. 128C. 4D. 5 4.n 位触发器构成的扭环形计数器,其无关状态数为个( B )A .2n -nB .2n -2nC .2nD .2n -15.4个边沿JK 触发器,可以存储( A )位二进制数A . 4B .8C .166.三极管作为开关时工作区域是( D )A .饱和区+放大区B .击穿区+截止区*C .放大区+击穿区D .饱和区+截止区7.下列各种电路结构的触发器中哪种能构成移位寄存器( C ) A .基本RS 触发器B .同步RS 触发器C .主从结构触发器8.施密特触发器常用于对脉冲波形的( C )A .定时B .计数C .整形1.八进制数 ) 8 的等值二进制数为 ;十进制数 98 的 8421BCD 码为 。

《数字电子技术》课期末考试复习题

《数字电子技术》课期末考试复习题

一、填空题(每小题△△分,共△△分)(1)逻辑代数中的三种基本的逻辑运算是(与)运算、(或)运算和(非)运算。

(2)逻辑变量和逻辑函数的取值只有(0)和(1)两种取值.它们表示两种相反的逻辑状态。

(3)与逻辑运算规则可以归纳为有0出(0),全1出(1).(4)或逻辑运算规则可以归纳为有1出(1),全0出(0)。

(5)与非逻辑运算规则可以归纳为有(0)出1,全(1)出0。

(6)或非逻辑运算规则可以归纳为有(1)出0,全(0)出1。

(7)二极管从导通到截止所需时间称为(开通)时间.(8)OC门是集电极(开路)门,使用时必须在电源VCC与输出端之间外接(电阻)。

(9)在数字电路中,三极管工作在(饱和)状态和(截止)状态。

(10)三态输出门输出的三个状态分别为(低电平)、(高电平)、(高阻态)。

(11)逻辑代数中三条重要的规则是(代入)规则、(对偶)规则和(反演)规则。

(12)化简逻辑函数的主要方法有(代数)化简法和(卡诺图)化简法.(13)逻辑函数的表示方法主要有(函数表达式)、(真值表)、(逻辑)、卡诺图和波形图。

(31)编码器按功能不同分为(二进制)编码器、(二—十进制)编码器和优先编码器。

(32)译码器按功能不同分为(二进制)译码器、(二-十进制)译码器和显示译码器.(33)8选1数据选择器在所有输入数据都为1时,其输出标准与或表达式共有( 8 )个最小项。

(34)输入3位二进制代码的二进制译码器应有( 8 )个输出端,共输出( 8 )个最小项。

(35)共阳极LED数码管应由输出(低 )电平的七段显示译码器来驱动点亮.而共阴极LED数码管应由输出(高 )电平的七段显示译码器来驱动点亮。

(41)二进制数是以( 2 )为基数的计数体制,十进制数是以( 10 )为基数的计数体制,十六进制是以( 16 )为计数体制。

(42)十进制数转换为二进制数的方法是:整数部分用(除2取余),小数部分用(乘2取整)法。

数字电路复习题及答案

数字电路复习题及答案

《数字电子技术基础》复习题一.选择填空题(以下每小题后均给出了几个可供选择的答案,请选择其中一个最合适的答案填入空格中)1.处理 b 的电子电路是数字电路。

(a)交流电压信号(b)时间和幅值上离散的信号(c)时间和幅值上连续变化的信号(d)无法确定2.用不同数制的数字来表示2004,位数最少的是 d 。

(a)二进制(b)八进制(c)十进制(d)十六进制3.最常用的BCD码是 b 。

(a)5421码(b)8421码(c)余3码(d)循环码4.格雷码的优点是 c 。

(a)代码短(b)记忆方便(c)两组相邻代码之间只有一位不同(d)同时具备以上三者5.两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是 a 。

(a)与非(b)或非(c)同或(d)异或6.已知F=ABC+CD,选出下列可以肯定使F=0的取值 d(a)ABC=011 (b)BC=11 (c)CD=10 (d)BCD=1117.2004个1连续异或的结果是 a 。

(a)0 (b)1 (c)不唯一(d)逻辑概念错误二、填空题(请在空格中填上合适的词语,将题中的论述补充完整)1.5的5421BCD码是0101 这个是8421码的。

2.逻辑表达式中,异或的符号是⊕,同或的符号是⊙。

3.逻辑函数常用的表示方法有真值表、逻辑函数式、逻辑图和卡诺图。

4.用代数法化简逻辑函数需要一定的经验和技巧,不容易确定化简结果是否是最简。

5.用卡诺图化简逻辑函数,化简结果一般是最简与-或式。

一.选择填空题(以下每小题后均给出了几个可供选择的答案,请选择其中一个最合适的答案填入空格中)1.实体(ENTITY)描述一个设计单元的 C D 的信息。

(a)行为、元件及连接关系(b)元件、子程序、公用数据类型(c)名称和端口的引脚等(d)可编译的设计单元2.结构体(ARCHITECTURE)用于描述设计单元的 A D 。

(a)行为、元件及连接关系(b)元件、子程序、公用数据类型(c)名称和端口的引脚等(d)可编译的设计单元3.在VHDL语言中,ARCHITECTURE中的语句都是 B 执行的语句。

数字电子技术-复习选择填空题汇总(精简)

数字电子技术-复习选择填空题汇总(精简)

一、选择题:1、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器2、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器3、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器4、编码器(A)优先编码功能,因而(C)多个输入端同时为1。

A、有B、无C、允许D、不允许5、(D)触发器可以构成移位寄存器。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器6、某触发器的状态转换图如图所示,该触发器应是( C )A。

J-K触发器B。

R—S触发器C。

D触发器D. T触发器7、十进制数6在8421BCD码中表示为——--——-———--—--—--———--——---—-—-——-—--——-——-——---( B )A。

0101 B。

0110 C。

0111 D. 10008、在图所示电路中,使__AY 的电路是--————--——-—-—----——-----————————-—-—--—-——--( A )A. 错误!B. 错误!C。

错误! D. 错误!9、接通电源电压就能输出矩形脉冲的电路是--------——-——-—-———-——--—-—-——-———--—-———-( D )A. 单稳态触发器B。

施密特触发器 C. D触发器 D. 多谐振荡器10、多谐振荡器有-———-———----————-——-—-———-——------—------—-—-—-—---——--—--—-—-—--———--——---—-—-( C )A. 两个稳态B. 一个稳态C。

没有稳态 D. 不能确定11、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是---—-—-( D )A。

与门B。

与非门 C. 或非门D。

异或门12、下列电路中属于时序逻辑电路的是-—--—-—-————-—-———-———--——------——----—-——-—-——-------( B )A 。

《数字电子技术》复习题

《数字电子技术》复习题

《数字电子技术》复习题(一)一、填空题1.数制转换:( 143 )10= ( )2 = ( )8。

2.按逻辑功能的不同特点,数字电路可分为 和 两大类。

3.8线-3线编码器是由 位二进制数表示 个信号的编码电路。

4.同步D 触发器的特性方程为 。

5.时序逻辑电路的逻辑功能可以用 、 和 等方程式表示。

二、单项选择题1.(33)10转化为二进制是( )2。

(A) 100001 ; (B ) 10001 ; (C ) 100010 ; (D) 1000001 2.下列各式中,为四变量A 、B 、C 、D 最小项的是: .(A ) ABCD ; (B ) AB (C+D) ; (C) A +B+C+D ; (D) A+B+C+D 3.8421 BCD 码译码器的数据输入线与译码输出线的组合是 。

(A ) 4﹕6 ; (B) 1﹕10 ; (C) 4﹕10 ; (D ) 2﹕4 4.四个逻辑变量的取值组合共有 。

(A ) 8 ; (B) 16 ; (C ) 4 ; (D) 155.已知逻辑函数B A B A Y +=,函数值为1的A ,B 取值组合是: 。

(A ) 00,11 ; (B) 01,00 ; (C) 01,10 ; (D) 01,11 6.组合逻辑电路通常由 组合而成.(A) 门电路 ; (B ) 触发器 ; (C ) 计数器 ; (D ) 存储电路 7.若在编码器中有50个编码对象,则其输出二进制代码位数应为 位. (A ) 5 ; (B ) 6 ; (C ) 10 ; (D ) 508.8线—3线优先编码器的输入为70I I -,当优先级别最高的7I 有效时,其输出012Y Y Y 的值是 。

(A) 111 ; (B ) 010 ; (C ) 000 ; (D) 101 9.十六路数据选择器的地址输入(选择控制)端有 个. (A) 16 ; (B ) 2 ; (C ) 4 ; (D) 8 10.JK 触发器在CP 作用下,若状态必须发生翻转,则应使 。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一、简答题
1、什么是触发器的空翻现象简述造成空翻现象的原因。

2、简述时序逻辑电路分析的步骤。

3、最小项的性质。

4、组合电路产生竞争冒险的原因及常用的消除竞争冒险的方法。

5、简述时序逻辑电路与组合逻辑电路的异同。

6、简述触发器的基本性质。

7、逻辑函数的表示方法有哪几种
8、反演定律和对偶定律(答案见课本27页)
9、计数器的分类
简答题参考答案
1、答:如果在一个时钟脉冲的高电平作用下,触发器的状态发生了两次或两次以上的翻转,
这叫做“空翻”。

由于是电平触发,在CP=1期间,数据输入端如果连续发生变化,触发器也连续随着变化,直到CP由1变0才停止,造成空翻现象的原因是触发器电平触发。

2、答:(1)观察电路,确定电路类型;是同步时序电路还是异步时序电路;是Mealy型时序电路还是Moore型时序电路。

(2)根据电路写出各触发器驱动方程及时钟方程(即各触发器的CP信号表达式,如果是同步时序电路,则可不写时钟方程(因为每个触发器均接同一个脉冲源,来一个时钟脉冲,每个触发器同时变化)。

Q的逻辑(3)将各触发器的驱动方程带入触发器的特性方程,写出各个触发器次态1 n
表达式(即状态方程)。

(4)根据电路写出输出逻辑表达式(输出方程)。

(5)推出时序逻辑电路的状态转换真值表、状态转换图及时序图(又称波形图)。

(6)总结和概括这个时序电路的逻辑功能。

3、答:(1)任何一组变量取值下,只有一个最小项的对应值为1;
(2)任何两个不同的最小项的乘积为0;
(3)任何一组变量取值下,全体最小项之和为1。

4.答:在组合电路中,当逻辑门有两个互补输入信号同时向相反状态变化时,输出端
可能产生过渡干扰脉冲的现象。

常用的消除竞争冒险的方法有:输入端加滤波
电容、加封锁或选通脉冲、修改逻辑设计等。

5、答:时序逻辑电路是一种任意时刻的输出不仅取决于该时刻电路的输入,而且还与电路
过去的输入有关的逻辑电路。

因此,时序逻辑电路必须具备输入信号的存储电路,以便此信号在下一时刻其作用。

组合逻辑电路在某一时刻的输出只取决于该时刻逻辑电路的输出,与过去的历史情况无关。

因此,不需用存储电路记忆过去的输入,只有门电路就可构成。

6、答:每个触发器有两个互非的输出端Q和Q,且有以下两个基本性质:
(1)触发器有两个稳定的工作状态
一个是“1”态,即输出端Q=1,Q=0;另一个是“0”态,即输出端Q=0,Q=1。

在没有外界信号作用时,触发器维持原有的稳定状态不变。

(2)两个稳定的工作状态相互转变
在外界信号作用下,触发器可以从一个稳定状态翻转为另一个稳定状态。

所谓“稳定”的状态,是指没有外界信号作用时,触发器电路中电流和电压均维持恒定数值。

7、(1)真值表;(2)函数表达式;(3)逻辑电路图;(4)卡诺图。

相关文档
最新文档