数电填空题题库(78题)_附答案

合集下载

数字电路复习题型填空

数字电路复习题型填空

数字电路填空题练习与复习题填空题11、数字逻辑电路中,逻辑函数的常用表示方式有、、、、。

2、一个四输入与非门,其输出为0的输入变量取值组合有种。

3、集电极开路门的英文缩写为门,工作时必须外加和。

4、对于共阳接法的发光二极管数码显示器,应采用电平驱动的七段显示译码器。

5、寄存器按照功能不同可分为两类:寄存器和寄存器。

6、CPLD指的是。

7、一个理想三极管开关元件, 在接通状态时,接通电阻(即ce之间的电阻)为,在断开状态下,其电阻(即ce之间的电阻)为,断开与接通之间的转换时间为。

填空题1参考答案1、逻辑函数表达式;真值表;逻辑图;卡诺图;波形图。

2、1。

3、OC;电源;上拉电阻。

4、低电平。

5、移位;数码。

6、复杂可编程逻辑器件。

7、0,∞;0。

填空题21、(.1011)2= ()8=()16。

2、逻辑代数中与普通代数相似的定律有、、。

摩根定律又称为。

3、数字逻辑电路中的基本逻辑运算分别是、、。

4、半导体数码显示器的内部接法有两种形式:共接法和共接法。

5、数字电路按照是否有记忆功能通常可分为两类:、。

6、在电路结构上,复杂可编程逻辑门阵列CPLD是基于,现场可编程逻辑器件又是基于,具有重配置技术而无ISP概念。

填空题2参考答案1、;。

2、交换律;分配律;结合律;反演定律。

123、与;或;非。

4、 阴 ; 阳。

5、组合逻辑电路; 时序逻辑电路。

6、乘积项;查找表; FPGA 。

填空题31、分析数字电路的主要工具是 。

数字电路又称作 。

2、逻辑代数的三个重要规则是 、 、 。

3、OC 门称为 门,多个O C 门输出端并联到一起可实现功能。

4、PR O M 指的是 ,F PG A 指的是 ,CP L D 指的是 。

5、数字电路中时序逻辑电路部分按照其触发器是否有统一的时钟控制 分为 时序电路和 时序电路。

6、(75)D =( )B =( )O =( )H =( )8421B C D填空题3参考答案1、 逻辑代数;逻辑电路。

数字电子技术基础考试试题(附答案)

数字电子技术基础考试试题(附答案)

数字电子技术基础考试试题(附答案)一、填空题 : (每空1分,共10分)1.八进制数 (34.2 ) 8 的等值二进制数为() 2 ;十进制数 98 的8421BCD 码为() 8421BCD 。

2 . TTL 与非门的多余输入端悬空时,相当于输入电平。

3 .下图所示电路中的最简逻辑表达式为。

4. 一个 JK 触发器有个稳态,它可存储位二进制数。

5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。

6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。

表 1A B F 1 F 2 F 30 0 1 1 00 1 0 1 11 0 0 1 11 1 1 0 1F 1 ;F 2 ;F 3 。

二、选择题: (选择一个正确答案填入括号内,每题3分,共30分 )1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:()A、m 1与m 3B、m 4与m6C、m 5 与m 13D、m 2 与m 82、 L=AB+C 的对偶式为:()A 、 A+BC ;B 、( A+B )C ; C 、 A+B+C ;D 、 ABC ;3、半加器和的输出端与输入端的逻辑关系是()A、与非B、或非C、与或非D、异或4、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出:为()。

A . 00100000 B. 11011111 C.11110111 D. 000001005、属于组合逻辑电路的部件是()。

A、编码器B、寄存器C、触发器D、计数器6.存储容量为8K×8位的ROM存储器,其地址线为()条。

A、8B、12C、13D、147、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为()V。

A、1.28B、1.54C、1.45D、1.568、T触发器中,当T=1时,触发器实现()功能。

《数字电子技术基础》试题及参考答案

《数字电子技术基础》试题及参考答案

试卷一一、填空题(每空1分,共20分)1、与非门的逻辑功能为。

2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。

3、三态门的“三态”指,和。

4、逻辑代数的三个重要规则是、、。

5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行,、、、。

二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。

A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。

A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。

A 、Y=A+B ;B 、Y=AB ;C 、Y=B A +;D 、Y=AB4、十二进制加法计数器需要( )个触发器构成。

A 、8;B 、16;C 、4;D 、35、逻辑电路如右图,函数式为( )。

A 、F=AB +C ; B 、F=AB +C ;C 、F=C AB +;D 、F=A+BC6、逻辑函数F=AB+BC 的最小项表达式为( )A 、F=m 2+m 3+m 6B 、F=m 2+m 3+m 7C 、F=m 3+m 6+m 7D 、F=m 3+m 4+m 77、74LS138译码器有( ),74LS148编码器有( )A 、三个输入端,三个输出端;B 、八个输入端,八个输出端;C 、三个输入端,八个输出端;D 、八个输入端,三个输出端。

8、单稳态触发器的输出状态有( )A 、一个稳态、一个暂态B 、两个稳态C 、只有一个稳态D 、没有稳态三、判断(每题1分,共10分):1、逻辑变量的取值,1比0大。

( )2、对于MOS 门电路多余端可以悬空。

( )3、计数器的模是指对输入的计数脉冲的个数。

( )4、JK 触发器 的输入端 J 悬空,则相当于 J = 0。

数电填空题题库(78题)_附答案

数电填空题题库(78题)_附答案

数电填空题题库教师组卷学生备考练习用1. 集电极开路门的英文缩写为( OC )门,工作时必须外加电源和上拉电阻。

2. OC 门称为(集电极开路) 门,多个OC 门输出端并联到一起可实现( 线与 )功能。

3. 逻辑代数又称为( 布尔 )代数。

最基本的逻辑关系有( 与 )、( 或 ) 、( 非 )三种。

4. 逻辑函数的常用表示方法有( 逻辑表达式 )、( 真值表 )、( 卡诺图 )。

5. 摩根定律又称为( 反演律 )。

6. 逻辑函数F=A ̅+B+C ̅D 的反函数F ̅= ( A B ̅(C+D ̅) )。

7. 触发器有( 2 )个稳态,存储8位二进制信息要( 8 )个触发器。

8. 一个基本RS 触发器在正常工作时,它的约束条件是R ̅+S ̅=1,则它不允许输入S̅=( 0 )且R ̅=( 0 )的信号。

9. 一个十位D/A 转换器,当输入全1时,其输出电压V O 为5.115V 。

当输入二进制数为1010101000时,其输出电压V O 为( 3.4 )V 。

10. 根据下图所示计数状态转换图回答:它是按( 无 )权编码规律进行计数的, 它是( 10 )进制计数器(即模M 为多少)。

11. 写出如下图所示电路Z1的逻辑函数式:(A ̅+B C ̅ 或A ̅ B ̅+AC ̅̅̅̅B )1 TG& BC ACMOS 100K12.存储容量为4K×8位的RAM存储器,其地址线为( 12 )条、数据线为( 8 )条。

13.用4个触发器可以存储( 4 )位二进制数。

14.八进制数(34.2 ) 8的等值二进制数为(011100.010)2;15.十进制数98 的8421BCD 码为(10011000 )8421BCD。

16.TTL 与非门的多余输入端悬空时,相当于输入( 高)电平。

17.如图所示电路中F1的最简逻辑表达式为( AB )。

F 2 、F 3 分别属于何) ;F3: ( 或门)。

数电试题及答案

数电试题及答案

数电试题及答案一、选择题(每题5分,共20分)1. 在数字电路中,以下哪个不是基本的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D2. 一个触发器可以存储的二进制数是:A. 1位B. 2位C. 3位D. 4位答案:A3. 以下哪个不是组合逻辑电路的特点?A. 无记忆功能B. 输出只依赖于当前输入C. 有记忆功能D. 输出与输入的逻辑关系固定答案:C4. 一个8位二进制计数器的计数范围是:A. 0-7B. 0-15C. 0-255D. 0-511答案:C二、填空题(每题5分,共20分)1. 在数字电路中,最小的可存储单元是______。

答案:触发器2. 一个D触发器的输出Q与输入D的关系是:当时钟脉冲上升沿到来时,Q变为D的______。

答案:值3. 在数字电路中,一个4位的二进制数可以表示的最大十进制数是______。

答案:154. 一个5进制计数器的计数范围是______。

答案:0-4三、简答题(每题10分,共30分)1. 请解释什么是同步电路和异步电路,并说明它们的主要区别。

答案:同步电路是指电路中的所有触发器都由同一个时钟信号控制,从而确保所有触发器在同一时刻更新其状态。

异步电路则没有统一的时钟信号,触发器的状态更新是独立进行的,可能会因为触发器的响应时间不同而导致时序问题。

2. 什么是摩尔斯电码,它在数字通信中有什么应用?答案:摩尔斯电码是一种早期的数字编码系统,通过不同的点(短脉冲)和划(长脉冲)的组合来表示字母、数字和标点符号。

在数字通信中,摩尔斯电码用于无线电通信,因为它可以有效地在嘈杂的信道中传输信息。

3. 解释什么是寄存器,并说明它在计算机系统中的作用。

答案:寄存器是一种高速的存储设备,用于存储指令、数据或地址。

在计算机系统中,寄存器用于快速访问和处理信息,它们是CPU内部的存储单元,用于执行算术和逻辑操作。

四、计算题(每题10分,共30分)1. 假设有一个4位的二进制计数器,起始计数值为0000,每次计数增加1。

数电考试题及答案

数电考试题及答案

数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。

A. 与运算B. 或运算C. 非运算D. 异或运算2. 一个逻辑门的输入端悬空时,相当于输入()。

A. 0B. 1C. 低电平D. 高电平3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 输出与输入之间没有记忆功能D. 输出与输入之间存在时延4. 在数字电路中,一个触发器可以存储()位二进制信息。

A. 1B. 2C. 4D. 85. 一个4位二进制计数器可以计数的最大值是()。

A. 7B. 15C. 16D. 2556. 下列哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路状态B. 具有记忆功能C. 输出与输入之间存在时延D. 输出只依赖于当前输入7. 在数字电路中,一个D触发器的输出Q与输入D的关系是()。

A. Q=DB. Q=非DC. Q=D的非D. Q=非D的非8. 一个3线-8线译码器可以译码的输入信号有()种。

A. 2B. 4C. 8D. 169. 在数字电路中,一个JK触发器可以工作在()状态。

A. 稳定状态B. 振荡状态C. 稳定状态和振荡状态D. 以上都不是10. 一个8位A/D转换器的量化步长是()。

A. 1/8B. 1/16C. 1/256D. 1/512二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的符号是___________。

2. 一个2进制计数器的计数范围是___________。

3. 一个3位二进制数可以表示的最大十进制数是___________。

4. 在数字电路中,逻辑“或”运算的符号是___________。

5. 一个4位二进制数可以表示的最大十进制数是___________。

6. 在数字电路中,逻辑“非”运算的符号是___________。

7. 一个5位二进制数可以表示的最大十进制数是___________。

数电试题及答案

数电试题及答案

数电试题及答案一、选择题1. 在数字电路中,最基本的逻辑关系有哪几种?A. 与、或、非B. 与、异或、同或C. 与、或、非、异或D. 与、或、非、同或、非门答案:C2. 下列哪个不是数字电路的特点?A. 抗干扰能力强B. 功耗低C. 运算速度快D. 模拟信号处理答案:D3. 逻辑门电路中,"0"和"1"分别代表的电压值是:A. 低电压和高电压B. 高电压和低电压C. 低电压和任意电压D. 任意电压和高电压答案:A二、填空题1. 数字电路是由_______和_______构成的电路。

答案:逻辑门;组合逻辑2. 一个基本的逻辑门至少需要_______个输入端。

答案:13. 一个完整的数字系统通常包括_______、_______和_______。

答案:输入设备;处理单元;输出设备三、简答题1. 请简述数字电路与模拟电路的区别。

答案:数字电路主要处理离散的数字信号,使用二进制逻辑来表示和处理信息,具有抗干扰能力强、功耗低、运算速度快等特点。

而模拟电路处理连续变化的模拟信号,能够模拟自然界的物理量变化,但易受干扰,运算速度相对较慢。

2. 什么是组合逻辑电路?它有哪些特点?答案:组合逻辑电路是由逻辑门组成的电路,其输出只依赖于当前的输入状态,不包含存储元件。

其特点是输出对输入具有即时响应,没有记忆功能,且输出状态的确定性使得电路设计和分析相对简单。

四、计算题1. 给定一个逻辑表达式:Y = A'B + AB',其中A和B是输入变量,Y是输出。

如果A=1,B=0,求Y的值。

答案:将A=1,B=0代入表达式,得到Y = 1'0 + 10' = 0 + 0 = 0。

2. 计算以下逻辑电路的输出Z,当A=1,B=0,C=1时。

逻辑电路表达式:Z = (A + B')(A' + B + C)答案:将A=1,B=0,C=1代入表达式,得到Z = (1 + 0')(1' + 0 + 1) = (1)(1 + 1) = 2,但由于逻辑运算中只考虑0和1,因此Z的实际值为1。

(完整版)数字电子技术-复习选择填空题汇总(精简)

(完整版)数字电子技术-复习选择填空题汇总(精简)

一、选择题:1、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器2、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器3、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器4、编码器(A)优先编码功能,因而(C)多个输入端同时为1。

A、有B、无C、允许D、不允许5、(D)触发器可以构成移位寄存器。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器6、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器7、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10008、在图所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○49、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器10、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定11、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门12、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器13、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大14、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○415.在何种输入情况下,“与非”运算的结果是逻辑0。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数电填空题题库
教师组卷学生备考练习用
1. 集电极开路门的英文缩写为( OC )门,工作时必须外加电源和上拉电阻。

2. OC 门称为(集电极开路) 门,多个OC 门输出端并联到一起可实现( 线
与 )功能。

3. 逻辑代数又称为( 布尔 )代数。

最基本的逻辑关系有( 与 )、( 或 ) 、
( 非 )三种。

4. 逻辑函数的常用表示方法有( 逻辑表达式 )、( 真值表 )、( 卡诺图 )。

5. 摩根定律又称为( 反演律 )。

6. 逻辑函数F=A ̅+B+C ̅D 的反函数F ̅= ( A B ̅(C+D ̅) )。

7. 触发器有( 2 )个稳态,存储8位二进制信息要( 8 )
个触发器。

8. 一个基本RS 触发器在正常工作时,它的约束条件是R ̅+S ̅=1,则它不允许输
入S
̅=( 0 )且R ̅=( 0 )的信号。

9. 一个十位D/A 转换器,当输入全1时,其输出电压V O 为5.115V 。

当输入
二进制数为1010101000时,其输出电压V O 为( 3.4 )V 。

10. 根据下图所示计数状态转换图回答:它是按( 无 )权编码规律
进行计数的, 它是( 10 )进制计数器(即模M 为多少)。

11. 写出如下图所示电路Z1的逻辑函数式:(A ̅
+B C ̅ 或A ̅ B ̅+AC ̅̅̅̅B )
1 TG
& B
C A
CMOS 100K
12.存储容量为4K×8位的RAM存储器,其地址线为( 12 )条、数据线为
( 8 )条。

13.用4个触发器可以存储( 4 )位二进制数。

14.八进制数(34.2 ) 8的等值二进制数为(011100.010)2;
15.十进制数98 的8421BCD 码为(10011000 )8421BCD。

16.TTL 与非门的多余输入端悬空时,相当于输入( 高)电平。

17.如图所示电路中F1的最简逻辑表达式为( AB )。

F 2 、F 3 分别属于何
) ;F3: ( 或门)。

)
20. 逻辑代数中三个基本运算规则( 代入规则 ) , ( 反演规则 ),
(对偶规则 )。

21. 逻辑函数的化简有( 公式法 ) , ( 卡诺图法 )两种方法。

22. = ( )
+K ̅ Q n ) )。

147 ),
93 )。

高阻 )3种状态。

)。

d S 端应接(高 )电平。

7 )
30. 74LS138是3线—8线译码器,译码为输出低电平有效,若输入为
A 2A 1A 0=110时,输出应为( 10111111 )。

31. 将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的
ROM 。

该ROM 有( 11 )根地址线,有( 16 )根数据
读出线。

32. 两片中规模集成电路10进制计数器串联后,最大计数容量为
C B A ++A B C
(100 )位。

33.某计数器的输出波形如图1所示,该计数器是( 6 )进制计数器。

34.驱动共阳极七段数码管的译码器的输出电平为(低)有效。

35.逻辑函数有四种表示方法,它们分别是(真值表)、(逻辑图)、
(逻辑表达式)和(卡诺图)。

36.将2014个“1”异或起来得到的结果是(0 )。

37.将2015个“1”异或起来得到的结果是( 1 )。

38.由555定时器构成的三种电路中,(施密特触发器)和(单稳态触发器)是
脉冲的整形电路。

39.TTL器件输入脚悬空相当于输入(高)电平。

40.基本逻辑运算有: (与)、(或)和(非)
运算。

41.采用四位比较器对两个四位数比较时,先比较(最高)位。

42.如果要把一宽脉冲变换为窄脉冲应采用(单稳态)触发器
43.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是
(TTL )电路和(CMOS )电路。

44.施密特触发器有( 2 )个稳定状态.,多谐振荡器有(0 )个稳定状
态。

45.两个二进制数相加时,不考虑低位的进位信号是(半)加器。

46.时序逻辑电路的输出不仅和( 输入变量)有关,而且还与( 原有状态)
有关。

47.计数器按CP脉冲的输入方式可分为( 同步计数器) 和( 异步计数
器)。

48.一个JK 触发器有(两)个稳态,它可存储(一)位二进制
数。

49. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用( 斯密特触
发器 )电路。

50. 把JK 触发器改成T 触发器的方法是令( J=K=T ) 。

51. 对于JK 触发器,若K J =,则可完成 ( T ) 触发器的逻辑功能;若K J =,则可完成( D ) 触发器的逻辑功能。

52. 把JK 触发器改成D 触发器的方法是令( K J ==D )
53. 构造一个模10同步计数器至少需要( 4 )个触发器。

54. ( FPGA )器件是一种可编程逻辑器件,其设计是基于查找表结构。

55. 利用( 4 )片4×2字位容量RAM ,可以扩展成4×8字位RAM 。

56. 各触发器连接形式如下所示,试写出各触发器的次态方程。

(a )1n 1Q += ( J Q 1n ̅̅̅̅̅+K ̅ Q 1n
) (b )1n 2Q += (Q 2n )
57. 分别在下图下方列出所示电路图的逻辑表达式
(a) ( Z = A +B ̅̅̅̅̅̅̅ )
(b) ( Z = A ⊕B )
58. TTL 门电路能带同类门的个数称为( 扇出数 )。

59. 三态门除了有高低电平输出外,还有第三个状态即( 高阻态 )。

60. 十进制数(396.5)10的8421BCD 码是(11_1001_0110.0101 )。

61. 四级触发器组成的最大进制计数器为( 16 )进制。

62.组合逻辑电路任何时刻的输出信号,与该时刻的输入信号(有关),
与电路原来所处的状态(无关)。

63.连续“同或”2015个0的结果是(0 )。

64.一个基本RS触发器在正常工作时,不允许输入R=S=1的信号,因此它的
约束条件是(RS = 0 )。

65.一只四输入端与非门,使其输出为0的输入变量取值组合有( 1 )种。

66.连续“异或”199个0的结果是(0 )。

67.在逐次逼近型、并行转换型、双积分型三种A/D转换器中,通常A/D转换
的速度以(并行转换型)为最高,以(双积分型)为最低。

68.一个初始值是偶数M的n位加法计数器,经(2n-M/2 )个CP脉冲其值
为M/2。

69.为产生矩形脉冲作为时钟信号,应采用(多谐振荡器)电路。

70.一个四位右移寄存器初态为0000,输入二进制数为D3D2D1D0=1011,经过
( 2 )个CP脉冲后寄存器状态变为Q3Q2Q1Q0=1100。

)、(SR锁存器)、(放电
容量)、(速度)。

(15 )种。

)状态,即或者在(截止区)
+C D)。

)触发器、(JK )触发器、(SR )
77.一个五位的二进制加法计数器,由00000状态开始,经过169个输入脉冲
后,此计数器的状态为(01001 )。

78.A/D转换器的一般工作过程包括(采样)、(保持)、(量化)和
(编码)四个步骤。

相关文档
最新文档