山东大学 数字电路真题2011
2010-2011数字电子技术A卷及答案

2011~2012学年度第二学期《数字电子技术基础》试卷(A 卷)适用年级专业:2010级电子信息工程、自动化 考 试 形 式:( )开卷、(√)闭卷二级学院: 行政班级: 学 号:教 学 班: 任课教师: 姓 名:注:学生在答题前,请将密封线外各项内容准确填写,填写不清者,将不计成绩。
一、填空题(本大题共10小题,每空格1分,共10分)请在每小题的空格中填上正确答案。
错填、不填均无分。
1.对于十进制数83,它对应的十六进制数表示是。
2.逻辑代数的基本逻辑运算有 、或、非3种。
3.将变量的全部最小项分别用一个小方块表示,并使具有逻辑相邻性的最小项在几何位置上也相邻地排列在一起而得到的图形称为 。
4.现有一个存储容量为256k ×4位的RAM 存储器,则该存储器RAM 的地址线有 根。
5.图1所示为某计数器的时序图,由此可判定该计数器是 进制计数器。
FAB CPQ 0Q 1Q 2图1 图26.某一门电路的工作波形如图2所示,其中A 、B 是输入端,F 是输出端。
则F 的逻辑表达式为 。
7. 可编程阵列逻辑PAL 是一种与阵列可编程、或阵列 的可编程逻辑器件。
8.将模拟信号转化为数字信号,需要采用A/D 转换器。
实现A/D 转换一般要经过采样、保持、量化和 等4个过程。
9.如果用ROM 实现将8位二进制数转换成十进制数(用BCD 码表示)的转换电路,其所需容量为。
10.图3所示的门电路为集电极开路的TTL 电路,则可写出输出信号的表达式Y = 。
A +0.3VB+3.6VY图3二、选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
11.十进制数87所对应的十六进制数和8421BCD 码分别为 。
【 】A .87H ,(10000111)8421BCDB .57H ,(10000111)8421BCDC .A7H ,(10100111)8421BCD D .57H ,(01010111)8421BCD12.设某函数的表达式为)(E D C B A F+=,则F= 。
山东大学数电试卷b解答

试卷B_解答一、选择题(从每小题的四个备选答案中,选出一个正确答案,并将其号码填在括号内,每小题2分,共20分)1. ④2. ③3. ④4. ③5. ④6. ①7. ①8. ②9. ② 10. ②二、填空题(把正确的内容填在题后的括号内。
每空2分,共30分。
) 1、V I ,V REF2 2、1个 3、-6.25V 4、D Q1n =+,nnQT Q T D +=,nnQ K Q J D +=5、16,26、 与,或,输出反馈,或7、 58、1.1RC三、分析题(共30分) 1、解: 列出真值表:阵列图2、解:电路功能是对时钟四分频,其时序图为3(1) 电路是异步电路 (2) 驱动方程⎩⎨⎧==⎪⎩⎪⎨⎧==⎪⎩⎪⎨⎧==1K 1J 1K Q Q J 1K Q J 332n 3n 121n 21状态方程⎪⎩⎪⎨⎧↓=↓=↓=+++n 1n 31n 3n1n 2n 31n 2n 1n 21n 1Q .Q Q CP .Q Q Q Q CP .Q Q Q输出方程nn Q Q Z 13=状态转移表状态转移图4、解:放电回路等效充电回路等效四设计题1、写出F和ABCICIBACIBACIBAABCICIBACIBACIBAF=+++=ABCICIBACIBACIBAABCICIBACIBACIBAF=+++=画电路图:2、 解:由于只有两个状态,所以只需要一位触发器,设S0为Q=0,S1为Q=1,列出状态转移图:画出卡诺图:Q n+1Z写出状态方程和输出方程: 121211X X X X X Qn =+=+⊙2X1(X Z ⊙nQ X )2 画出电路图:。
数字电路2011期末考试题-参考解答

电子科技大学2010 -2011学年第二学期期末考试 A 卷课程名称:_数字逻辑设计及应用__ 考试形式:闭卷考试日期:20 11 年7 月7 日考试时长:_120___分钟课程成绩构成:平时30 %,期中30 %,实验0 %,期末40 %本试卷试题由__六___部分构成,共__6___页。
I. Fill your answers in the blanks(2’ X 10=20’)1. A parity circuit with N inputs need N-1XOR gate s. If the number of “1” in an N logic variables set, such as A、B、C、…W, is even number, then__________A B C W⊕⊕⊕⋅⋅⋅⋅⊕=0 .2. A circuit with 4 flip-flops can store 4bit binary numbers, that is, include 16 states at most.3. A modulo-20 counter circuit needs 5 D filp-flops at least. A modulo-288 counter circuit needs 3 4-bit counters of 74x163 at least.4. A 8-bit ring counter has 8 normal states. If we want to realize the same number normal states, we need a 4bit twisted-ring counter.5. If the input is 10000000 of an 8 bit DAC, the corresponding output is 5v. Then an input is 00000001 to the DAC, the corresponding output is 5/128 (0.0391) V; if an input is 10001000, the corresponding DAC output is 5.3125V.II. Please select the only one correct answer in the following questions.(2’ X 5=10)B ) chips of 4K ⨯4 bits RAM to form a 16 K ⨯ 8 bits RAM.A) 2 B) 8 C) 4 D) 162. To design a "01101100" serial sequence generator by shift registers, we need a( A)-bit shift register as least.A) 5 B) 4 C) 3 D) 63. For the following latches or flip-flops, ( B) can be used to form shift register.A) S-R latch B) master-slave flip-flop C) S-R latch with enable D) S’-R’ latch4. Which of the following statements is correct? ( C )A) The outputs of a Moore machine depend on inputs as well as the states.B) The outputs of a Mealy machine depend only on the states.C) The outputs of a Mealy machine depend on inputs as well as the states. D) A), B), C) are wrong.5. There is a state/output table of a sequential machine as the table 1, what the input sequences isdetected? ( D )A) 11110 B) 11010 C) 10010 D) 10110Table 1III.Analyze the sequential-circuit as shown in figure 1. [15’]1. Write out the excitation equations, transitionequations and output equation. [5’]2. Assume the initial state is Q 2Q 1=00, complete thetiming diagram for Q 2 ,Q 1 and Z.( Don ’t need consider propagation delay of each component)[10’]Figure-1解答:激励方程: D 1=Q 1⊕Q 2,D 2= Q /1+ Q /2转移方程:Q 1 *= D 1=Q 1⊕Q 2,Q 2 *=D 2= Q /1+ Q /2 输出方程:Z= Q 1•Q 2IV. Design a Mealy sequential detector with one input x and one output z. If and only if xdescribe the state meaning and finish the state/output table. [15] Example : x :0 1 0 1 1 1 1 0 0 1 1 0 0 1 1 1 1 1 z :0 0 0 0 0 0 1 0 0 1 0 0 0 1 0 0 1 1XState meaningS 0 1 Initial A A,0 B,0 Received 1 B C,0 D,0 Received 10 C E,0 B,0 Received 11 D C,0 F,0 Received 100 E A,0 B,1 Received 111 F C,0F,1S*,ZV. Analyze the circuit as shown below, which contains a 74x163 4-bit binary counter, a 74x138[15’] ’ output F. [5’]2. Write out the sequence of states for the 74x161 in the circuit. [7’]3. Describe the modulus(模) of the circuit. [3’]解答:F=D2=Y6/=(QDQCQBQA /)/ 状态序列:0,1,2,3,4,5,6,7,8,9,10,11,12,13,14,0,1,2,… M=15VI.the state transition sequence is 0→2→4→1→3→0→…with the binary code. 1. Fill out the transition/output table. [8’]2. Write out the excitation equations and output equation. [4’]3. List the complete transition/output table, and check the self-correct. [3’] transition/output table : 74X161的功能表输入 当前状态 下一状态 输出CLR_L LD_L ENT ENP QD QC QB QA QD* QC* QB* QA* RCO 0 X X X X X X X 0 0 0 0 1 0 X X X X X X D C B A 1 1 0 X X X X X QD QC QB QA 1 1 X 0 X X X X QD QC QB QA 1 1 1 1 0 0 0 0 0 0 0 1 1 1 1 1 0 0 0 1 0 0 1 0 1 1 1 1 0 0 1 0 0 0 1 1 1 1 1 1 0 0 1 1 0 1 0 0complete transition/output table:输出方程:Z=Q1Q0检查自启动:当Q2Q1Q0=101,可得下一状态为001;当Q2Q1Q0=110,可得下一状态为101;当Q2Q1Q0=111,可得下一状态为001。
其它课程-山东大学数字电路校内题试题

其它课程-山东高校数字电路校内题试题山东高校数字电路校内题试题山东高校数字电路校内题试题试卷A一、选择题(从每小题的四个备选答案中,选出一个正确答案,并将其号码填在括号内,每小题2分,共20分)1.将十进制数(18)10转换成八进制数是[ ] ① 20 ② 22 ③ 21 ④ 232. 三变量函数( )BC A C B A F +=,,的最小项表示中不含下列哪项[ ] ①m2 ② m5③ m3 ④ m73.一片64k ×8存储容量的只读存储器(ROM ),有[ ] ①64条地址线和8条数据线②64条地址线和16条数据线③16条地址线和8条数据线④16条地址线和16条数据线4.下列关于TTL 与非门的输出电阻描述中,正确的是[ ]①门开态时输出电阻比关态时大②两种状态都是无穷大输出电阻③门关态时输出电阻比开态时大④两种状态都没有输出电阻 5.以下各种ADC 中,转换速度最慢的是[ ]①并联比较型②逐次逼进型③双积分型④以上各型速度相同 6. 关于PAL 器件与或阵列说法正确的是[ ] ①只有与阵列可编程②都是可编程的③只有或阵列可编程④都是不行编程的7. 当三态门输出高阻状态时,输出电阻为[ ]①无穷大②约100欧姆③无穷小④约10欧姆8.通常DAC 中的输出端运算放大器作用是[ ] ①倒相②放大③积分④求和9. 16个触发器构成计数器,该计数器可能的最大计数模值是[ ] ① 16 ②32 ③ 162 ④ 21610.一个64选1的数据选择器有()个选择把握信号输入端。
[ ] ① 6 ②16 ③32 ④ 64二、填空题(把正确的内容填在题后的括号内。
每空1分,共15分。
)1.已知一个四变量的规律函数的标准最小项表示为( )( )13,11,9,8,6,4,3,2,0,,,m d c b a F ∑=,那么用最小项标准表示=*F ,以及=F ,用法最大项标准表示=F ,以及=F 。
山东大学831数字电路11.13-18年真题(13回忆版)

3.(15分)令
,
,若0≤X≤4时,Y=X,5≤X≤9
时,Y=X+3,且X不大于9。设计电路完成此功能。
4.(15分)用4选1数据选择器实现
。
5.(10分)写出下列电路的驱动方程、状态方程,画出状态转换图。 (注:电路图参见第五版数字电路例题)
6.(10分)用D触发器设计带控制端M的序列脉冲发生电路,当M=0 和1时,Y周期地输出01011010和l0001101的序列。
目 录
2017年山东大学831数字电路考研真题 2016年山东大学831数字电路考研真题 2015年山东大学831数字电路考研真题 2014年山东大学831数字电路考研真题 2013年山东大学831数字电路考研真题 (回忆版) 2011年山东大学831数字电路考研真题
2017年山东大学831数字电路考研真题
有类似题目)
5.忘记了,应该是课本上的类似题
6.用D触发器设计能输出两个序列的电路,11001000和 10001000(2011年数字电路原题)
7.用JK触发器设计电路 ,检测101序列,当检测到完整序列时,输出Z 为1,否则为0
8.给出了一个芯片,并结合门电路,根据给出的波形,设计电路。第 一小题设计4循环,第二问,8循环
7.(15分)设计一个序列信号检测电路,凡是输入001或011时,输出Z =1,用D触发器和必要的门电路来实现。要求输入的信号不重叠, 即:
输入X:11011
输出Z:00010001
8.(15分)下图是由74LS161、74LS138和74LS153构成的电路,分析 一下电路,画出当XY分别为00、01、10、11时的状态转换图,并说明 各实现什幺功能。
3.D触发器的特性方程为( )。
数字电子技术期末考试试题及答案(试卷一)

、 代入规则 对偶规则 反
演规则
、
。
5、为 了 实 现 高 的 频 率 稳 定 度 , 常 采 用 石英晶体
振荡
器 ; 单 稳 态 触 发 器 受 到 外 触 发 时 进 入 暂稳态 态
6、同步 RS 触发器中 R、S 为 高 电平有效,基本 R、S 触发器中 R、S
为低
电平有效
7、在进行 A/D 转换时,常按下面四个步骤进行, 采样 保持 量化 编
码、
、
、。Βιβλιοθήκη 二、选择题(每题 1 分,共 10 分)
1、有八个触发器的二进制计数器,它们最多有(
)种计数状态。
A、8; B、16; C、256; D、64
2、下列触发器中上升沿触发的是( )。
A、主从 RS 触发器;B、JK 触发器;C、T 触发器;D、D 触发器
3、下式中与非门表达式为( d ),或门表达式为(a )。
数字电子技术期末考试试题及答案(试卷一)
目录
数字电子技术期末考试试题及答案(试卷一) ........................................................................... 1 一、填空题(每空 1 分,共 20 分).............................................................................................2 二、选择题(每题 1 分,共 10 分).............................................................................................2 三、判断(每题 1 分,共 10 分):...............................................................................................3 四、数制转化(每题 2 分,共 10 分):.......................................................................................3 五、逻辑函数化简(每题 5 分,共 10 分):...............................................................................3 六、分析电路:(每题 10 分,共 20 分).....................................................................................4 七、设计电路(共 10 分).............................................................................................................4 试题答案(一)...............................................................................................................................5
2011年山东大学威海分校电子设计大赛试题

[A]温度测量仪表指导教师:杜清府一、基本要求1、测量范围:0~300℃,温度分辨率0.2℃以上。
[12bit ADC isrequired]2、能调整零点和满量程:在零点附近,如实际温度10℃,仪表显示温度12℃,可以通过调节零点参数,使仪表显示温度正确温度;同样,在满量程附近,如实际温度290℃,仪表显示温度288℃,通过调整满量程参数,使仪表显示正确温度。
3、测量速度达到1个读数/秒二、扩展要求1、能与计算机进行通讯,将仪表温度在计算机上显示出来。
[RS232/USB History Curve]2、仪表低功耗,普通3节1号电池(串联成4.5V)供电3个月以上。
[5Ah/3*30*24=2mA for average work current include active modeand sleep mode]3、引线电阻10Ω不影响测量结果。
三、所用主要元件(参考)1、单片机、LCD显示【LED is OK】2、铂电阻PT1003、双积分型AD转换器[Msp430f2003from Texas Instruments is a perfect selection for this project]16bit Sigma-DeltaUltralow-Power ConsumptionActive Mode220uA@1MHz2.2VStandby Mode0.5uAOff Mode0.1uA16Bit RISC Architecture with SPI and I2C10GPIOPackage:14PDIP&14TSSOP[B]电子台历的制作指导教师:郑亚民一、基本要求1、可实现公历、农历、节气、节日、天气、温度、湿度等信息2、具有闹钟和定时关机功能3、内置电源,接驳220V交流[Design a linear power supply with78xx Series regulator]二、扩展要求1、有时间提醒功能,提醒重要的日期或者时间2、有通讯录功能,可以添加、查阅联系人信息,包括、地址、电话、电子邮箱等[How to input these contacts]3、设计并制作适合电子台历外壳三、所用主要元件(参考)1、单片机2、LCM3、PS/2键盘or数字键盘0-9T9*在本题目中可能涉及220V交流电,请务必注意涉及安全[C]一、基本要求1、实现ARM 处理器读写Micro SD 卡的功能2、文件格式为FAT 或FAT32或NTFS 3、支持USB2.04、ARM 处理器可以通过USB 接口与计算机通信,交换数据信息二、具备的知识1、USB2.02、ARM 芯片相关3、FAT 文件系统三、所用主要元件(参考)1、LM3S8962[ARM Processor with Cortex M3core from TI]基于ARM 处理器的SD 卡读卡器指导教师:王小利[D]单管半导体收音机的设计与制作指导教师:王怡俊一、设计任务:设计并制作一个单管半导体收音机用来收听当地和附近城市的中波调幅无线电广播.二、基本要求:1、频率范围:535KHZ~1605KHZ2、灵敏度小于6mV/m(此项不测试,以能收听到附近城市的电台的个数和声音质量为考核项目)3、用两节5号电池供电4、用小型耳塞机收听三、主要材料:单联(或双联)可变电容器,型号:CBM-223,12-260pf可调2元天线磁棒1元晶体管90182个2元二极管2AP92个1元小型耳塞机及插1个2元塑料盒式1个5元其它(如扼流圈,天线线圈等)5元合计18元[E]5一、设计任务:设计并制作一个双路直流稳压电源.二、基本要求:1、能同时输出二路直流电压,输出电压范围:±2V~±30V ,连续可调,最大输出电流可达0.5A.2、纹波电压<15mV3、电压调整率<20mV4、有输出电压显示5、有简单的过流保护功能三、主要材料:30W,220V/双30V 变压器,LM317,LM337等约需90元*在本题目中涉及220V 交流电,请务必注意涉及安全直流稳压电源的设计与制作指导教师:王怡俊[F]6一、设计任务:用湿度传感器,设计一个湿度检测电路二、基本要求:1、湿度测量范围:5%RH ∽95%RH ,2、测量精度:±2%RH3、数字显示湿度测量值4、具有超限报警功能5、9V 电池供电三、主要材料:电容式湿度传感器HS1101约10.00元LM331约5.00元CMOS 555定时器1片、运放CF7413片、ADC 1片、若干电阻、电容、数码管等四、参考资料:数字电子技术、模拟电子技术、HS1101型湿度传感器的原理及使用方法湿度测量电路指导教师:李素梅湿度传感器电容/频率变换频率/电压变换A/D 转换数字显示[G]7流水线产品统计电路的设计指导教师:李素梅一、设计任务:设计并制作一个流水线上的产品数量统计电路。
山东大学电子设计自动化试卷3

2. 综合是 EDA 设计流程的关键步骤,综合就是把抽象设计层次中的一种表示转化成另一种表示的过程;在 下面对综合的描述中,_________是正确的。 A. 综合就是将电路的高级语言转化成低级的,可与 FPGA / CPLD 的基本结构相映射的网表文件; B. 综合是纯软件的转换过程,与器件硬件结构无关; C. 为实现系统的速度、面积、性能的要求,需要对综合加以约束,称为强制综合。 D. 综合可理解为,将软件描述与给定的硬件结构用电路网表文件表示的映射过程,并且这种映射关系 是唯一的;
2.修改问题 1 的错误后,如果编译时出现“Can’t open VHDL “WORK” ”这样的错误提示。 这又是什么原因,如何修改?
错误 2
第2页 共5页
五、VHDL 程序设计: (16 分)
设计一数据选择器 MUX,其系统模块图和功能表如下图所示。试采用下面三种方式中的两种来描述该数 据选择器 MUX 的结构体。
when 0 => if din = d(7) then q <= 1; else q <= 0; end if; --18 when 1 => if din = d(6) then q <= 2; else q <= 0; end if; --19 when 2 => if din = d(5) then q <= 3; else q <= 0; end if; --20 when 3 => if din = d(4) then q <= 4; else q <= 0; end if; --21 when 4 => if din = d(3) then q <= 5; else q <= 0; end if; --22 when 5 => if din = d(2) then q <= 6; else q <= 0; end if; --23 when 6 => if din = d(1) then q <= 7; else q <= 0; end if; --24 when 7 => if din = d(0) then q <= 8; else q <= 0; end if; --25 when others => q <= 0; end case; end if; end process; process (q) begin if q = 8 then else end if; end process; end bhv; ab <= "1010"; ab <= "1011"; --26 --27 --28 --29 --30 --31 --32 --33 --34 --35 --36