数字电子技术试卷及答案

合集下载

数字电路试题五套(含答案)

数字电路试题五套(含答案)
四、如下图所示维持阻塞D触发器,设初态为0。根据CP脉冲及A输入波形画出Q波形。(8分)
五、用74LS161构成六进制计数器,用两种方法实现,并画出状态图。74LS161的功能表
如下所示。(16分)
六、试分析下图的逻辑电路,写出电路的驱动方程、状态方程、列出状态转换真值表、画出状态转换图,说明电路的逻辑功能。(20分)
2、1) 2)
《数字电子技术》试卷三
一、填空题(共19分,每空1分)
1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD
4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其 和 端应接电平。
2.判断函数 是否会出现竞争冒险现象。(10分)
3.用数据选择器实现函数Z=F(A,B,C)=Σm(0,2,4,5,6,7)(10分)
X2
X1
X0
D0D1D2D3D4D5D6D7
4.下列电路为几进制计数器?画出状态转换图。(12分)
5.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换表、状态转换图、说明其逻辑功能。(18分)
3.
X2
X1
X0
D0D1D2D3D4D5D6D7
4.10进制计数器。从0110 1111
5.驱动方程:J1=K1=1
J2=K2=
J3=K3=
输出方程:C=
状态方程:
从000 111
同步8进制加法计数器,当计数到111状态时C输出1
《数字电子技术》试卷五
一、填空题(20分)
1.数字信号只有和两种取值。

期末考试数字电子技术试题及答案

期末考试数字电子技术试题及答案

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数字电子技术考试题及答案

数字电子技术考试题及答案

数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。

大学数字电子技术试题答案

大学数字电子技术试题答案

大学数字电子技术试题答案一、选择题1. 数字电路中,逻辑变量“1”通常代表什么含义?A. 低电平B. 高电平C. 地线D. 电源线答案:B. 高电平2. 在二进制数系统中,最小的非零数是几?A. 0B. 1C. 2D. 4答案:B. 13. 触发器的主要用途是什么?A. 计数B. 存储C. 放大D. 滤波答案:B. 存储4. 以下哪种逻辑门可以实现两个输入的异或功能?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:D. 异或门(XOR)5. 在数字电路中,一个4位二进制计数器的最大计数值是多少?A. 8B. 16C. 32D. 64答案:C. 32二、填空题1. 在数字电子技术中,__________是一种能够存储一位二进制信息的基本单元电路。

答案:触发器2. 二进制数1011转换为十进制数是__________。

答案:113. 逻辑门电路中的“与非”门是将输入的逻辑与结果再取__________。

答案:非4. 在数字电路设计中,__________是一种常用的简化和优化逻辑表达式的方法。

答案:卡诺图5. 一个3线到8线译码器的输出是__________。

答案:8三、简答题1. 请简述数字电路与模拟电路的区别。

答:数字电路处理的是离散的信号,通常只有高电平或低电平两种状态,而模拟电路处理的是连续变化的信号。

数字电路具有更强的抗干扰能力,易于实现大规模集成,而模拟电路则在处理连续信号如声音和光线等方面更为有效。

2. 什么是组合逻辑和时序逻辑?请举例说明。

答:组合逻辑是指其输出仅取决于当前输入状态的逻辑电路,不包含存储元件,如加法器和编码器。

时序逻辑则包含存储元件(如触发器),其输出不仅取决于当前的输入状态,还与历史状态有关,如计数器和寄存器。

3. 什么是同步计数器和异步计数器?答:同步计数器是指所有的触发器都在同一个时钟脉冲下进行状态转换的计数器,而异步计数器中,触发器的状态转换不是同时发生的,它们之间存在一定的时序差异。

《数字电子技术》考试试卷及参考答案

《数字电子技术》考试试卷及参考答案

《数字电⼦技术》考试试卷及参考答案课程名称:《数字电⼦技术》(本卷满分100分,考试时间120分钟)⼀、填空题(本⼤题共11题,每空2分,共32分)1. (90.7)10=()8421BCD =()余3码。

2. 满⾜输⼊全为1,输出才为0的逻辑关系有。

3.1位数值⽐较器,⽐较结果为A>B 时,输出F= 。

4. 74148是8线-3线优先编码器,编码输⼊7I 的优先级别最⾼,0I 优先级别最低。

当使能端有效,6I =5I =0,其余编码输⼊端为1时,编码输出2F 1F 0F =。

5. TTL 与⾮门多余输⼊端的处理⽅法是。

6. TTL 与⾮门的灌电流负载发⽣在输出电平情况下,负载电流越⼤,则输出电平越⾼。

7. TTL 三态门的三种可能的输出状态分别是、和。

8. 时序电路⼀般由和两部分组成。

9. 要存储16位⼆进制信息需要个触发器。

10. 有⼀个移位寄存器,⾼位在左边,低位在右边,欲将存放在该移位寄存器中的⼆进制数乘上⼗进制数8,则需将该移位寄存器中的数左移位,需要个移位脉冲。

11. TTL 电路如图所⽰,输出端表达式为P 2= 。

⼆、选择题(本⼤题共5题,每⼩题2分,共10分)1. 触发器的1状态指的是Q 和Q 分别为()。

A.0,0B.1,1C.0,1D.1,0 2. 下列触发器中对输⼊信号有约束条件的是()。

A.基本RS 触发器 B.主从JK 触发器 C.边沿D 触发器 D.T 触发器3. 以下关于时序逻辑电路的描述不正确的是()。

A. 电路在任意时刻的输出与该时刻的输⼊信号有关 B. 输出与电路的原状态有关C. 仅仅由逻辑门电路组成的电路不是时序逻辑电路D. 含有从输出到输⼊的反馈回路4. 同步计数器和异步计数器⽐较,同步计数器的显著优点是()。

A.⼯作速度⾼B.触发器利⽤率⾼C.电路简单 D 不受CP 时钟控制. 5. 在下列电路中,不属于时序逻辑电路的是()。

A.计数器 B.寄存器 C.全加器D.分频器三、计算题(本⼤题共2题,共13分)1. (8分)⽤卡诺图化简函数F(A,B,C,D)=∑m (5,6,8,10)+∑d (0,1,2,4,13,14,15),写出其最简与-或表达式和或-与表达式。

数字电子技术试卷和答案

数字电子技术试卷和答案

数字电⼦技术试卷和答案数字电⼦技术试卷(1)⼀.填空(16)1.⼗进制数123的⼆进制数是 1111011 ;⼗六进制数是 7B 。

2.100001100001是8421BCD 码,其⼗进制为 861 。

3.逻辑代数的三种基本运算是与,或和⾮。

4.三态门的⼯作状态是 0 , 1 ,⾼阻。

5.描述触发器逻辑功能的⽅法有真值表,逻辑图,逻辑表达式,卡诺图,波形图。

6.施密特触发器的主要应⽤是波形的整形。

7.设4位D/A 转换器的满度输出电压位30伏,则输⼊数字量为1010时的输出模拟电压为。

8.实现A/D 转换的主要⽅法有,,。

⼆.判断题(10)1.BCD 码即8421码(错)2.⼋位⼆进制数可以表⽰256种不同状态。

(对)3.TTL 与⾮门与CMOS 与⾮门的逻辑功能不⼀样。

()4.多个三态门的输出端相连于⼀总线上,使⽤时须只让⼀个三态门传送信号,其他门处于⾼阻状态。

(对)5.计数器可作分频器。

(对)三.化简逻辑函数(14)1.⽤公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。

解;D B A Y +=-2.⽤卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。

四.电路如图1所⽰,要求写出输出函数表达式,并说出其逻辑功能。

(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。

五.触发器电路如图2(a ),(b )所⽰,⑴写出触发器的次态⽅程;⑵对应给定波形画出Q 端波形(设初态Q =0)(15)解;(1)AQ Q Q n +=-+1,(2)、A Q n =+1 六.试⽤触发器和门电路设计⼀个同步的五进制计数器。

(15)七.⽤集成电路定时器555所构成的⾃激多谐振荡器电路如图3所⽰,试画出V O ,V C 的⼯作波形,并求出振荡频率。

(15)数字电⼦技术试卷(2)三.填空(16)1.⼗进制数35.85的⼆进制数是;⼗六进制数是。

数字电子技术试卷及答案打印版.doc

数字电子技术试卷及答案打印版.doc

)oAE F!O 0 1 10 1 1 00 1 1 00 11011 101 1 1 1 1 11 1 111 1 1 1 1 10 1 1 io|_ 1 1(10 分)A. P=AB+CF=A B+CC・F= AB +C(A) ABCD (B)AB(C+D) (C) A +B+C+ D (D)A+B+C+D3、 Y=*= + C+Z) + C 的反函数为 ((A) m^B 顼万. C (B) P=4l^g)CD-C (C) Y = (A + B^CDC (D) Y = (A + B)CDC4、 卡诺图③、④表示的逻辑函数最简式分别为 ( )和( (1) L(A,B,C) = B + ABC + AC +AB(2)UA, B, C, D) = Z 贞(0,1,4,6,9,13) + 二 d(2,3,5,7,l 1,15)三、分析设计题。

(共70分) 1、分析图1 所示时序 逻辑电路 的逻辑功 能,并写出 输出和输 入的逻辑 表达式。

A. F=B +DB. F=B+DC. F=BD+西D. F=BD+ ~BD 5、逻辑电路如图⑤,函数式为(D. F=A+B C6、 2048X 8位RAM 芯片,其数据线的个数是:()O(A)ll (B)8 (C)14(D)2U7、 下列逻辑函数表达式中与F=AB+JB 功能相 同的是( )oA. A ㊉8B.万㊉8C. A®BD.8、下列逻辑电路中是时序逻辑电路的 是()。

A.变量译码器 B.加法器3、试用74HC138 (其逻辑框图如下图2所示) 和适当的逻辑门实现函数 L(A, B,C) = 了万亍 +ABC + ABC + ABC (15 分)一、选择题。

(每空2分,共20分) 1、 十进制数25用8421 BCD 码表示为( A.10 101 B.0010 0101 C.100101 D.101012、 下列各式中的四变量A 、B 、C 、D 的最小项 是:(C.数码寄存器D.数据选择器)o)o9. ROM 属于(A.组合逻辑电路 二、化简下列逻辑表达式。

数字电子技术试题及答案(题库)

数字电子技术试题及答案(题库)

《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________1。

有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( ).2.三态门电路的输出有高电平、低电平和( )3种状态。

3.TTL 与非门多余的输入端应接( )。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。

8.74LS138是3线-8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有( )根地址线,有( )根数据读出线。

10。

两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。

11。

);Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器.13.驱动共阳极七段数码管的译码器的输出电平为( )有效。

二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1。

函数F (A,B ,C )=AB+BC+AC 的最小项表达式为( ) 。

A .F(A ,B,C )=∑m(0,2,4) B. (A ,B ,C)=∑m (3,5,6,7)C .F (A,B ,C)=∑m (0,2,3,4) D. F (A ,B,C )=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( ).A .111B 。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

个1 6选一的数据选择器,其地址输入(选择控制输入)端的个 数A. 1B. 2 引起组合逻辑电路中竟争与冒险的原因是B. 触发器利用率高 D.不受时钟CP 控制10 . N 个触发器可以构成能寄存多少位二进制数码的寄存器? ( B )A. N- 1B. NC. N+1D. 2N11 .若用JK 触发器来实现特性方程Q n 1 =AQ n . AB ,则JK 端的方程应为( B )A. J = AB , K= A B C. J = A B , K=ABB. J =AB , K= AB D. J= AB , K=AB14 .随机存取存储器RAM 中的内容,当电源断掉后又接通,则存储器中 的内容将如何变换?( C )A.全部改变B.全部为1C.不确定D.保持不变1 5 .用555定时器构成单稳态触发器,其输出的脉宽为(B )1 3 .要构成容量为4K X 8的RAM 需要多少片容量为、单项选择题(每小题 1分,共15分)在下列每小题的四个备选答案中选出一个正确的答案,并将其字母标号填入题干的括号内。

1. 一位十六进制数可以用多少位二进制数来表示?( A 1 B . 2 .162. 以下电路中常用于总线应用的是( A. TSL 门 B. OC 门 A ) C. 漏极开路门 D. CMOS 与非门以下表达式中符合逻辑运算法则的是(D ) C. 0<12A. C • C=C 2B. 1 + 1=10 T 触发器的功能是( D )A.翻转、置“ 0”B.C.置 “1”、置“ 0”D. A+1 = 15. 存储8位二进制信息要多A. 2B. 3D.保持、置“ 1 ”翻转、保持少个触发器(D )C. 4D. 8多谐振荡器可产生的波形A.正弦波B.矩形脉冲是(B )C.三角波D.锯齿波 12. —个无符号10位数字输入的DAC ,其输出电平的级数是( A. 4 B. 1 0 C. 1 024 D. 1 00256X 4 的 RAMA. 2B. 4C. 8D. 32C. 4D. 1 69. A.逻辑关系错;B.干扰信号;同步计数器和异步计数器比较C.电路延时;D.电源不稳定。

同步计数器的最显著优点是(A )A.工作速度高 C.电路简单A.0.7RC;B.1.1RC ;C.1.4RC ;D.1.8RC ;二、多项选择题(每小题1分,共5分)在下列每小题的四个备选答案中有二至四个正确答案,请将正确答案全部选出并将其字母标号填入题干的括号内;少选错选都不得分。

16•以下代码中,为无权码的是( C ) ( D )( )( )A. 8421BCD码 B . 5421BCD码 C .余三码D .格雷码17•当三态门输出高阻状态时,以下说法正确的是( A ) ( B )( )( )A.用电压表测量指针不动B. 相当于悬空C. 电压不高不低D. 测量电阻指针不动18.已知F=A B+BD+CDE+A D,下列结果正确的是哪几个?( A ) ( C )( )( )A. F= AB DB. F= (A B)DC. F= (A D)(B D)D. F= (A D)(B D)19•欲使JK触发器按Q n+1=Q n工作,可使JK触发器的输入端为以下哪几种情况? ( A ) ( B ) ( D )( )A. J = K=0B. J =Q, K= QC. J =Q, K=QD.J=Q, K=020 .关于PROM和PAL的结构,以下叙述正确的是( A ) ( D )( )( )A. PROM的与阵列固定,不可编程B. PROM与阵列、或阵列均不可编程C. PAL与阵列、或阵列均可编程D. PAL的与阵列可编程三、判断改错题(每小题2分,共10分)先判断对错,并将结果填入题后的括号内,正确的打“V”,错误的打“X” ;再对错误部分进行改正。

21. 数字电路中用“ 1”和“ 0”分别表示两种状态,二者无大小之分。

(V )22. TTL与非门的多余输入端可以接固定高电平。

(V )23. 异或函数与同或函数在逻辑上互为反函数。

(V )n+ 1 n24. D触发器的特征方程Q =D,而与Q无关,所以,D触发器不是时序电路。

(X )25. 移位寄存器74LS194可串行输入并行输出,但不能串行输入串行输出。

( X )四、填空题(每小题2分,共16 分)26. 二进制数(1011.1001) 2转换为八进制数为13.41 _____ ,转换为十六进制数为B9 _______ 。

27. 数字电路按照是否具有记忆功能通常可分为两类:组合逻辑电路________ 、—时序逻辑电路。

28. ___________________________________________________ 已知逻辑函数F= A ® B,它的与非-与非表达式为 __________________________________________ ABAB _____ ,或与非表达式为 _______ (A B)(A B) _______________ 。

29. 5个变量可构成32 个最小项,变量的每一种取值可使 1 个最小项的值为1。

30. 在题30图所示可编程阵列逻辑(PAL )电路中,丫1=|1|2|3 • |2|3|4 • |1|3|4 •丨仁站,丫3= I1 广I 2 。

题30图31. 555定时器构成的施密特触发器,若电源电压V cc= 12V,电压控制端经0.01尸电容接地,则上触发电平U T+ = 8 V,下触发电平U T -= 4 V。

32. 若ROM具有10条地址线和8条数据线,则存储容量为1K X 8 比特,可以存储1024 个字节。

33. 对于JK触发器,若J = K,则可完成T 触发器的逻辑功能;若J = K,则可完成 D 触发器的逻辑功能。

五、化简题(每小题5分,共10分)34.用代数法将下面的函数化为最简与或式: F=C- [ ABD BC ABD +(B+C)D]解:F=C- [ ABD BC ABD +(B+C)D]=C ・(BD BC BD CD) 二C *(B D BC BD CD) =C 4(BD BC CD) =C <BD CD B C) =C <B C D) =BC CD35. 用卡诺图法将下列函数化简为最简与或式:F(A 、B C D)=E m( 0,2,4,5,7,13) +E d(8,9,10,11,14,15)解:F 二 BD BD ABC六、分析题(每小题 8分,共24分)36. 试分析题36图所示逻辑电路,写出逻辑表达式和真值表,表达式化简后再画出新的逻辑图。

解:题36图1 0 0 1 1 1 11X X XXXXCDBY 二 ABABC BC C 二 AB[ABC(B C)] =ABCASC真值表:A B C Y00010011010101111001101111011110逻辑图:37. 74161组成的电路如题37图所示,分析电路,并回答以下问题(1)画出电路的状态转换图(QQQQ);(2)说出电路的功能。

(74161的功能见表)74161LDD0D1D2D3EPET-RDCP C 0 123CQ © QQ列"1功能表解:(1)状态转换表:状态转换图:(2)功能:11进制计数器。

从0000开始计数,当QQ2QQ为1011时,通过与非门异步清零,完成一个计数周期。

38. 分析如题38图所示由边沿JK触发器组成的时序逻辑电路,写出电路的驱动方程、状态方程,画出状态转换图。

题38图解:驱动方程:J i=K i=1J2=K Z=Q I状态方程:Q i n 1= J i Q i n- K i Q i n =QrQ2n 1= J2Q2—KlQ2n g n Q2n Q i n Q2n=Q i% Q2n状态转换图七、设计题(每小题iO分,共20分)39. 试设计一个检测电路。

该电路的输入是一位842iBCD码。

当输入的842iBCD码所对应的十进制数符能被5整除时,输出为i,否则输出为0。

用与非门实现之。

解:由题意列出真值表:ABCDY0 0 0 0 1 0 0 0 1 0 0 0 1 0 0 0 0 1 1 0 0 1 0 0 0 0 1 0 1 1 0 1 1 0 0 0 1 1 1 0 10 0 0 0 10 01卡诺图:1 0 0 0 01XXX X 0XX逻辑表达式为: Y 二ABCD BCD 二ABCD ・BCDAB CDYCABD逻辑图:40. 试用D 功能触发器,完成题40图所示的状态转换的同步时序逻辑电路(不画逻辑图)。

要求:(1)列出次态卡诺图;(2)写出状态方程;(3)写出驱动方程。

OOO —OOl-^OlO 一* 011->100->101题40图解:(1)卡诺图:10 011XXQ 2n 1=D2 二Q 2nA Q 2nQ i nQ o nQ i n 1=D1 g n Q i nQ o nQ i nQ o nQ o n― DO g n【本文档内容可以自由复制内容或自由编辑修改内容期待 你的好评和关注,我们将会做得更好】0 0 11XX0 1 01XX(2)状态方程与驱动方程:。

相关文档
最新文档