13级期末数电复习资料

合集下载

数字电路-期末考试复习题及答案

数字电路-期末考试复习题及答案

数字电路-期末考试复习题及答案题目1题目描述请简要解释什么是布尔代数。

答案布尔代数是一种数学结构和符号系统,用来分析和操作逻辑表达式和逻辑函数。

题目2题目描述请说明什么是逻辑门。

答案逻辑门是用来实现布尔代数运算的电子元件,根据输入信号的不同组合产生不同的输出信号。

题目3题目描述请列举并解释四种常见的逻辑门。

答案1. 与门 (AND Gate):输出为真仅当所有输入都为真。

2. 或门 (OR Gate):输出为真当至少有一个输入为真。

3. 非门 (NOT Gate):输出为真当输入为假,反之亦然。

4. 异或门 (XOR Gate):输出为真当输入中只有一个为真。

题目4题目描述请简述卡诺图的作用。

答案卡诺图是一种通过绘制格子状图表来简化逻辑函数的工具。

它可以帮助找到最简约的逻辑表达式,并减少数字电路的复杂性。

题目5题目描述请解释什么是时序逻辑和组合逻辑。

答案时序逻辑是一种根据输入信号的不同时间顺序产生不同输出的逻辑电路。

组合逻辑是仅根据输入信号的当前状态产生输出的逻辑电路。

题目6题目描述请说明同步电路和异步电路的区别。

答案同步电路中的各个部件在时钟信号的控制下按照一定的顺序工作。

异步电路中的各个部件则不受时钟信号的控制,可以独立工作。

题目7题目描述请列举至少三个常见的数字电路应用。

答案1. 计算机内存2. 数字时钟3. 数据传输和存储系统以上是数字电路期末考试复习题的部分内容,希望能帮助你进行复习。

数字电路复习资料

数字电路复习资料

数字电路复习资料数字电路复习资料数字电路作为计算机科学与工程领域中的重要基础知识,对于理解计算机硬件原理以及设计和实现数字系统至关重要。

本文将为大家提供一份数字电路复习资料,帮助大家巩固和加深对数字电路的理解。

一、数字电路基础知识1. 逻辑门逻辑门是数字电路中最基本的组件,用于实现逻辑运算。

常见的逻辑门包括与门、或门、非门、异或门等。

它们通过输入的电平状态,经过逻辑运算后产生输出。

掌握逻辑门的真值表和逻辑运算规则是理解数字电路的基础。

2. 布尔代数布尔代数是一种用于描述和分析逻辑运算的数学工具。

通过布尔代数,我们可以利用逻辑运算符号和规则对数字电路进行分析和设计。

熟练掌握布尔代数的基本运算规则和定理,对于理解数字电路的功能和性能至关重要。

3. 组合逻辑电路组合逻辑电路是由逻辑门组成的数字电路,其输出仅取决于当前输入的状态,与过去的输入状态无关。

掌握组合逻辑电路的设计原理和常见的组合逻辑电路,如译码器、多路选择器、加法器等,对于理解数字系统的功能和实现至关重要。

4. 时序逻辑电路时序逻辑电路是由组合逻辑电路和触发器组成的数字电路,其输出不仅取决于当前输入的状态,还取决于过去的输入状态。

掌握时序逻辑电路的设计原理和时钟信号的作用,对于理解数字系统的时序性和同步性至关重要。

二、数字电路设计与实现1. 数字电路设计方法数字电路的设计是指根据给定的功能要求,通过逻辑门和触发器的组合,设计出满足要求的数字电路。

常见的数字电路设计方法包括真值表法、卡诺图法和状态转换图法。

掌握这些设计方法,可以帮助我们高效地设计和实现数字电路。

2. 逻辑门的扩展与简化逻辑门的扩展与简化是数字电路设计中常用的技巧。

通过逻辑门的扩展与简化,我们可以减少逻辑门的数量和延迟,提高数字电路的性能。

掌握逻辑门的扩展与简化方法,对于设计和优化数字电路至关重要。

3. 数字系统的设计与实现数字系统是由多个数字电路组成的复杂系统。

数字系统的设计与实现需要考虑系统的功能需求、性能指标和资源约束。

数字电子技术复习资料

数字电子技术复习资料

数字电子技术复习资料数字电子技术复习资料数字电子技术是现代电子技术中的重要分支,它以数字信号的处理和传输为核心,广泛应用于计算机、通信、控制等领域。

本文将为大家提供一份数字电子技术的复习资料,希望能够帮助大家系统地回顾和巩固相关知识。

一、数字电路基础知识数字电路是数字电子技术的基础,了解数字电路的基本概念和特点对于深入理解数字电子技术至关重要。

1. 逻辑门:逻辑门是数字电路的基本构建单元,常见的逻辑门包括与门、或门、非门等。

它们通过逻辑运算实现不同的功能,如与门实现与运算,或门实现或运算。

2. 布尔代数:布尔代数是描述逻辑运算的数学工具,它通过与、或、非等逻辑运算符号表示逻辑关系。

深入理解布尔代数的基本原理和运算规则,对于设计和分析数字电路至关重要。

3. 真值表:真值表是逻辑函数的一种表示形式,它列出了逻辑函数在不同输入组合下的输出值。

通过真值表可以直观地了解逻辑函数的逻辑关系。

二、组合逻辑电路组合逻辑电路是一种由逻辑门构成的数字电路,它的输出仅依赖于当前的输入。

了解组合逻辑电路的基本原理和设计方法,对于理解和设计复杂的数字电路至关重要。

1. 真值表和逻辑函数:通过真值表可以得到逻辑函数的表达式,通过逻辑函数可以设计出对应的组合逻辑电路。

2. 卡诺图:卡诺图是一种用于简化逻辑函数的工具,通过画出逻辑函数的卡诺图,可以直观地找出逻辑函数的最简表达式。

3. 编码器和解码器:编码器和解码器是常用的组合逻辑电路。

编码器将多个输入信号转换为较少的输出信号,解码器则将较少的输入信号转换为多个输出信号。

三、时序逻辑电路时序逻辑电路是一种在组合逻辑电路的基础上加入了时钟信号的数字电路,它的输出不仅依赖于当前的输入,还依赖于过去的输入。

了解时序逻辑电路的基本原理和设计方法,对于理解和设计时序电路至关重要。

1. 触发器:触发器是时序逻辑电路的基本构建单元,它可以存储和传输信息。

常见的触发器包括RS触发器、D触发器、JK触发器等。

数电期末 知识点总结

数电期末 知识点总结

数电期末知识点总结一、数字逻辑电路1.1 逻辑门逻辑门是数字逻辑电路的基本组成部分,包括与门、或门、非门、与非门、或非门、异或门等。

它们的功能分别是进行逻辑与、逻辑或、逻辑非、逻辑与非、逻辑或非、逻辑异或运算。

1.2 组合逻辑电路组合逻辑电路由逻辑门组成,没有存储功能,输出仅由输入决定,不受时钟脉冲控制。

典型的组合逻辑电路包括加法器、减法器、比较器、译码器、编码器、多路选择器、多路数据选择器等。

1.3 时序逻辑电路时序逻辑电路内部包含存储器件(触发器、寄存器等),能够存储信息,并且输出受时钟脉冲控制。

典型的时序逻辑电路包括计数器、触发器、寄存器等。

1.4 存储器件存储器件是一种能够存储信息的电子元件,包括静态随机存取存储器(SRAM)、动态随机存取存储器(DRAM)、只读存储器(ROM)、可擦写存储器(EEPROM、Flash)等。

其中,SRAM具有快速读写速度,但价格昂贵;DRAM价格较为便宜,但需要定期刷新;ROM不可写,一经编程内容不可更改;EEPROM和Flash可擦写,具有较好的灵活性。

1.5 组合逻辑和时序逻辑的设计组合逻辑和时序逻辑的设计包括了逻辑方程、真值表、卡诺图、逻辑代数和状态图等的转化与设计原则、设计方法、设计步骤等。

1.6 计算机组成原理计算机组成原理是指计算机的基本组成和运行原理,包括控制器、运算器、存储器件和输入输出设备四大部分。

其中,控制器负责指挥各部件协调工作,运算器负责进行数据运算,存储器件负责存储数据和指令,输入输出设备负责与外部进行信息交换。

1.7 计算机系统计算机系统是指由硬件和软件组成的计算机结构。

硬件包括中央处理器、内存、输入输出设备、总线等;软件包括系统软件和应用软件。

计算机系统根据不同的应用场景,可以分为单机系统、网络系统和分布式系统等。

1.8 计算机网络计算机网络是指将多台计算机通过通信设备和通信线路连接在一起,实现信息交换和资源共享的系统。

计算机网络的组成包括硬件设备、传输媒体、通信协议三部分。

13级数字电路复习大纲+(1)

13级数字电路复习大纲+(1)

2013级电子类《数电》复习大纲一、数字电路基础知识(30分)掌握:1、不同数制间的相互转换;2、常用编码及(8421码、5421码、余3码);3、教材2、3、4、5、6、7、8、9、10、12章的基本知识、基本概念。

题型:填空题20分;单选题10分,共30分。

二、逻辑代数基础(12分)掌握:1、逻辑代数的基本公式和运算规则;2、逻辑函数及其表示方法;3、最小项、最大项的定义及性质;4、任意项、约束项、无关项的概念。

重点掌握:1、逻辑函数的公式化简法;2、逻辑函数的卡诺图化简法(含无关项的卡诺图化简)。

题型:函数化简(6分),卡诺图化简(6分),共12分。

三、组合逻辑电路(18分)了解:1、常用集成组合逻辑器件(加法器、编码器、数据分配器等)的逻辑功能及其应用。

掌握:1、中、小规模组合逻辑电路分析(写函数,列真值表,说明逻辑功能);2、中规模组合逻辑电路设计(用指定器件,按规定方法(比较法、扩展法和降维图法);3、中规模实验电路的分析、设计。

重点掌握:1、74LS147、74LS283中规模逻辑器件的逻辑功能及应用;2、中规模译码器、数据选择器的设计。

用指定器件,按规定方法(数据选择器重点掌握降维图法)设计逻辑电路;3、中规模实验电路的分析。

重点掌握水箱水位监测显示电路、加减运算电路。

题型:中规模组合逻辑电路设计题10 分,中规模实验电路的分析题8分,共18分。

四、集成触发器(10分)掌握:1、触发器(R-S、D、J-K、T、T’)的逻辑功能、特性方程及逻辑符号;2、异步端的功能和置位条件;3、触发器逻辑功能的相互转换。

重点掌握:边沿触发器(维持阻塞D;J-K触发器)的逻辑功能、特性方程及输出时序波形。

重点掌握触发器有异步输入端,含有组合逻辑电路。

题型:画触发器输出端波形,写出触发器的特性方程。

边沿D触发器(5分)、边沿JK触发器(5分),共10分。

五、时序逻辑电路(24分)掌握:1、小规模时序逻辑电路分析(同步和异步);2、中规模时序逻辑电路分析和设计;3、中规模时序逻辑电路设计[用指定器件,按规定方法(反馈清零、反馈置数)实现设计]。

数字电子技术基础总复习要点

数字电子技术基础总复习要点

数字电子技术基础总复习要点数字电子技术基础总复习要点一、填空题第一章1、变化规律在时间上和数量上都是离散是信号称为数字信号。

2、变化规律在时间或数值上是连续的信号称为模拟信号。

3、不同数制间的转换。

4、反码、补码的运算。

5、8421码中每一位的权是固定不变的,它属于恒权代码。

6、格雷码的最大优点就在于它相邻两个代码之间只有一位发生变化。

第二章1、逻辑代数的基本运算有与、或、非三种。

2、只有决定事物结果的全部条件同时具备时,结果才发生。

这种因果关系称为逻辑与,或称逻辑相乘。

3、在决定事物结果的诸条件中只要有任何一个满足,结果就会发生。

这种因果关系称为逻辑或,也称逻辑相加。

4、只要条件具备了,结果便不会发生;而条件不具备时,结果一定发生。

这种因果关系称为逻辑非,也称逻辑求反。

5、逻辑代数的基本运算有重叠律、互补律、结合律、分配律、反演律、还原律等。

举例说明。

6、对偶表达式的书写。

7、逻辑该函数的表示方法有:真值表、逻辑函数式、逻辑图、波形图、卡诺图、硬件描述语言等。

8、在n变量逻辑函数中,若m为包含n个因子的乘积项,而且这n个变量均以原变量或反变量的形式在m中出现一次,则称m为该组变量的最小项。

9、n变量的最小项应有2n个。

10、最小项的重要性质有:①在输入变量的任何取值下必有一个最小项,而且仅有一个最小项的值为1;②全体最小项之和为1;③任意两个最小项的乘积为0;④具有相邻性的两个最小项之和可以合并成一项并消去一对因子。

11、若两个最小项只有一个因子不同,则称这两个最小项具有相邻性。

12、逻辑函数形式之间的变换。

(与或式—与非式—或非式--与或非式等)13、化简逻辑函数常用的方法有:公式化简法、卡诺图化简法、Q-M法等。

14、公式化简法经常使用的方法有:并项法、吸收法、消项法、消因子法、配项法等。

15、卡诺图化简法的步骤有:①将函数化为最小项之和的形式;②画出表示该逻辑函数的卡诺图;③找出可以合并的最小项;④选取化简后的乘积项。

数电考试知识点总结

数电考试知识点总结

数电考试知识点总结一、数字电路的基本概念1.1 信号与信号的分类信号是一种描述信息的表现形式,它可以是数学函数、电流、电压或其他物理量。

信号可以分为模拟信号和数字信号两种。

模拟信号是连续的,它的值可以在一定范围内连续变化;数字信号是离散的,它的值只能取有限的几种状态。

1.2 二进制码二进制码是一种用“0”和“1”来表示信息的编码方式,是数字电路中常用的编码方式。

二进制码可以表示数字、文字、图像等各种信息,是数字系统的基础。

1.3 逻辑门逻辑门是用来进行逻辑运算的元器件,它可以实现与、或、非、异或等逻辑运算。

常见的逻辑门有与门、或门、非门、与非门、或非门、异或门等多种类型。

二、组合逻辑电路2.1 组合逻辑电路的基本结构组合逻辑电路是由逻辑门组成的电路,它的输出只依赖于输入的当前值,而不考虑输入的历史状态。

组合逻辑电路可以用来实现各种逻辑运算和信息处理功能。

2.2 真值表真值表是用来描述逻辑运算结果的一种表格形式,它列出了各种可能的输入组合所对应的输出值。

真值表可以用来验证逻辑电路的正确性,也可以用来设计逻辑电路。

2.3 编码器和解码器编码器是用来将多个输入信号编码成一个二进制输出信号的电路,解码器则是用来将一个二进制输入信号解码成多个输出信号的电路。

编码器和解码器在数字通信和信息处理中有着重要的应用。

2.4 多路选择器和数据选择器多路选择器是一种能够从多个输入中选择一个输出的电路,数据选择器则是一种对输入数据进行选择的电路。

多路选择器和数据选择器在信息处理和信号传输中有着广泛的应用。

2.5 码变换器和位移寄存器码变换器是一种能够将一个编码转换成另一个编码的电路,位移寄存器则是一种能够实现数据位移操作的电路。

码变换器和位移寄存器在数字信号处理和通信中有着重要的作用。

三、时序逻辑电路3.1 时序逻辑电路的基本概念时序逻辑电路是在组合逻辑电路的基础上加入了时钟信号控制的一种电路。

它的输出不仅依赖于输入的当前值,还可能依赖于输入的历史状态。

数字电路期末总复习知识点归纳详细

数字电路期末总复习知识点归纳详细

数字电路期末总复习知识点归纳详细一、简述亲爱的小伙伴们,又是一年一度的期末复习时刻来临了,这次复习的主角是数字电路知识。

让我们一起来看看哪些内容是重点,助力你的复习之旅吧!数字电路虽然听起来高大上,但其实与我们日常生活息息相关。

手机、电视、电脑等电子产品都离不开它。

因此掌握好数字电路知识,不仅对学习有帮助,还能更好地理解生活中的科技应用。

首先你得清楚数字电路的基本概念,比如什么是数字信号、什么是模拟信号。

这可是基础中的基础,得打好基础才能建起高楼大厦。

接下来是数字电路的逻辑门和逻辑代数,这些看似复杂的名词其实背后都有简单的逻辑原理,只要理解了就容易掌握。

别忘了组合逻辑和时序逻辑电路,它们是数字电路的核心部分,考试中的大题往往围绕它们展开。

此外数制与编码也不可忽视,它们在数字电路中有着举足轻重的作用。

1. 回顾本学期数字电路课程的重要性这个学期数字电路课程真是收获满满啊!时间过得飞快,转眼就要期末考试了,大家是不是觉得有必要好好复习一下呢?确实数字电路课程在电子信息技术领域可是非常关键的,这门课程就像打开了一扇神奇的大门,让我们了解了电子设备背后的秘密。

咱们学习的内容都是电子工程师必备的基础知识,对咱们未来无论是从事相关职业还是日常生活都很有帮助。

所以啊同学们,一定要重视这次的复习,为期末考试做好准备!这个段落力求简洁明了,使用口语化的表达方式,易于读者理解和接受。

同时加入了情感化的语气,增强了文章的人情味。

2. 复习目的与意义期末临近是时候开始我们的复习计划了,说到复习数字电路,可不是简单地过一遍课本,而是为了更好地掌握这门课的知识和技能,帮助大家在即将到来的期末考试中取得好成绩。

所以今天就来一起梳理下复习目的和意义,让大家明白为什么要这么认真地对待这次复习。

首先复习数字电路是为了巩固我们学过的知识,毕竟课本上的内容那么多,不可能一下子全记住。

通过复习我们可以再次梳理知识脉络,加深理解确保学过的内容都能牢牢掌握。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一.数字电路复习提纲第一章数字电子技术概述1.数字信号、数字电路是什么?2.一个脉冲的主要参数?3.掌握二极管导通、截止条件, 二极管作开关用时,什么时候相当开关闭合、什么时候相当开关断开。

4.掌握三极管截止、饱和、放大条件 , 三极管作开关用时,什么时候相当开关闭合、什么时候相当开关断开。

5.MOS管导通、截止条件,作开关什么时候相当开关闭合、断开。

6.熟练掌握十进制数、二进制数、十六进制数相互如何转换。

7.十进制数如何用8421BCD码、5421码、余3码表示?8.格雷码,奇偶校验码有什么特点?第二章基本逻辑门电路1. 熟练掌握与门、或门、非门、与或非门、异或门、同或门的逻辑表达式、逻辑符号、逻辑功能。

2.了解正逻辑,负逻辑概念。

第三章集成逻辑门电路1.理解TTL电路主要参数,VH 、VL、VON、VOFF、VNL、VNH、IIL、IIH、NO、tpd、Ron、Roff。

2. 熟练掌握OC门电路结构特点、符号、逻辑功能。

使用时必须外接什么?OC门输出端并联实现线与逻辑功能。

3熟练掌握.三态门电路结构特点、符号、逻辑功能。

4.TTL门电路电源电压5±0.5V,与非门、或非门多余输入端如何处理,悬空相当输入端接1还是0。

5. 了解CMOS门电路特点、符号、逻辑功能,使用时注意事项。

第四章逻辑函数及其化简1.了解逻辑代数八个基本定律,4个常用公式?2.了解逻辑函数5种表示方法?3.能用代数法化简逻辑函数。

4.熟练掌握用卡诺图法化简逻辑函数。

第五章组合逻辑电路1.熟练掌握根据逻辑图写出表达式2.熟练掌握组合逻辑设计(根据功能设定输入输出变量---列出真值表---写出逻辑表达式---逻辑化简---画出逻辑图)3.掌握全加器、译码器、编码器、数据选择器、数据比较器功能、根据集成芯片功能能正确使用。

第六章触发器1.熟练掌握RS、D、JK、T触发器逻辑功能及触发方式、符号2. 掌握时钟触发器的直接置位和直接复位功能第七章时序逻辑电路1.熟练掌握时序逻辑电路分析2.熟练掌握分别用CD4510、CD4520、74LS161构成任意进制计数器3.理解74LS194的功能,并且能扩展应用二.数电复习题(一).选择题1. TTL门电路如图1所示。

(1)Y1=(),Y2=(),Y3 =(),Y 4=( ),Y 5=( )。

BA A +., AB B . B A B AC +. AB B AD +.CD AB E +.2.TTL 与门、与非门多余输入端接( )(多选题) A (电源) , B (标准高电平) C (地) , D (与其它输入端并接)3.TTL 或门、或非门多余输入端接( )(多选题) A (电源) , B (标准低电平) C (地) , D 与其它输入端并接4.在下列TTL 电路中,输出A L =的电路为( )(多选题)5、下列逻辑表达式中,结果为1的是:( ) A:L AB AB =+ B: L AB AB =+ C:L AB AB =+ D: L A B =+ 6.A+BC= 。

A .A +B B.A +C C.(A +B )(A +C ) D.B +C 7、在何种输入情况下,“与非”运算的结果是逻辑0。

A .全部输入是0 B .任一输入是0 C .仅一输入是0D .全部输入是1 8.将二进制数1110111.0110101转换为十六进制数是( ) A 、(71.F1), B 、(73.6E ), C 、(80.F1), D 、(77.6A ) 9. 已知某电路的真值表如下,该电路的逻辑表达式为( ) 。

A .C Y = B. ABC Y = C .C AB Y += D .C C B Y +=(A ) ( B ) (C ) (D ) 图210.C M O S 数字集成电路与T T L 数字集成电路相比突出的优点是( )。

(多选题)A.功耗低B.高速度C.高抗干扰能力D.电源范围宽 11.8选一数据选择器,其地址输入至少应有( )。

A .2B . 3C .4D .812.编码器编码输出位数为4位,则最多可对( )个输入信号编码。

A .4B . 8C .16D .3213.同步RS 触发器R 、S 满足什么条件时,Q n+1 = Q n ( )。

A. R=S=0B. R=S=1C. R=0,S=1D. R=1,S=014、对于JK 触发器,满足什么条件时JK 触发器状态会翻转 ( ) A : J=0;K=0 B: J=0;K=1 C : J=1;K=0 D: J=1;K=1(二).判断题1.逻辑运算中,能把所有可能条件组合及其结果对应列出的表格称为真值表( ) 2.与非门的多余输入端允许接地( )3.逻辑函数表示方法: 卡诺图 、 真值表 、状态图、 逻辑函数表达式 、 逻辑电路图( ) 。

4.数字信号是指在时间和数值均做断续变化的信号。

( )5.逻辑电路中的与门和或门是相对的,即正逻辑与门就是负逻辑或门,正逻辑或门就是负逻辑与门(√ )6.若两函数具有相同的真值表,则两个逻辑函数必定相等( )7.若两函数具有不同形式的逻辑表达式,则两个逻辑函数必定不相等( ) 8.逻辑函数两次求反,则为原逻辑函数( ) 9.逻辑函数B A +=A B ( ) 10.逻辑函数B A C C B A +=++( )11.逻辑函数AA=A 2,A+A=2A ( )12.两输入四与非门集成块74LS00与7400逻辑功能不完全相同( )13.三态门的三种工作状态,高电平,低电平,高阻抗()14.CMOS门电路的闲置输入端不能悬空,对于与门应当接到高电平()15.TTL门电路输入端悬空相当于输入高电平()16.八进制数(18)8比十进制数(18)10小( ) 17.格雷码的特点是任意两个相邻的数中仅有一位代码不同。

()18.组合逻辑电路中具有记忆功能的逻辑部件。

()19.译码是编码的逆过程()20.共阴极数码管应选用有效输出为高电平的显示译码来驱动()21 时序逻辑电路按其触发有否统一时钟控制可分为同步时序逻辑电路和异步时序逻辑电路。

()22、一个触发器可以寄存二位二进制代码。

()23、上升沿触发方式的触发器没有空翻现象()。

24、一般CMOS电路电源电压只允许5V。

()25、同步计数器的计数速度比异步计数器速度快。

()26、八进制数(18)10比十六进制数(18)16小。

()27、对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。

()28、同步触发器采用的是上升沿触发方式。

()一、填空题:1、(59)10= (1 )2= ( )16=( ) 8421BCD =( ) 5421BCDA=2、基本逻辑公式A A=A+1=03、数字电路按照是否有记忆功能通常可分为:和。

4、时序逻辑电路的基本组成单元是:。

组合逻辑电路的基本单元是5、按逻辑功能分,时钟触发器可分为:D触发器、触发器、触发器和触发器。

6、JK触发器的特性方程是:;D触发器特性方程:。

7、触发器按照触发方式可以分为:基本RS触发器、触发器、触发器、主从触发器。

8.数字电路按照是否有记忆功能通常可分为:和。

9、常用的BCD码有、5421BCD 和余3BCD 。

常用的可靠性代码有和奇偶校验码。

10、电路图(a)G1和G2叫门,其L1表达式为。

11、电路图(b )叫 门,若C=1时,则L2实现 逻辑功能, 若C=0时,则L2 。

12、按数制分,计数器分为 和 计数器;按计数的增减趋势,计数器分为 和 计数器;按计数脉冲的输入方式,计数器分为 和 计数器。

(三)、用化简下列函数为最简与或表达式。

1.Y 1=AB+ABD+A C+BC+B D2. Y 2(A,B,C,D )=∑m (2,3,6,7,10,11,)//∑(0,1,4,8,9)(四)组合逻辑电路 1). 电路如图所示:(1)写出L1、L2、L3、L4逻辑表达式; (2)写出L5(化为最简)、L 逻辑表达式; (3)填写下表所示的逻辑真值表;(4)定性分析输入A 、B 、C 为什么状态时, 扬声器发出1KHz 交流声。

解:(1)L1= 。

L2= 。

L3= 。

L4= 。

(2)L5= 。

L= 。

(3)真值表(4)0112).如图所示电路,74LS283为四位全加器,74LS85为四位数值比较器。

拨动逻辑开关K1-K8,试分析在下列五种情况下,S 4、S 3、S 2、S 1的输出及LED1、LED2、LED3、LED4发光情况。

1.k8、k7、k6、k5=0010k4、k3、k2、k1=0001时 , S 4、S 3、S 2、S 1的输出是 ,_____ _发亮。

2.k8、k7、k6、k5=1110k4、k3、k2、k1=1111时, S 4、S 3、S 2、S 1的输出是 , _ _发亮。

3).二进制同步计数器CD4520与四位数值比较器74LS85构成电路如图所示,在如图CR 及8个CP 作用后,试问发光二极管那个亮?4).编码器、译码器、显示器综合实验原理图如下图所示,1.当74LS147的输入91IN IN --101010001信号为时, 试问DCBA 信号是什么? ,数码管显示数字是什么?2.如果CD5411的D 端接错为“0”,则拨输入91IN IN --信号从000000000~111111111,数码管显示数字只能是那些。

74LS147 十线---四线的高位优先编码器 74LS04 六反相器 CD4511 七段显示译码\驱动器 LC5011 共阴极数码管5).设计一组合逻辑电路,它的输入输出之间的逻辑关系由下表给出,要求画出:1).用与非门实现的逻辑电路图;2).用74LS151集成电路实现的逻辑电路图;3).用74LS138集成电路实现的逻辑电路图。

6).用与非门设计一个举重裁判表决电路。

设举重比赛有3个裁判,只有当两个或两个以上裁判判明成功,表明举重成功。

1)设置输入、输出变量,并列出真值表;2)写出逻辑表达式并化简;3)画出逻辑图。

7)、根据下列组合逻辑电路 试:(1).写出F 逻辑表达式,并化简(2).列出真值表(五)时序逻辑电路1).设D 触发器初态Q n=0,在CP 、D 信号作用下,画出触发器Q 的工作波形 。

2).设JK 触发器初态Q n=0,在CP 、J 、K 信号作用下,画出触发器Q 的工作波形 。

3).D触发器组成的逻辑电路如图所示,(1)试画出6个CP作用下的Q0、Q1的波形,(2)说明电路功能。

4).JK触发器组成的逻辑电路如图所示,设各触发器的初态均为“0”,试画出在8个CP脉冲作用下Q1、Q2端输出波形,并说明Q1、Q2分别是几分频?5)、分析如图所示的时序逻辑电路。

1.写出各触发器的的状态方程及输出方程;2.列出状态转换真值表;3.画出状态转换图;4.画出时序图5.说明其功能及电路能否自启动,并说明是什么类型的时序电路。

相关文档
最新文档