数字电路试题及答案
数字电路试题及答案

数字电路试题及答案二、单项选择题(本大题共10小题,每小题2分,共20分)1、十六进制数(8F)16对应的十进制数是( C )A、141 B、142 C、143 D、1442、逻辑函数L(A,B,C)=(A+B)(B+C)(A+C)的最简与或表达式为( D)A、 (A+C)B+ACB、 AB+(B+A)CC、 A(B+C)+BCD、 AB+BC+AC3、与非门输出为低电平时,需满足 ( D )A、只要有一个输入端为低电平B、只要有一个输入端为高电平C、所有输入端都是低电平D、所有输入端都是高电平4、能够实现“线与”功能的门电路是( D )A、与非门B、或非门C、三态输出门D、集电极开路门5、由与非门构成的基本RS触发器,要使Qn+1=Qn,则输入信号应为(A)A、R=S=1B、R=S=0C、R=1,S=0D、R=0,S=16、要使T触发器Qn+1=Qn,则(B)A、T=QnB、T=0C、T=1D、T=n7、对于JK触发器,要使Q n+1=Q n,则 ( B)A、J=K=1B、J=K=0C、J=1,K=0D、J=0,K=18、为实现D触发器转换成T触发器,题图所示的虚线框内应是.( C )A、与非门B、异或门C、同或门D、或非门9、十六个数据输入端的数据选择器必有地址输入端的个数为 ( D)A、1B、2C、3D、410、一个4位二进制计数器的最大模数是( C )A、4B、8C、16D、32三、简答题(本大题共2小题,每小题5分,共10分)1、数字电路从整体上看可分为几大类?答:(1)、按集成度分,有小、中、大、超大、甚大规模;(3分)(2)、按结构工艺分,有TTL、CMOS集成电路。
(2分)2、最简与-或表达式的标准是什么?答:(1)、包含的与项最少; (3分)(2)、每个与项中变量的个数最少。
(2分)四、分析计算题(本大题共6小题,每小题10分,共60分)1、逻辑电路的输入变量A、B和输出函数F的波形如题3—1图所示,试列出真值表,写出逻辑函数F的逻辑表达式,并画逻辑图。
数字电路试题及答案

数字电路试题及答案一、选择题(每题10分,共20分)1. 下列数字电路元件中,属于组合逻辑的是A. 集线器B. 隧道二极管C. 寄存器D. D触发器答案:A2. 十进制数 8 的二进制表示形式为A. 1010B. 1110C. 1000D. 1001答案:C3. 十六进制数 B 的二进制表示形式为A. 1010B. 1101C. 1111D. 1011答案:D4. 以下哪个逻辑门的输出是其他逻辑门输出的非A. 与门B. 或门C. 非门D. 异或门答案:C二、填空题(每题10分,共20分)1. 使用 2 输入 AND 门,将 A 和 B 两个开关输入,如果 A 和 B 均为高电平时,输出为________答案:高电平2. 使用 2 输入 OR 门,将 A 和 B 两个开关输入,如果 A 和 B 中有一个或两个为高电平时,输出为________答案:高电平3. 使用 2 输入 XOR 门,将 A 和 B 两个开关输入,如果 A 和 B 中只有一个为高电平时,输出为________答案:高电平4. 使用 2 输入 NAND 门时,输出为低电平的条件是________答案:A 和 B 均为高电平三、简答题(每题20分,共40分)1. 请简述组合逻辑和时序逻辑的区别。
答案:组合逻辑是指电路的输出仅由当前时刻的输入确定,与之前的输入无关。
组合逻辑电路的输出仅取决于输入信号的组合,对于相同的输入,始终保持相同的输出。
而时序逻辑是指电路的输出除了与当前输入有关外,还与之前的输入和输出有关。
时序逻辑电路的输出不仅取决于输入信号的组合,还受到电路之前状态的影响。
2. 请简述二进制和十六进制之间的转换原理。
答案:二进制是一种基于2的数制,只有两个数位 0 和 1。
而十六进制是一种基于16的数制,包含了 0 到 9 的数字和 A 到 F 的六个字母。
进行二进制到十六进制的转换时,将二进制数按照每四位分组,然后将每个四位二进制数转换为相应的十六进制数,最终得到的十六进制数就是对应的表示。
数字电路基础试题及答案

数字电路基础试题及答案一、单选题1.下列关于数字电路和模拟电路的叙述中,正确的是A、处理数字信号的电路称为模拟电路B、处理模拟信号的电路称为数字电路C、数字电路和模拟电路的分析方法相同D、数字电路中工作的三极管不是工作在饱和区,就是截止区【正确答案】:D2.二进制数11010转换为十进制数为A、32B、21C、26D、33【正确答案】:C4011是A、四2输入或非门B、四2输入与非门C、四2输入与门D、四2输入或门【正确答案】:B4001是A、四2输入或非门B、四2输入与非门C、四2输入与门D、四2输入或门【正确答案】:A5.逻辑功能为“有0出1,有1出0”的门电路是A、与门B、或门C、非门D、与或门【正确答案】:C6.TTL集成门电路的输入端需通过( )与正电源短接。
A、电阻B、电容C、电感D、负电源【正确答案】:A4001和CC4011都是采用的14引脚( )封装双列直插式。
A、塑B、金C、纸D、硅胶【正确答案】:A8.在数字信号中,高电平用逻辑1表示,低电平用逻辑0表示,称为A、正逻辑B、1逻辑C、负逻辑D、0逻辑【正确答案】:A9.十进制数码18用8421BCD码表示为A、10010B、100010C、00011000D、01110111【正确答案】:C10.已知逻辑函数,与其相等的函数为A、B、C、D、【正确答案】:D11.8421BCD码0001 0100表示的十进制数码为A、12B、14D、22【正确答案】:B12.十进制数6用8421BCD码表示为A、0110B、0111C、1011D、1100【正确答案】:A13.TTL集成门电路不使用的多余输入端可以A、接地B、悬空C、接低电平D、短接【正确答案】:B14.有4个信息,用2进制表示,就需要有( )位2进制表示。
A、2B、3C、4D、5【正确答案】:A15.下列四种类型的逻辑门中,可以用( )实现三种基本运算。
B、或门C、非门D、与非门【正确答案】:D16.二进制数11转换为十进制数为A、1B、2C、3D、4【正确答案】:C17.8421BCD码0101表示十进制数A、5B、6C、7D、2【正确答案】:A18.下列关于二进制代码中,描述错误的是A、二进制代码与所表示的信息之间应具有一一对应的关系B、用n位二进制数可以组合成2n个代码C、若需要编码的信息有N项,则应满足2n≥ND、若需要编码的信息有N项,则应满足2n=N19.在下列各图中,或非逻辑对应的逻辑图是A、B、C、D、【正确答案】:B20.常用的74××系列是指A、TTL器件B、CMOS器件C、NMOS器件D、PMOS器件【正确答案】:A21.CT74LSXXCP简称A、7LSXXB、LSXXC、74XXD、LXX22.逻辑函数表达式Y=A+B表示的逻辑关系是A、与B、或C、非D、与非【正确答案】:B23.十进制数19转化为二进制数为A、10011B、11001C、10100D、11011【正确答案】:A24.逻辑函数化简后为A、B+CBC、1D、B+CD【正确答案】:B25.74LS系列集成门电路引脚编号的判断方法错误的是A、把凹槽标志置于左方B、引脚向下C、逆时针自下而上顺序依次为12D、把凹槽标志置于右方【正确答案】:D26.二进制数1010转换为十进制数为A、10B、8C、12D、6【正确答案】:A27.逻辑函数表达式Y=表示的逻辑关系是A、与B、或C、非D、与非【正确答案】:C28.逻辑代数中的互补率是A、B、C、D、【正确答案】:A29.常用的C×××系列是指A、TTL器件B、CMOS器件C、NMOS器件D、PMOS器件【正确答案】:B30.下列逻辑函数表达式中与F=A+B功能相同的是A、B、C、D、【正确答案】:B31.十进制数8用8421BCD码表示为A、1010B、1011C、1000D、0101【正确答案】:C32.若逻辑函数L=( )AB,则L可简化为A、L=AB、L=BCDC、L=ABD、L=A+BCD【正确答案】:C判断题1.绝大多数的TTL逻辑集成电路引脚排列顺序是一致的,即面对集成电路的文字面,半圆形标注向左,逆时针依次是1,2,3,…,并且第一边最末引脚为接地脚GND,而整块集成电路的最末引脚为电源引脚Vcc。
数电期末考试试题及答案

数电期末考试试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是以下哪三种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 与、同或、非答案:A2. 下列哪个不是组合逻辑电路的特点?A. 有记忆功能B. 输出只依赖于当前输入C. 结构简单D. 响应速度快答案:A3. 触发器的主要用途是什么?A. 存储信息B. 放大信号C. 转换信号D. 滤波答案:A4. 以下哪个不是数字电路的优点?A. 抗干扰能力强B. 可靠性高C. 集成度高D. 功耗大答案:D5. 一个4位二进制计数器的最大计数范围是多少?A. 8B. 16C. 32D. 64答案:B6. 以下哪个是同步时序逻辑电路的特点?A. 电路中存在多个时钟信号B. 电路中的触发器是异步的C. 电路中的触发器是同步的D. 电路中的触发器是无关紧要的答案:C7. 一个D触发器的输出Q与输入D的关系是?A. Q = DB. Q = ¬ DC. Q = D + ¬ DD. Q = D * ¬ D答案:A8. 以下哪个是数字电路设计中常用的优化方法?A. 增加冗余B. 减少冗余C. 增加噪声D. 减少噪声答案:B9. 布尔代数的基本运算有哪些?A. 与、或、非B. 加、减、乘C. 同或、异或、非D. 乘、除、模答案:A10. 以下哪个是数字电路中常用的存储元件?A. 电容B. 电感C. 电阻D. 二极管答案:A二、简答题(每题10分,共30分)1. 简述数字电路与模拟电路的区别。
答案:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。
数字电路具有更高的抗干扰能力,可靠性高,易于集成,功耗相对较低。
模拟电路则在信号处理方面更为灵活,但容易受到噪声干扰,集成度相对较低。
2. 解释什么是时序逻辑电路,并给出一个例子。
答案:时序逻辑电路是一种具有存储功能的数字电路,其输出不仅取决于当前的输入,还取决于电路的历史状态。
大学数字电子技术试题答案

大学数字电子技术试题答案一、选择题1. 数字电路中,逻辑变量“1”通常代表什么含义?A. 低电平B. 高电平C. 地线D. 电源线答案:B. 高电平2. 在二进制数系统中,最小的非零数是几?A. 0B. 1C. 2D. 4答案:B. 13. 触发器的主要用途是什么?A. 计数B. 存储C. 放大D. 滤波答案:B. 存储4. 以下哪种逻辑门可以实现两个输入的异或功能?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:D. 异或门(XOR)5. 在数字电路中,一个4位二进制计数器的最大计数值是多少?A. 8B. 16C. 32D. 64答案:C. 32二、填空题1. 在数字电子技术中,__________是一种能够存储一位二进制信息的基本单元电路。
答案:触发器2. 二进制数1011转换为十进制数是__________。
答案:113. 逻辑门电路中的“与非”门是将输入的逻辑与结果再取__________。
答案:非4. 在数字电路设计中,__________是一种常用的简化和优化逻辑表达式的方法。
答案:卡诺图5. 一个3线到8线译码器的输出是__________。
答案:8三、简答题1. 请简述数字电路与模拟电路的区别。
答:数字电路处理的是离散的信号,通常只有高电平或低电平两种状态,而模拟电路处理的是连续变化的信号。
数字电路具有更强的抗干扰能力,易于实现大规模集成,而模拟电路则在处理连续信号如声音和光线等方面更为有效。
2. 什么是组合逻辑和时序逻辑?请举例说明。
答:组合逻辑是指其输出仅取决于当前输入状态的逻辑电路,不包含存储元件,如加法器和编码器。
时序逻辑则包含存储元件(如触发器),其输出不仅取决于当前的输入状态,还与历史状态有关,如计数器和寄存器。
3. 什么是同步计数器和异步计数器?答:同步计数器是指所有的触发器都在同一个时钟脉冲下进行状态转换的计数器,而异步计数器中,触发器的状态转换不是同时发生的,它们之间存在一定的时序差异。
(完整版)数字电路试题及参考答案

《数字电路》试卷及答案一、【单项选择题】 ( 本大题共20 小题,每题 2 分,共40 分) 在每题列出的四个选项中只有一个选项是切合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
1、关于钟控 RS触发器,若要求其输出“ 0”状态不变,则输入的RS信号应为( A)。
[A] RS=X0[B] RS=0X[C] RS=X1[D] RS=1X2、以下各电路中,( B)能够产生脉冲准时。
[A]多谐振荡器[B]单稳态触发器[C]施密特触发器[D]石英晶体多谐振荡器3、以下逻辑电路中为时序逻辑电路的是(C)。
[A]变量译码器[B]加法器[C]数码存放器[D]数据选择器4、同步时序电路和异步时序电路比较,其差别在于后者(B)。
[A]没有触发器[B]没有一致的时钟脉冲控制[C]没有稳固状态[D]输出只与内部状态相关5、当用专用输出构造的PAL设计时序逻辑电路时,一定还要具备有(A)。
[A]触发器[B]晶体管[C] MOS 管[D]电容6、能将输出端直接相接达成线与的电路有(C)。
[A] TTL 与门[B]或门[C]三态门[D]三极管非门7、 TTL 与非门的剩余脚悬空等效于(A)。
[A] 1[B] 0[C] Vcc[D] Vee8、以下哪一条不是除去竟争冒险的举措(B)。
[A]接入滤波电路[B]利用触发器[C]加当选通脉冲[D]改正逻辑设计9、主从触发器的触发方式是(D)。
[A] CP=1[B] CP上涨沿[C] CP 降落沿[D]分两次办理10、组合型 PLA 是由( A)组成。
[A]与门阵列和或门阵列[B]一个计数器[C]一个或阵列[D]一个存放器11、以下四个数中,最大的数是(B)。
[A] (AF) 16[B] (001010000010)8421BCD[C] (10100000) 2[D] (198) 1012、触发器有两个稳态,储存8 位二进制信息要(B)个触发器。
[A] 2[B] 8[C] 16[D] 3213、以下门电路属于双极型的是(A)。
数字电路试题及答案

数字电路试题及答案一、选择题1. 数字电路中最基本的逻辑门是以下哪一个?A. 与非门B. 或非门C. 与门D. 异或门答案:C2. 在二进制数系统中,用三个比特(bit)可以表示多少个不同的数值?A. 4B. 6C. 8D. 10答案:C3. 下列哪个触发器具有记忆功能?A. 组合逻辑B. 时序逻辑C. D型触发器D. T型触发器答案:C4. 在数字电路中,"0" 和 "1" 分别代表什么逻辑状态?A. 低电平 / 高电平B. 高电平 / 低电平C. 接地 / 供电D. 禁用 / 启用答案:A5. 以下哪种类型的逻辑门是使用晶体管实现开关功能的?A. 模拟门B. 数字门C. 模拟数字门D. 晶体管逻辑门答案:D二、填空题1. 在数字电路中,一个______门输出的高电平可以驱动多个输入端,而不会改变输出电平。
答案:或门2. _______是数字电路设计中的一种基本方法,它将复杂的电路分解为更简单的子电路。
答案:模块化设计3. 在数字电路中,一个______触发器在时钟信号的上升沿改变状态,而______触发器在下降沿改变状态。
答案:D型;JK型4. 一个4位二进制计数器的最大输出值是______。
答案:155. 在数字电路中,______是一种用于存储数据的电路,它可以在没有时钟信号的情况下保持信息。
答案:触发器三、简答题1. 请简述数字电路与模拟电路的主要区别。
答:数字电路处理的是离散的信号,通常只有两种状态(如高电平代表“1”,低电平代表“0”),而模拟电路处理的是连续变化的信号。
数字电路的主要优点是抗干扰能力强,易于实现逻辑运算和存储功能,而模拟电路则更擅长处理连续变化的信号,如音频和视频信号。
2. 什么是组合逻辑和时序逻辑?答:组合逻辑是指其输出仅依赖于当前输入信号的逻辑电路,不包含存储元件,如与门、或门和非门等。
时序逻辑则包含存储元件(如触发器),其输出不仅依赖于当前的输入信号,还依赖于历史状态,因此具有记忆功能。
数字电路试题及答案

数字电路试题及答案一、选择题(每题2分,共20分)1. 数字电路中最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 以下哪个不是数字电路的优点?A. 高速度B. 低功耗C. 可编程性D. 易于制造3. 一个3输入的与门,当所有输入都为1时,输出为:A. 0B. 1C. 2D. 34. 触发器的主要用途是:A. 存储一位二进制信息B. 进行算术运算C. 执行逻辑判断D. 放大信号5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出可以延迟输入C. 没有记忆功能D. 可以进行复杂的逻辑运算二、填空题(每空2分,共20分)6. 一个典型的数字电路由________、________和输出三部分组成。
7. 一个4位二进制计数器可以计数的最大数值是________。
8. 一个D触发器的两个主要输入端是________和________。
9. 在数字电路中,________是一种常用的同步信号,用于协调电路的时序。
10. 一个3-8译码器可以将3位二进制信号转换为________种可能的输出状态。
三、简答题(每题15分,共30分)11. 简述数字电路与模拟电路的主要区别。
12. 解释什么是时钟信号,并说明它在数字电路中的作用。
四、计算题(每题15分,共30分)13. 给定一个逻辑表达式 Y = A'B + AB',使用卡诺图化简该表达式,并画出相应的逻辑电路图。
14. 设计一个2位二进制计数器,使用D触发器实现,并说明其工作原理。
答案一、选择题1. 答案:A(与逻辑)2. 答案:D(易于制造)3. 答案:B(1)4. 答案:A(存储一位二进制信息)5. 答案:B(输出可以延迟输入)二、填空题6. 答案:输入、处理7. 答案:15(2^4 - 1)8. 答案:数据输入(D)、时钟输入(CLK)9. 答案:时钟信号(Clock Signal)10. 答案:8三、简答题11. 数字电路与模拟电路的主要区别在于:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电路试题
一、单项选择题
1、以下代码中为无权码的为 ( ) A . 8421BCD 码 B . 5421BCD 码 C . 余三码 D .2421BCD 码
2、图示逻辑电路的逻辑式为 ( )
A .F=C
B A ++ B .F=
C B A ++ C .F=C B A
D .F=ABC
3、下列关于异或运算的式子中,不正确的是 ( ) A .0A A =⊕ B . 1A A =⊕ C .A 0A =⊕ D .A 1A =⊕
4、一个n 变量的逻辑函数应该有 个最小项 ( ) A .n B .n 2 C .n 2 D .2
n
5、若编码器中有50个编码对象,则要求输出二进制代码位数为 位。
( ) A.5 B.6 C.10 D.50
6、在下列逻辑电路中,不是组合逻辑电路的是 。
( ) A.译码器 B.编码器 C.全加器 D.寄存器
7、欲使JK 触发器按01
=+n Q
工作,可使JK 触发器的输入端 。
( )
A.1==K J
B.Q J =,Q K =
C.Q J =,Q K =
D.0=J ,1=K 8、同步时序电路和异步时序电路比较,其差异在于两者 。
( ) A.没有触发器 B.是否有统一的时钟脉冲控制 C.没有稳定状态 D.输出只与内部状态有关
9、8位移位寄存器,串行输入时经 个脉冲后,8位数码全部移入寄存器中。
( ) A.1 B.2 C.4 D.8
10、555定时器D R 端不用时,应当 。
( ) A.接高电平 B.接低电平
C.通过F μ01.0的电容接地
D.通过小于Ω500的电阻接地
二、填空题
1、当传送十进制数5时,在8421奇校验码的校验位上值应为 。
2、(35.625)10=( )2=( )8=( )16
3、用反演律求函数D A D C ABC F ++=的反函数(不用化简)=F 。
4、消除竟争冒险的方法有 、 、 等。
5、触发器有 个稳态,存储8位二进制信息要 个触发器。
1
&
A B C
F
11
三、判断题
1、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
( )
2、格雷码具有任何相邻码只有一位码元不同的特性。
( )
3、因为逻辑表达式A+B+AB=A+B 成立,所以AB=0成立。
( )
4、卡诺图中几何位置相邻的小方格,在逻辑上也相邻。
( )
5、RS 触发器的约束条件0=⋅S R 表示不允许出现1==S R 的输入。
( )
6、对边沿JK 触发器,在CP 为高电平期间,当1==K J 时,状态会翻转一次。
( )
7、优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。
( )
8、共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。
( )
9、计数器的模是指构成计数器的触发器的个数。
( ) 10、单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。
( )
四、化简题
1、用公式法化简逻辑函数)(C A C A B C B AC F +++=为最简与或表达式。
2、用卡诺图法化简逻辑函数∑∑
+=d m
D C B A F )14,8,7,3()15,12,11,10,6,5,2,1(),,,(为最简与或
表达式。
五、分析设计题
1、试用74LS138译码器(如图所示)和少量门电路实现下列多输出函数:
B
A B A F C B A F C B A AB F +=++=+=321 输入变量A ,B ,C 分别接74LS138译码器的输入端A 2,A 1,A 0。
Y 0Y 2Y 3Y 4Y 5Y 6Y 7
A 1A 2
A 074L S 138
ST A ST B ST C
Y 1
2、分析下图所示电路,按要求作答。
1
(1)判断该时序电路是同步还是异步电路; (2)写出激励函数; (3)求出状态方程; (4)画出状态转换图;
(5)假设起始状态0012 Q Q ,分析并画出输出波形图。
3、用74LS192构成24进制(01~24)计数器,要求用加法计数。
74LS192的逻辑符号及功能表已给出。
数字电路试题答案
一、单项选择题
1、C
2、C
3、B
4、B
5、B
6、D
7、D
8、B
9、D 10、A
二、填空题
1、1
2、100011.101,43.5,23.A
3、)D A ()D C ()C B A (+•+•++
4、增加选通电路,增加多余项,增加滤波电容
5、2,8
三、判断题
1、√
2、√
3、×
4、√
5、√
6、×
7、×
8、√
9、× 10、×
四、化简题
1、)(C A C A B C B AC F +++= 解:
C
B A
C C B AC C B A C A AC B C B AC C A C A B C B AC C A C A B C B AC C A C A B C B AC F +=++=++⋅+=++⋅+=+⋅+=+++=)()()()()()()(
2、用卡诺图法化简逻辑函数∑∑
+=d m
D C B A F )14,8,7,3()15,12,11,10,6,5,2,1(),,,(为最简与或
表达式。
解:
D A D
A
C D A D A F ++=
五、分析设计题
1、试用74LS138译码器(如图所示)和少量门电路实现下列多输出函数:
B
A B A F C B A F C B A AB F +=++=+=321 输入变量A ,B ,C 分别接74LS138译码器的输入端A 2,A 1,A 0。
解:7607607601Y Y Y m m m m m m C B A AB F ==++=+=
7
65432076543207
6543202Y Y Y Y Y Y Y m m m m m m m m m m m m m m C B A F ==++++++=++=
5432543254323Y Y Y Y m m m m m m m m B A B A F ==+++=+=
2、分析下图所示电路,按要求作答。
1
(1)判断该时序电路是同步还是异步电路; (2)写出激励函数; (3)求出状态方程; (4)画出状态转换图;
(5)假设起始状态0012=Q Q ,分析并画出输出波形图。
解:
(1)该电路是同步时序逻辑电路。
(2)n
Q J 21=,11=K ;n
Q J 12=,12=K (3)n n n Q Q Q 1211=+;n n n Q Q Q 2
112=+ (4)状态表如下:
状态图:
(5)波形图
CP 1
Q 2Q
3、用74LS192构成24进制(01~24)计数器,要求用加法计数。
74LS192的逻辑符号及功能表已给出。
74LS192功能表
74LS192符号
解:
CP
1
LD
A B
C
D
C r
74LS192
Q D Q C
Q B
Q A
CP -CP +O C O B
CP +CP -
LD C r Q D Q C Q B Q A
⨯⨯⨯
⨯
⨯
11
1111
1
1
00000
↑↑0000D
C
B
A
加法计数减法计数保持。