数字电子技术期末总复习

合集下载

《数字电子技术》总结复习

《数字电子技术》总结复习

《数字电子技术》复习一、主要知识点总结和要求1.数制、编码其及转换:要求:能熟练在10进制、2进制、8进制、16进制、8421BCD、格雷码之间进行相互转换。

举例1:(37.25)10= ( )2= ( )16=( )8421BCD解:(37.25)10= ( 100101.01)2= ( 25.4)16= ( 00110111.00100101 )8421BCD2.逻辑门电路:(1)基本概念1)数字电路中晶体管作为开关使用时,是指它的工作状态处于饱和状态和截止状态。

2)TTL门电路典型高电平为3.6 V,典型低电平为0.3 V。

3)OC门和OD门具有线与功能。

4)三态门电路的特点、逻辑功能和应用。

高阻态、高电平、低电平。

5)门电路参数:噪声容限VNH或VNL、扇出系数No、平均传输时间tpd。

要求:掌握八种逻辑门电路的逻辑功能;掌握OC门和OD门,三态门电路的逻辑功能;能根据输入信号画出各种逻辑门电路的输出波形。

举例2:画出下列电路的输出波形。

解:由逻辑图写出表达式为:,则输出Y见上。

3.基本逻辑运算的特点:与运算:见零为零,全1为1;或运算:见1为1,全零为零;与非运算:见零为1,全1为零;或非运算:见1为零,全零为1;异或运算:相异为1,相同为零;同或运算:相同为1,相异为零;非运算:零变 1, 1 变零;要求:熟练应用上述逻辑运算。

4. 数字电路逻辑功能的几种表示方法及相互转换。

①真值表(组合逻辑电路)或状态转换真值表(时序逻辑电路):是由变量的所有可能取值组合及其对应的函数值所构成的表格。

②逻辑表达式:是由逻辑变量和与、或、非3种运算符连接起来所构成的式子。

③卡诺图:是由表示变量的所有可能取值组合的小方格所构成的图形。

④逻辑图:是由表示逻辑运算的逻辑符号所构成的图形。

⑤波形图或时序图:是由输入变量的所有可能取值组合的高、低电平及其对应的输出函数值的高、低电平所构成的图形。

⑥状态图(只有时序电路才有):描述时序逻辑电路的状态转换关系及转换条件的图形称为状态图。

《数字电子技术》课期末考试复习题复习课程

《数字电子技术》课期末考试复习题复习课程

《数字电子技术》课期末考试复习题复习课程一、填空题(每小题△△分,共△△分)(1)逻辑代数中的三种基本的逻辑运就是(与)运算、(或)运算和(非)运算。

(2)逻辑变量和逻辑函数的取值惟独(0)和(1)两种取值。

它们表示两种相反的逻辑状态。

(3)与逻辑运算规则能够归纳为有0出(0),全1出(1)。

(4)或逻辑运算规则能够归纳为有1出(1),全0出(0)。

(5)与非逻辑运算规则能够归纳为有(0)出1,全(1)出0。

(6)或非逻辑运算规则能够归纳为有(1)出0,全(0)出1。

(7)二极管从导通到截止所需时刻称为(开通)时刻。

(8)OC门是集电极(开路)门,使用时必须在电源VCC与输出端之间外接(电阻)。

(9)在数字电路中,三极管工作在(饱和)状态和(截止)状态。

(10)三态输出门输出的三个状态分不为(低电平)、(高电平)、(高阻态)。

(11)逻辑代数中三条重要的规则是(代入)规则、(对偶)规则和(反演)规则。

(12)化简逻辑函数的要紧办法有(代数)化简法和(卡诺图)化简法。

(13)逻辑函数的表示办法要紧有(函数表达式)、(真值表)、(逻辑)、卡诺图和波形图。

(31)编码器按功能别同分为(二进制)编码器、(二-十进制)编码器和优先编码器。

(32)译码器按功能别同分为(二进制)译码器、(二-十进制)译码器和显示译码器。

(33)8选1数据挑选器在所有输入数据都为1时,其输出标准与或表达式共有( 8 )个最小项。

(34)输入3位二进制代码的二进制译码器应有( 8 )个输出端,共输出( 8 )个最小项。

(35)共阳极LED数码管应由输出(低)电平的七段显示译码器来驱动点亮。

而共阴极LED数码管应由输出(高)电平的七段显示译码器来驱动点亮。

(41)二进制数是以( 2 )为基数的计数体制,十进制数是以( 10 )为基数的计数体制,十六进制是以( 16 )为计数体制。

(42)十进制数转换为二进制数的办法是:整数部分用(除2取余),小数部分用(乘2取整)法。

《数字电子技术》期末考试题及答案(经典)

《数字电子技术》期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

数字电子技术期末复习题库及答案

数字电子技术期末复习题库及答案

数字电子技术期末复习题库及答案第1单元能力训练检测题一、填空题1、由二值变量所构成的因果关系称为逻辑关系。

能够反映和处理逻辑关系的数学工具称为逻辑代数。

2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。

3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。

在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。

4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。

十进制计数各位的基数是10,位权是10的幂。

5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。

6、进位计数制是表示数值大小的各种方法的统称。

一般都是按照进位方式来实现计数的,简称为数制。

任意进制数转换为十进制数时,均采用按位权展开求和的方法。

7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。

8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。

9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。

10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。

13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。

卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。

14、在化简的过程中,约束项可以根据需要看作1或0。

二、判断正误题1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。

(对)2、异或函数与同或函数在逻辑上互为反函数。

(对)3、8421BCD码、2421BCD码和余3码都属于有权码。

(错)4、二进制计数中各位的基是2,不同数位的权是2的幂。

(对)3、每个最小项都是各变量相“与”构成的,即n个变量的最小项含有n个因子。

(对)4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

数字电子电路技术期末复习重点(整理版)

数字电子电路技术期末复习重点(整理版)
9、8选1的数据选择器,数据输入端(D)有8个,地址输入端(A)有3个。
4选1的数据选择器,数据输入端(D)有4个,地址输入端(A)有2个。
16选1的数据选择器有4个输入栏。
P188
10、全加器的输入端有3个输入端(考虑来自低位的进位、被加数、加数),2个输出端。
半加器的有2个输入端(不用考虑高、低位的进位,只需要考虑被加数和加数),2个输出端。
第四章(24分):选择题:4分、填空题:6分、判断题:2分、
计算大题:12分。
第五章(17分):选择题:3分、填空题:4分、计算大题:10分。
第六章(24分):选择题:3分、填空题:4分、计算大题:17分。
第七章(13分):填空题:5分、计算大题:8分。
选择
1、选择三变量的最小项。
最小项:A’B’C’ A’B’C A’BC’ A’BC AB’C’ AB’C ABC’ ABC
最大项:A’+B’+C’ A’+B’+C A’+B+C’ A’+B+C A+B’+C’ A+B’+C A+B+C’ A+B+C
2、全体最小项之和为1,两个最小项的乘积为0。P36
3、与非门电路,输入全为1时,输出为0。
4、一位16进制可用四位二进制数表示。
50位状态需要6个二进制码。2的6次方=64。
数字电子技术期末考试
题型分布:
一、选择题:15分(每题1分,共15分)
其中有一道多选题
在JK触发器中,当Q=0,Q*=1的时候,下列J和K的状态符合的是(A、B)
A.J=1,K=0 B.J=1,K=1
二、填空题:23分(每空1分,共23分)

数字电子技术基础期末复习试题

数字电子技术基础期末复习试题

数字电子技术基础期末复习试题一、填空题:1、(48)10=()16=()2。

2、对于ttl与非门的闲置输入端可接,ttl或非门不使用的闲置输入端应接。

3、格雷码的特点是任意两组相邻代码之间有位不同。

4、在以下jk触发器、rs触发器、d触发器和t触发器四种触发器中,同时具备维持、复置1、复置0和滑动功能的触发器就是。

5、oc门可以实现功能,cmos门电路中的门也可以实现该功能。

6、一只四输入端与非门,使其输出为0的输入变量取值组合有种。

7、常见的组合逻辑电路有编码器、和。

8、逻辑函数f?ab?ac?bd的反函数为,对偶函数为。

9、一个同步时序逻辑电路可以用、、三组函数表达式叙述。

10、加法器的位次方式存有和两种。

11、16挑选1的数据选择器有个地址输出端的。

12、存储器的种类包括和。

13、在时钟脉冲cp促进作用下,具备和功能的触发器称作t触发器,其特性方程为。

14、三态门输入的三种状态分别为:、和。

15、用4个触发器可以存储位二进制数。

16、逻辑电路中,高电平用1表示,低电平用0表示,则成为逻辑。

17、把jk触发器改成t触发器的方法是。

18、女团逻辑电路就是指电路的输入仅由当前的同意。

19、5个地址输出端的译码器,其译码输入信号最多理应个。

20、输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做。

21、一个rom存有10根地址线,8根数据输入线,rom共计个存储单元。

22、n个触发器共同组成的计数器最多可以共同组成十进制的计数器。

23、基本rs触发器的约束条件就是。

24、逻辑代数中3种基本运算就是、和。

25、逻辑代数中三个基本运算规则、和。

26、如果对键盘上108个符号展开二进制编码,则至少必须位二进制数码。

27、将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的rom。

该rom有根地址线,有根数据输出线。

28、74ls138是3线―8线译码器,译码输出低电平有效,若输入为a2a1a0=110时,输出y7'y6'y5'y4'y3'y2'y1'y0'y1=。

数字电子技术期末考试题及答案(经典)

数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

数字电子技术期末总结

数字电子技术期末总结
1、逻辑抽象(约定):根据实际逻辑问题的因果关系确 定输入、输出变量,并定义逻辑状态的含义; 2、根据逻辑描述列出真值表; 3、由真值表写出逻辑表达式; 4、根据器件的类型,简化和变换逻辑表达式 5、 画出逻辑图。
例 试用与非门设计一个组合逻辑电路,它接收一位8421BCD码
B3、B2、B1、B0,仅当2<B3B2B1B0<7时,输出Y才为1。
= AB AC D BC
= AB D BC
L1 AC BC BD A(B C) ABC D ABDE
( AC AC) BC BD AB ABC D ABDE
( A AB ABDE ) BC BD ABC D
1.观察电路的结构,确定电路是同步时序逻辑电路还是 异步时序逻辑电路,是米里型电路还是莫尔型电路。
2. 根据给定的时序电路图,写出下列各逻辑方程式:
(1)写出各触发器的时钟方程。 (2)写出时序逻辑电路的输出方程。 (3)写出各触发器的驱动方程。 (4)将各触发器的驱动方程代入其特性方程,求得各触发器的次态方 程.
0 0 0 0 状态不变 0 0 11
0 1 00 0 1 10
1 0 01 1 0 11
1 1 01 1 1 10
置0 置1 翻转
2.特性方程
KQn
J
00 01 11 10
00 1 0 0
11 1 0 1
Qn1 J Qn KQn
3.状态转换图

J=1
K=×
J=0 K=×
0
1
J=× K=0
L
解:将逻辑函数转换成最小项表达式, & 再转换成与非—与非形式。
L ABC ABC ABC ABC
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

期末总复习
5
第4章 组合逻辑电路
1. 组合电路分析方法
1)写表达式;2)列真值表;3)说明功能。
2. 组合电路设计方法
1)列真值表;2)写表达式、变换;3)画逻辑图。
3. 常用组合电路及其应用:电路分析、自扩展和
实现逻辑功能
1)译码器;2)数据选择器;3)加法器; 4)编码器; 5)数值比较器
期末总复习 6
第5章 触发器
1.各种触发器(RS、JK、D、T、 T)的逻辑功能及
其描述方法:特性方程。
2.已知电路图及输入信号波形,写出电路的次态函
数式并画输出信号波形。
电路结构:只要求基本RS触发器和同步RS触发器
期末总复习
7
第6章 时序逻辑电路
1. SSI(同步/异步)时序逻辑电路的一般分析方法
写出时钟方程、驱动方程、状态方程及输出方 程利用状态转换图/表和时序图说明电路的逻辑 功能根据要求进行自启动检查
时序电路
门电路 触发器 (第一种基本单元电路) (第二种基本单元电路)
逻辑代数(数学工具)
期末总复习 2
第2章 逻辑代数及其化简
逻辑函数的四种表示方法:真值表、逻辑函数
式、逻辑图及卡诺图。
用公式法把逻辑函数化简为最简与-或表达式。
用卡诺图法化简逻辑函数。
带约束条件的逻辑函数化简。
期末总复习
3
第3章 集成逻辑门电路
1. 各种门电路(与、或、非、与非、或非、与或
非、异或、同或)的逻辑功能(输入和输出之
间的逻辑关系)。 2. TTL门的外部电器特性(传输特性、输入特性、 输入负载特性、输出特性)。 3. 扇出系数的计算。
期末总复习
4
4. CMOS门的外部传输特性、输入负载特性。
5. OC(或OD)门、三态门、传输门的工作特点。 各种逻辑门的内部电路结构不作要求。
1. D/A转换
掌握4位倒T形D/A转换器的工作原理
5G7520集成D/A转换器的应用
D/A转换器的主要性能指标:分辨率、转换精度等
2. A/D转换
A/D转换的4个过程
了解逐次渐近型和双积分型A/D转换器 的工作原理 A/D转换器的主要性能指标:分辨率、转换精度等
期末总复习 13
2. 小规模时序电路的设计方法 逻辑抽象,得到状态转换图
选择触发器的种类和个数
求出状态方程及输出方程,并进而得到驱动方程
画出电路图(根据要求进行自启动检查)
期末总复习 8
3. 常用中规模时序电路
1) 寄存器和移位寄存器(74194)
计数器(74160/161,74290)
2)会读功能表(异步/同步作用端)、会分析
2. 555定时器构成施密特、单稳态、多谐振荡器的
连接方式 ,画电路的工作波形。
3. 计算电路的相关参数
期末总复习
11
第8章 半导体存储器和可编程逻辑器件
1. 概念
2. 存储器存储容量的扩展:
字扩展、位扩展、字位扩展。
3. 用存储器实现组合逻辑函数(点阵图)
期末总复习
12
第9章 A/D转换与D/A转换
3)任意进制计数器的设计 (分为M>N及M<N
两种情况,有清零法及置数法,级联时可采用
串行进位及并行进位两种方式)
期末总复习
9
4. 时序电路与组合电路的综合应用
顺序脉冲发生器、序列信号发生器。
期末总复习
10
第7章 脉冲波形的产生与整形
1. 施密特触发器、单稳态触发器 、 多谐振荡器的
工作特点及其应用。
考试注意事项
1. 所有试题答案都要写在答题本上,写在试卷上
无效。
2. 不抄题。但画波形时需把输入波形抄下来,对
应输入波形画输波形。
3. 交卷时要把答题本、试卷同时上交。
4. 不借用计算器。
5. 带上有照片的有效证件。(包括实验考试)
期末总复习 1
数字电子技术知识结构
DAC、ADC (接口电路) ROM、RAM (LSI) 组合电路 数字逻辑电路 脉冲电路
相关文档
最新文档