数字电子技术题库及解答
数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。
A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。
A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。
A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。
A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。
A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。
A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。
答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。
答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。
数字电子技术考试题及答案

数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。
数字电子技术试题及答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数字电子技术试题库和答案解析

数字电子技术习题库一、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。
A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7)C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值是( )。
A .111 B. 010 C. 000 D. 1013.十六路数据选择器的地址输入(选择控制)端有( )个。
A .16 B.2 C.4 D.84. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。
A. 1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D.1011--1010--1001--1000--01115.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。
A. 11111101B. 10111111C. 11110111D.111111116. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。
A .15B .8C .7D .17. 随机存取存储器具有( )功能。
A.读/写B.无读/写C.只读D.只写8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。
9其计数的容量为A . 八 B. 五 C. 四 D. 三10.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( )。
数字电子技术测试试卷与答案精选全文完整版

可编辑修改精选全文完整版附录D 模拟试卷及参考答案D.1 模拟试卷一、填空(共10小题,每空2分,共40分)1、(8C.4)16 = ( )10 =( )8=( )2421BCD 。
2、将160个字符用二进制编码,至少需要( )位二进制码。
3、已知F =A(B +C)+A +C ,则其对偶式为( );其反函数为( )。
(直接用对偶规则和反演规则)。
4、已知TTL 与非门参数V CC =+5V ,U OH =3.6V ,U OL =0.4V ,U OFF =1.1V ,U ON =1.4V ,高电平输入时的抗干扰容限U NH 为( )。
5、连续异或1999个“1”的结果是( )。
6、如图D.1所示电路的输出函数F 为( )。
(化成最简“与或”式)F图D.1 题一(6)图7、图D.2为三态非门构成的电路,试根据输入条件填写表中的F 栏。
图D.2 题一(7)图表D.1题一(7)真值表D 1EN 1D 2EN 2F8、设计模值为61的自然二进制码计数器、十进制计数器和余3 BCD码计数器分别需要()级、()级和()级触发器。
一个五位二进制加法计数器,由00000状态开始,问经过109个输入脉冲后,此计数器的状态为()。
9、用()片1024×4位的RAM可组成8K×8位的RAM,需要增加()条地址线、()条数据线。
10、在10位的倒T型电阻网络D/A转换器中,若U REF = ─10V,该D/A转换器能分辨的最小输出电压U LSB=()mV。
二、选择题(共10小题,每小题2分,共20分)1、有符号位二进制数的补码为(10011),则对应的十进制数为()。
A、-29B、+13C、-13D、-32、下列说法正确的是()。
A、n个变量所构成的全部最小项之和恒等于0B、n个变量所构成的全部最大项之和恒等于0C、n个变量所构成的全部最小项之积恒等于1D、n个变量所构成的全部最大项之积恒等于03、下列说法正确的是()。
数字电子技术试题及答案试题库

数字电子技术根底试题〔一〕一、填空题 : 〔每空1分,共10分〕1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:〔〕图。
图 12.以下几种TTL电路中,输出端可实现线与功能的电路是〔〕。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是〔〕。
A、通过大电阻接地〔>1.5KΩ〕B、悬空C、通过小电阻接地〔<1KΩ〕D、通过电阻接V CC4.图2所示电路为由555定时器构成的〔〕。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路〔〕。
图2A、计数器B、存放器C、译码器D、触发器6.以下几种A/D转换器中,转换速度最快的是〔〕。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.*电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为〔〕。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用〔〕。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、逻辑函数与其相等的函数为〔〕。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有〔〕个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简〔每题5分,共10分〕1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析以下电路。
数字电子技术试题及答案解析
在以下每题的四个备选答案中选出一个正确的答案,并将其字母标号填入题干的括号。
1.一位十六进制数可以用多少位二进制数来表示?〔 C 〕A . 1B .2C . 4D . 162.以下电路中常用于总线应用的是〔 A 〕A.T S L 门B.O C 门C. 漏极开路门D.C M O S 与非门 3.以下表达式中符合逻辑运算法则的是〔 D 〕A.C ·C =C 2B.1+1=10C.0<1D.A +1=1 4.T 触发器的功能是〔 D 〕A . 翻转、置"0” B. 保持、置"1” C. 置"1”、置"0” D. 翻转、保持5. 存储8位二进制信息要多少个触发器〔D 〕A.2B.3C.4D.8 6.多谐振荡器可产生的波形是〔 B 〕A.正弦波B.矩形脉冲C.三角波D.锯齿波7.一个16选一的数据选择器,其地址输入〔选择控制输入〕端的个 数是〔 C 〕A.1B.2C.4D.16 8.引起组合逻辑电路中竟争与冒险的原因是〔 C 〕A.逻辑关系错;B.干扰信号;C.电路延时;D.电源不稳定。
9.同步计数器和异步计数器比拟,同步计数器的最显著优点是〔 A 〕 A.工作速度高 B.触发器利用率高C.电路简单D.不受时钟C P 控制10.N 个触发器可以构成能存放多少位二进制数码的存放器?〔 B 〕 A.N -1 B.N C.N +1 D.2N11.假设用J K 触发器来实现特性方程AB Q A Q n 1n +=+,则J K 端的方程应为〔 B 〕A.J =A B ,K =B AB.J =A B ,K =B AC.J =B A +,K =A BD.J =B A ,K =A B12.一个无符号10位数字输入的D A C ,其输出电平的级数是〔 C 〕A.4B.10C.1024D.100 13.要构成容量为4K ×8的RAM ,需要多少片容量为256×4的RAM ?〔 D 〕A.2B.4C.8D.32 14.随机存取存储器R A M 中的容,当电源断掉后又接通,则存储器中的容将如何变换?〔 C 〕A.全部改变B.全部为1C.不确定D.保持不变 15.用555定时器构成单稳态触发器,其输出的脉宽为〔 B 〕 RC ; B.1.1RC ; C.1.4RC ; D.1.8RC ;在以下每题的四个备选答案中有二至四个正确答案,请将正确答案全部选出并将其字母标号填入题干的括号;少选错选都不得分。
数字电子技术习题库及参考答案
数字电⼦技术习题库及参考答案数字电⼦技术习题库⼀、填空题(每空1分,共20分)1. 有⼀数码10010011,作为⾃然⼆进制数时,它相当于⼗进制数(),作为8421BCD 码时,它相当于⼗进制数()。
2.三态门电路的输出有⾼电平、低电平和()3种状态。
3.TTL 与⾮门多余的输⼊端应接()。
4.TTL 集成JK 触发器正常⼯作时,其和端应接()电平。
5. 已知某函数,该函数的反函数()。
6. 如果对键盘上108个符号进⾏⼆进制编码,则⾄少要()位⼆进制数码。
7. 典型的TTL 与⾮门电路使⽤的电路为电源电压为()V ,其输出⾼电平为()V ,输出低电平为()V , CMOS 电路的电源电压为() V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输⼊为A 2A 1A 0 110时,输出应为()。
9.将⼀个包含有32768个基本存储单元的存储电路设计16位为⼀个字节的ROM 。
该ROM 有()根地址线,有()根数据读出线。
10. 两⽚中规模集成电路10进制计数器串联后,最⼤计数容量为()位。
11. 下图所⽰电路中, Y 1=();Y 3 =()。
12. 某计数器的输出波形如图1所⽰,该计数器是()进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为()有效。
d R d S ??? ??+??? ??++=D C AB D C A B F F 01234567Y Y Y Y Y Y Y YABY 1 Y 2 Y 3⼆、单项选择题(本⼤题共15⼩题,每⼩题2分,共30分)(在每⼩题列出的四个备选项中只有⼀个是最符合题⽬要求的,请将其代码填写在题后的括号内。
错选、多选或未选均⽆分。
)1. 函数F(A,B,C) AB+BC+AC 的最⼩项表达式为( ) 。
A .F(A,B,C) ∑m (0,2,4) B. (A,B,C) ∑m (3,5,6,7) C .F(A,B,C) ∑m (0,2,3,4) D. F(A,B,C) ∑m(2,4,6,7)2.8线—3线优先编码器的输⼊为I 0—I 7 ,当优先级别最⾼的I 7有效时,其输出的值是()。
数字电子技术题库及答案
数字电子技术习题库一、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。
A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7)C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。
A .111 B. 010 C. 000 D. 1013.十六路数据选择器的地址输入(选择控制)端有( )个。
A .16 B.2 C.4 D.84. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。
A. 1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D.1011--1010--1001--1000--01115.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。
A. 11111101B. 10111111C. 11110111D.111111116. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。
A .15B .8C .7D .17. 随机存取存储器具有( )功能。
A.读/写B.无读/写C.只读D.只写8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。
9其计数的容量为A . 八 B. 五 C. 四 D. 三10.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( )。
数字电子技术题库及标准答案
单选题 单选题 单选题 单选题 单选题 单选题 单选题
单选题
单选题 单选题
单选题 单选题 单选题 单选题 单选题 单选题 单选题
单选题
第三章
第三章
第三章 第三章 第三章
第二章 第二章 第二章 第二章 第二章
译码器的输入是二进制数码,输出是与输入数码相对应的
具有特定含义的逻辑信号。
数字显示电路通常由译码器、驱动电路、显示器等部件组
判断题
判断题
判断题 判断题 判断题
第四章 第四章 第四章 第四章 第四章 第四章
第四章
第四章 第四章 第四章 第四章 第四章 第四章 第四章 第四章 第四章 第四章 第四章
第四章
第四章
第四章
第四章
第四章
第四章
第四章 第四章 第四章 第四章 第四章
第四章
第四章 第四章
第四章 第四章 第五章 第五章
第五章
八进制
B
B
A+B+
C
1
0
1
0
1
0
1
0
判断题 判断题 判断题 判断题 判断题 判断题
判断题
判断题 判断题 判断题 判断题 判断题 判断题 判断题 判断题 判断题 判断题 判断题
判断题
判断题
判断题
判断题
判断题
判断题
判断题 判断题 判断题 判断题 判断题
判断题
判断题 判断题
判断题 判断题 判断题 判断题
凡采用电位触发方式的触发器,都存在“空翻”现象。
Qn+1表示触发器原来所处的状态,即现态。
在触发器的逻辑符号中用小圆圈表示反相。
基本RS触发器要受时钟的控制。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电子技术习题库一、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。
A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7)C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。
A .111 B. 010 C. 000 D. 1013.十六路数据选择器的地址输入(选择控制)端有( )个。
A .16 B.2 C.4 D.84. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。
A. 1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D.1011--1010--1001--1000--01115.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。
A. 11111101B. 10111111C. 11110111D.111111116. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。
A .15B .8C .7D .17. 随机存取存储器具有( )功能。
A.读/写B.无读/写C.只读D.只写8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。
9其计数的容量为A . 八 B. 五 C. 四 D. 三10.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( )。
A . Q n+1 =A B. n n 1n Q A Q A Q +=+ C. n n 1n QB Q A Q +=+ D.Q n+1 = B11. 有一个4位的D/A 转换器,设它的满刻度输出电压为10V ,当输入数字量为1101时,输出电压为( )。
A . 8.125V B.4V C. 6.25V D.9.375V12.函数F=AB+BC ,使F=1的输入ABC 组合为( )A .ABC=000B .ABC=010C .ABC=101D .ABC=11013.已知某电路的真值表如下,该电路的逻辑表达式为( )。
A .C Y = B. ABC Y = C .C AB Y +=D .C C B Y +=A B C Y A B C Y0 0 0 0 1 0 0 00 0 1 1 1 0 1 10 1 0 0 1 1 0 10 1 1 1 1 1 1 114.四个触发器组成的环行计数器最多有( )个有效状态。
A.4B. 6C. 8D. 16二、填空题(每空1分,共20分)1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( )。
2.三态门电路的输出有高电平、低电平和( )3种状态。
3.TTL 与非门多余的输入端应接( )。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS电路的电源电压为( ) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有( )根地址线,有( )根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。
11.);Y 2 =( )。
12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为()有效。
三、判断说明题(本大题共2小题,每小题5分,共10分)(判断下列各题正误,正确的在题后括号内打“√”,错误的打“×”。
)1、逻辑变量的取值,1比0大。
()2、D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小()。
3.八路数据分配器的地址输入(选择控制)端有8个。
()4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
()5、利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。
()6.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
()7.约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作0。
()8.时序电路不含有记忆功能的器件。
()9.计数器除了能对输入脉冲进行计数,还能作为分频器用。
()10.优先编码器只对同时输入的信号中的优先级别最高的一个信号编码.()四、综合题(共30分)1.对下列Z 函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。
(8分) Z=C B A C B A B A ••+••+BC=0(1)真值表 (2分) (2)卡诺图化简(2分)(3) 表达式(2分) 逻辑图(2分)2.试用3线—8线译码器74LS138和门电路实现下列函数。
(8分)Z (A 、B 、C )=AB+A C3.74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。
(8分)74LS161逻辑功能表4.触发器电路如下图所示,试根据CP 及输入波形画出输出端Q 1 、Q 2 的波形。
设各触发器的初始状态均为“0”(6分)。
CR LD CT P CT TC P Q 3 Q 2 Q 1 Q 0 0 1 1 1 1 ×111 × × 0 × 1 × × × 0 1 × × × 0 0 0 0 D 3 D2 D 1 D 0Q 3 Q 2 Q 1Q 0Q 3 Q 2 Q 1Q 0加法计数 CPAQ 1Q 2CR LD CT P CT T D 3 D 2 D 1 D 0 Q 3 Q 2 Q 1 Q 0CO 74LS161CP CP& “1” “1” “1”DCBADCAB++参考答案二、填空题(每空1分,共20分)1. 147 , 932. 高阻3.高电平或悬空 4.高5. F=6. 77. 5 , 3.6 ,0.35 , 3—188. 10111111 9. 11 ,1610. 100 11. Y1=A B; Y2=A B + AB;Y3=A B13. 5 14.低四、综合题(共30分,每题10分)1.解:(1)真值表(2分) (2)卡诺图化简(2分)( 3 ) 表达式(2分, ( 4 )逻辑图(2分) Z=B A B A ++2. 解:Z (A 、B 、C )=AB +A C =AB (C +C )+A C (B +B )=ABC +AB C +A BC= m 1+ m 3+ m 6=7 6 3 1 m m m m •••(4分)1.当74LS161从0000开始顺序计数到1010时,与非门输出“0”,清零信号到来,异步清零。
(2分)2.该电路构成同步十进制加法计数器。
(2分)CP“1” “1” “1” ZC BA“1Z一.填空题(每小题2分,共20分)1.CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将______________。
2. 写出四种逻辑函数的表示方法:_______________________________________________________________;3.逻辑电路中,高电平用1表示,低电平用0表示,则称为___逻辑;4. 把JK触发器改成T触发器的方法是_____________。
5. 组合逻辑电路是指电路的输出仅由当前的_____________决定。
6. 5个地址输入端译码器,其译码输出信号最多应有_____________个。
7. 输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做_____________。
8.一片ROM有10根地址线,8根数据输出线,ROM共有________个存储单元。
9.N个触发器组成的计数器最多可以组成_____________进制的计数器。
8. 基本RS触发器的约束条件是_____________。
二. 单项选择题:(在每小题的备选答案中选出一个正确的答案,并将正确答案的字母填入下表中对应的格子里。
每小题2分,共20题号12345678910答案A.10000000B. 000100101000C.100000000D.1001010002.已知函数F的卡诺图如图1-1, 试求其最简与或表达式3. 已知函数的反演式为,其原函数为()。
A.B.C. D.4.对于TTL数字集成电路来说,下列说法那个是错误的:(A)电源电压极性不得接反,其额定值为5V;(B)不使用的输入端接1;(C)输入端可串接电阻,但电阻值不应太大;(D)OC门输出端可以并接。
5.欲将正弦信号转换成与之频率相同的脉冲信号,应用A.T,触发器B.施密特触发器C.A/D转换器D.移位寄存器6.下列A/D转换器中转换速度最快的是()。
A.并联比较型B.双积分型C.计数型D.逐次渐近型7. 一个含有32768个存储单元的ROM,有8个数据输出端,其地址输入端有()个。
A. 10B. 11C. 12D. 88.如图1-2,在TTL门组成的电路中,与非门的输入电流为I iL≤–1mA‚I iH≤20μA。
G1输出低电平时输出电流的最大值为I OL(max)=10mA,输出高电平时最大输出电流为I OH(max)=–0.4mA 。
门G1的扇出系数是()。
A. 1B. 4C. 5D. 109.十数制数2006.375转换为二进制数是:A. 11111010110.011B. 1101011111.11C. 11111010110.11D. 1101011111.01110. TTL或非门多余输入端的处理是:A. 悬空B. 接高电平C. 接低电平D.接”1”三.电路分析题(36分)1.图3-1(a)所示电路, 移位寄存器原来的数据是,数据从Di顺序输入到移位寄存器,试问:(1) 在图3-1(b)所示输入波形作用下,在T1到T2期间,输出端X、Y的波形?(2) 该电路的逻辑功能?(12分)2.图3-2为两个时钟发生器,图中R1=510Ω, R2=10KΩ,C=0.1uF。