数字电子技术试卷和答案
数字电路试题五套(含答案)

五、用74LS161构成六进制计数器,用两种方法实现,并画出状态图。74LS161的功能表
如下所示。(16分)
六、试分析下图的逻辑电路,写出电路的驱动方程、状态方程、列出状态转换真值表、画出状态转换图,说明电路的逻辑功能。(20分)
2、1) 2)
《数字电子技术》试卷三
一、填空题(共19分,每空1分)
1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD
4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其 和 端应接电平。
2.判断函数 是否会出现竞争冒险现象。(10分)
3.用数据选择器实现函数Z=F(A,B,C)=Σm(0,2,4,5,6,7)(10分)
X2
X1
X0
D0D1D2D3D4D5D6D7
4.下列电路为几进制计数器?画出状态转换图。(12分)
5.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换表、状态转换图、说明其逻辑功能。(18分)
3.
X2
X1
X0
D0D1D2D3D4D5D6D7
4.10进制计数器。从0110 1111
5.驱动方程:J1=K1=1
J2=K2=
J3=K3=
输出方程:C=
状态方程:
从000 111
同步8进制加法计数器,当计数到111状态时C输出1
《数字电子技术》试卷五
一、填空题(20分)
1.数字信号只有和两种取值。
【精品】数字电子技术基础试卷及答案8套(可编辑

数字电子技术基础试卷及答案8套------------------------------------------作者------------------------------------------日期数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。
设各触发器初态为“0”。
AB二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。
试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。
八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。
23FM 2 M 1 F0 01 1101三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B ”,A 、B 均为两位二进制数,即A (A 1、A 0),B (B 1、B 0)。
要求用三个3输入端与门和一个或门实现。
四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。
123Y ACY ABC ABC BC Y BC ABC=⎧⎪=++⎨⎪=+⎩ 74LS138逻辑表达式和逻辑符号如下所示。
五.(15分)已知同步计数器的时序波形如下图所示。
试用维持-阻塞型D 触发器实现该计数器。
要求按步骤设计。
六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。
2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。
图5-1图5-2七.45八.(10分) 电路下如图所示,按要求完成下列问题。
1.指出虚线框T1中所示电路名称.2.对应画出V C 、V 01、A 、B 、C 的波形。
并计算出V 01波形的周期T=?。
157 6 8 42 R 1NE5553R 2C1Vc+0.01uJK 1QQ&&V CCV 01ABCC 10K10KT 1T 267数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v 。
数字电子技术参考答案

数字电子技术试卷(1)参考答案一.填空1. 1111011,7B2. 8613. 与,或,非 4. 0,1,高阻5. 真值表,逻辑图,逻辑表达式,卡诺图,波形图(时序图) 6. 波形的整形 7. 20伏8. 并行A/D ,串并行A/D ,逐次比较A/D ,双积分A/D (写出三种) 二.判断题1.× 2.√ 3.× 4.√ 5.√三.化简逻辑函数1.D B A Y +=-2.--+=D B A Y四.C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.AQ Q Qn +=-+1,A Q n =+1六.采用D 触发器,-=122Q Q D ,--=231Q Q D ,1230Q Q Q D -+=电路图略。
将非工作状态101,110,111带入方程得次态,101→001,110→101→001, 111→001,电路可以自启动。
七.f =65Hz数字电子技术(2)参考答案 一.填空题(16)1. 100011.110,23.C 2. 0,13. 当前输入,原状态4. 0,1,高阻;任何时候,只能有1个三态门被选通。
5. 有两个稳态,在触发信号作用下状态可相互转变,有记忆功能 6. 延时 7. 5.5v 8. 13二.判断题(10)1.√ 2.× 3.×4.√ 5.√三.化简题(14)1. B Y =2. -++=D A C B Y 四.(15)CD A B A Y --+= 五.(15)--+=B A Qn 11, Q B Q A Qn ---++=21六.(15)驱动方程:1,121=⊕=-K Q X J ,1,212=⊕=K Q X J逻辑功能:X=0时,同步三进制计数器;X =1时,同步三进制减法计数器。
该电路为同步三进制可逆计数器,并且能自启动。
七.(15)数字电子答案3 一.填空题(16)1. 1010110,100001102. 7 3. 16,64. 状态转换表,状态转换图,特性方程5. 06. 256×4bit 7. 5.275伏8. 转换精度,转换速度二.回答问题(10)1. 不正确。
数字电子技术考试题及答案

数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。
数字电子技术试题及参考答案

数字电子技术试题及参考答案数字电子技术试题及参考答案(第三版)《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( 147 ),作为8421BCD 码时,它相当于十进制数( 93 )。
2.三态门电路的输出有高电平、低电平和(高阻态)3种状态。
3.TTL与非门多余的输入端应接(高)。
4.TTL 集成JK 触发器正常工作时,其Rd 和Sd 端应接(低)电平。
5. 已知某函数 ))((________________------+++=D C AB D C A B F ,该函数的反函数___F =()6. 如果对键盘上108个符号进行二进制编码,则至少要( 7 )位二进制数码。
7 . 典型的TTL 与非门电路使用的电路为电源电压为( 5 )V ,其输出高电平为( 3.6 )V ,输出低电平为( 0.35 )V , CMOS 电路的电源电压为( 3 —— 18 ) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出____________________________1234567YYYYYYYY应为()。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。
该ROM有(11 )根地址线,有(16 )根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 8 )位。
11 .Y3 =( A < B )。
12 . 某计数器的输出波形如图1所示,该计数器是(八)进制计数器。
13 .驱动共阳极七段数码管的译码器的输出电平为()有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
《数字电子技术》考试试卷及参考答案

《数字电⼦技术》考试试卷及参考答案课程名称:《数字电⼦技术》(本卷满分100分,考试时间120分钟)⼀、填空题(本⼤题共11题,每空2分,共32分)1. (90.7)10=()8421BCD =()余3码。
2. 满⾜输⼊全为1,输出才为0的逻辑关系有。
3.1位数值⽐较器,⽐较结果为A>B 时,输出F= 。
4. 74148是8线-3线优先编码器,编码输⼊7I 的优先级别最⾼,0I 优先级别最低。
当使能端有效,6I =5I =0,其余编码输⼊端为1时,编码输出2F 1F 0F =。
5. TTL 与⾮门多余输⼊端的处理⽅法是。
6. TTL 与⾮门的灌电流负载发⽣在输出电平情况下,负载电流越⼤,则输出电平越⾼。
7. TTL 三态门的三种可能的输出状态分别是、和。
8. 时序电路⼀般由和两部分组成。
9. 要存储16位⼆进制信息需要个触发器。
10. 有⼀个移位寄存器,⾼位在左边,低位在右边,欲将存放在该移位寄存器中的⼆进制数乘上⼗进制数8,则需将该移位寄存器中的数左移位,需要个移位脉冲。
11. TTL 电路如图所⽰,输出端表达式为P 2= 。
⼆、选择题(本⼤题共5题,每⼩题2分,共10分)1. 触发器的1状态指的是Q 和Q 分别为()。
A.0,0B.1,1C.0,1D.1,0 2. 下列触发器中对输⼊信号有约束条件的是()。
A.基本RS 触发器 B.主从JK 触发器 C.边沿D 触发器 D.T 触发器3. 以下关于时序逻辑电路的描述不正确的是()。
A. 电路在任意时刻的输出与该时刻的输⼊信号有关 B. 输出与电路的原状态有关C. 仅仅由逻辑门电路组成的电路不是时序逻辑电路D. 含有从输出到输⼊的反馈回路4. 同步计数器和异步计数器⽐较,同步计数器的显著优点是()。
A.⼯作速度⾼B.触发器利⽤率⾼C.电路简单 D 不受CP 时钟控制. 5. 在下列电路中,不属于时序逻辑电路的是()。
A.计数器 B.寄存器 C.全加器D.分频器三、计算题(本⼤题共2题,共13分)1. (8分)⽤卡诺图化简函数F(A,B,C,D)=∑m (5,6,8,10)+∑d (0,1,2,4,13,14,15),写出其最简与-或表达式和或-与表达式。
数字电子技术试卷和答案

数字电⼦技术试卷和答案数字电⼦技术试卷(1)⼀.填空(16)1.⼗进制数123的⼆进制数是 1111011 ;⼗六进制数是 7B 。
2.100001100001是8421BCD 码,其⼗进制为 861 。
3.逻辑代数的三种基本运算是与,或和⾮。
4.三态门的⼯作状态是 0 , 1 ,⾼阻。
5.描述触发器逻辑功能的⽅法有真值表,逻辑图,逻辑表达式,卡诺图,波形图。
6.施密特触发器的主要应⽤是波形的整形。
7.设4位D/A 转换器的满度输出电压位30伏,则输⼊数字量为1010时的输出模拟电压为。
8.实现A/D 转换的主要⽅法有,,。
⼆.判断题(10)1.BCD 码即8421码(错)2.⼋位⼆进制数可以表⽰256种不同状态。
(对)3.TTL 与⾮门与CMOS 与⾮门的逻辑功能不⼀样。
()4.多个三态门的输出端相连于⼀总线上,使⽤时须只让⼀个三态门传送信号,其他门处于⾼阻状态。
(对)5.计数器可作分频器。
(对)三.化简逻辑函数(14)1.⽤公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。
解;D B A Y +=-2.⽤卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。
四.电路如图1所⽰,要求写出输出函数表达式,并说出其逻辑功能。
(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.触发器电路如图2(a ),(b )所⽰,⑴写出触发器的次态⽅程;⑵对应给定波形画出Q 端波形(设初态Q =0)(15)解;(1)AQ Q Q n +=-+1,(2)、A Q n =+1 六.试⽤触发器和门电路设计⼀个同步的五进制计数器。
(15)七.⽤集成电路定时器555所构成的⾃激多谐振荡器电路如图3所⽰,试画出V O ,V C 的⼯作波形,并求出振荡频率。
(15)数字电⼦技术试卷(2)三.填空(16)1.⼗进制数35.85的⼆进制数是;⼗六进制数是。
数电试题及答案(五套)。

《数字电子技术基础》试题一一、填空题(22分每空2分)1、, .2、JK触发器的特性方程为:。
3、单稳态触发器中,两个状态一个为态,另一个为态。
多谐振荡器两个状态都为态,施密特触发器两个状态都为态.4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无关.5、某数/模转换器的输入为8位二进制数字信号(D7~D0),输出为0~25。
5V的模拟电压。
若数字信号的最低位是“1”其余各位是“0",则输出的模拟电压为。
6、一个四选一数据选择器,其地址输入端有个.二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y(A,B,C,D)=∑m(0,1,2,3,4,5,6,7,13,15)2)利用代数法化简逻辑函数,必须写出化简过程3)三、画图题(10分每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0)。
1、2、四、分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
(8分)六、分析画图题(8分)画出下图所示电路在作用下,输出电压的波形和电压传输特性74LS138功能表如下:输入输出G1 G2A G2B C B A Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7×H ×××H L ××H L LH L LH L L ×××××××××L L LL L HL H LL H HH H H H H H H HH H H H H H H HH H H H H H H HL H H H H H H HH L H H H H H HH H L H H H H HH H H L H H H H74LS161功能表《数字电子技术基础》试题一答案一、填空题(22分每空2分) 1、A , 2、3、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分 每小题5分)1)Y (A,B ,C ,D )=∑m (0,1,2,3,4,5,6,7,13,15)= 2)3)1、 1、(6分)2、(111、(20分)1)根据题意,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、绿三个批示灯的 状态,“1”表示亮,“0”表示灭.(2)由真值表列出逻辑函数表达式为:(3)根据逻辑函数表达式,选用译码器和与非门实现,画出逻辑电路图。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
6.单稳态触发器的主要应用是延时。
7.设6位D/A转换器的满度输出电压位6.3伏,则输入数字量为110111,输出模拟电压为
。
8.一个8K字节的EPROM芯片,它的地址输入端的个数是13。
判断题(10)
1.数字电路中,化简逻辑函数的目的是为了所设计的逻辑电路更简单,更经济,而且其功能不变。(对)
2.二进制数1001和二进制代码1001都表示十进制数。(错)
3.触发器的输出状态完全由输入信号决定。(错)
4.模拟量送入数字电路前,须经A/D转换。(对)
5.多谐振荡器常作为脉冲信号源使用。(对)
三.化简逻辑函数(14)
1.用公式法化简 ,化为最简与或表达式。
2.用卡诺图化简 ,化为最简与或表达式。
4.描述触发器逻辑功能的方法有。
5.若Q=1,J=0,K=1,则 。。
6.设ROM地址为 ,输出为 ,则ROM的容量为。
7.一个8位二进制D/A转换器的分辨率为0.025,则输入数字量为11010011时,输出模拟电压为。
8.和是衡量A/D、D/A转换器性能优劣的主要指标。
五.回答问题(10)
1.已知XY=XZ,则Y=Z,正确吗?为什么?
c)一个逻辑函数全部最大项之积恒等于1
d)一个逻辑函数全部最大项之积恒等于0
2)、已知R、S是与非门构成的基本RS触发器的输入端,则约束条件为——。
a)R+S=1b)R+S=0
c)RS=1d)RS=0
3)、若JK触发器的原状态为0,欲在CP作用后仍保持为0状态,则激励函数JK的值应是——。
a)J=1,K=1b)J=0,K=0
1.十进制数3.5的二进制数是;8421BCD码是。
2.在 的结果是。
3.D触发器的状态方程为,如果用D触发器来实现T触发器的功能,则T、D间的关系为。
4.一个64选1的数据选择器,它的选择控制端有个。
5.6位D/A转换器满度输出电压为10伏,输入数字为001010时对应的输出模拟电压为
伏。
6.一片64K×8存储容量的只读存储器ROM,有条地址线,有
2、(3D.BE)16=( )2=( )10
3、( 25.7)10=( )2=()16
4、( 010110000111)8421BCD=( )8
5、(-00101B)原码=( )反码=( )补码
二、选择填空题(12)
1)、以下的说法中,——是正确的。
a)一个逻辑函数全部最小项之和恒等于0
b)一个逻辑函数全部最大项之和恒等于0
四.分析图1所示电路,要求列出 的逻辑表达式和真值表,并说出电路的逻辑功能指出输入变量和输出函数的含义。(15)
五.触发器电路如图2(a),(b)所示,⑴写出触发器的次态方程;⑵对应给定波形画出Q端波形(设初态Q=0)(15)
六.试用D触发器及少量门器件设计,状态转换图为①→②→③模为3的同步计数器。要求有设计过程。(15)
条数据线。
7.由555定时器构成的单稳态触发器,输出脉宽 。
8.和是衡量A/D、D/A转换器性能优劣的主要指标。
七.回答问题(10)
1.已知XY=XZ,则Y=Z,正确吗?为什么?
2.已知X+Y=XY,则X=Y,正确吗?为什么?
三.化简逻辑函数(14)
1.用公式法化简 ,化为最简与或表达式。
2.用卡诺图化简 ,化为最简与或表达式。
8.通常DAC中的输出端运算放大器作用是()
①倒相②放大
③积分④求和
9.16个触发器构成计数器,该计数器可能的最大计数模值是( )
①16②32
③162④216
10.一个64选1的数据选择器有()个选择控制信号输入端。( )
①6②16
③32④64
二.判断题(20分)
1.两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器()
四.设计一个8421码的检码电路。要求当输入大于等于3、小于等于7时电路输出为1,否则电路输出为0。要求列出真值表,写出逻辑函数式,画出逻辑图。(15)
五.触发器电路如图1(a),(b)所示,⑴写出触发器的次态方程;⑵对应给定波形画出Q端波形(设初态Q=0)。(15)
六.分析图2电路实现何种逻辑功能,其中X是控制端,对X=0和X=1分别分析,设初态为 。(要求写出电路方程,列出状态转换表或图,说明其逻辑功能,并说明电路能否自启动)(15)
a)一个逻辑函数全部最小项之和恒等于0
b)一个逻辑函数全部最大项之和恒等于0
c)一个逻辑函数全部最大项之积恒等于1
d)一个逻辑函数全部最大项之积恒等于0
2)、若将一个TTL异或门(输入端为A、B)当作反相器使用,则A、B端应——连接。
a)A或B有一个接1b)A或B有一个接0
c)A和B并联使用d)不能实现
数字电子技术试卷(1)
一.填空(16)
1.十进制数123的二进制数是1111011;十六进制数是7B。
2.100001100001是8421BCD码,其十进制为861。
3.逻辑代数的三种基本运算是与,或和非。
4.三态门的工作状态是0,1,高阻。
5.描述触发器逻辑功能的方法有真值表,逻辑图,逻辑表达式,卡诺图,波形图。
解; , ,全加器,Y为和, 为进位。
五.触发器电路如图2(a),(b)所示,⑴写出触发器的次态方程;⑵对应给定波形画出Q端波形(设初态Q=0)(15)
解;(1) ,(2)、
六.试用触发器和门电路设计一个同步的五进制计数器。(15)
七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出VO,VC的工作波形,并求出振荡频率。(15)
①abcd②bcda
③cbad④badc
5.以下各种ADC中,转换速度最慢的是()
①并联比较型②逐次逼进型
③双积分型④以上各型速度相同
6.一个时钟占空比为1:4,则一个周期内高低电平持续时间之比为()
①1:3②1:4
③1:5④1:6
7.当三态门输出高阻状态时,输出电阻为()
①无穷大②约100欧姆
③无穷小④约10欧姆
数字电子技术试卷(06)
一、数制转换(12)
1、(10010111)2=()16=( )10
2、(8C)16=( )2=( )10
3、(127)10=( )2=()16
4、( 110101.11)8=( )16
5、(-1101B)原码=( )反码=( )补码
二、选择填空题(12)
1)、以下的说法中,——是正确的。
七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出VO,VC的工作波形,并求出振荡频率。(15)
数字电子技术试卷5
一.选择题(从每小题的四个备选答案中,选出一个正确答案,并将其号码填在括号内,每小题2分,共20分)
1.将十进制数(3.5)10转换成二进制数是()
①11.11②10.11
七.试用8选1数据选择器和74LS161芯片设计序列信号发生器。芯片引脚图如图3所示,序列信号为11001101(左位为先)。(15)
数字电子技术试卷(3)
四.填空(16)
1.十进制数86的二进制数是;8421BCD码是。
2.在Y=AB+CD的真值表中,Y=1的状态有个。
3.4位二进制数码可以编成个代码,用这些代码表示0~9十进制输的十个数码,必须去掉代码。
③10.01④11.10
2.三变量函数 的最小项表示中不含下列哪项()
①m2②m5
③m3④m7
3.一片64k×8存储容量的只读存储器(ROM),有( )
①64条地址线和8条数据线②64条地址线和16条数据线
③16条地址线和8条数据线④16条地址线和16条数据线
4.在ADC工作过程中,包括保持a,采样b,编码c,量化d四个过程,他们先后顺序应该是[ ]
2.三态门输出为高阻时,其输出线上电压为高电平( )
3.前进位加法器比串行进位加法器速度慢( )
4.译码器哪个输出信号有效取决于译码器的地址输入信号( )
5.五进制计数器的有效状态为五个()
6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。()
7.当时序逻辑电路存在无效循环时该电路不能自启动()
8.RS触发器、JK触发器均具有状态翻转功能()
9.D/A的含义是模数转换()
10.构成一个7进制计数器需要3个触发器()
三、简答题(每小题5分,共10分)
1.用基本公式和定理证明下列等式:
。
2请写出RS、JK触发器的状态转移方程,并解释为什么有的触发器有约束方程。
四.用卡诺图化简以下逻辑函数 (每小题5分,共10分)
七、如图所示,用555定时器接成的施密特触发器电路中,试求:(16)
(1)当VCC=12V,而且没有外接控制电压时,VT+、VT-及ΔVT值。
(2)当VCC=9V,外接控制电压VCO=5V时,VT+、VT-及ΔVT各为多少。
电子技术试卷(07)
二、数制转换(12)
1、(1101101)2=( )16=( )10
2.五位环形计数器的时钟频率为10KHz,其输出波形的频率是多少?
三.化简逻辑函数(14)
1.用公式法化简 ,化为最简与或表达式。
2.用卡诺图化简 ,化为最简与或表达式。
四.由双4选1数据选择器组成的电路如图1所示,①写出 的表达式。
②列出 的真值表。(15)
五.某室由3台计算机工作站,请用红、黄、绿3种指示灯设计一个监视电路,要求:3台计算机正常工作时,绿灯亮;只一台出故障时黄灯亮;有两台出故障时,红灯亮;若3台计算机同时出故障时,则黄灯和红灯都亮。试用门电路设计。要求:列出真值表,写出逻辑函数式,画出逻辑电路图。(15)