数字电子技术试卷及答案
数字电路试题五套(含答案)

五、用74LS161构成六进制计数器,用两种方法实现,并画出状态图。74LS161的功能表
如下所示。(16分)
六、试分析下图的逻辑电路,写出电路的驱动方程、状态方程、列出状态转换真值表、画出状态转换图,说明电路的逻辑功能。(20分)
2、1) 2)
《数字电子技术》试卷三
一、填空题(共19分,每空1分)
1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD
4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其 和 端应接电平。
2.判断函数 是否会出现竞争冒险现象。(10分)
3.用数据选择器实现函数Z=F(A,B,C)=Σm(0,2,4,5,6,7)(10分)
X2
X1
X0
D0D1D2D3D4D5D6D7
4.下列电路为几进制计数器?画出状态转换图。(12分)
5.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换表、状态转换图、说明其逻辑功能。(18分)
3.
X2
X1
X0
D0D1D2D3D4D5D6D7
4.10进制计数器。从0110 1111
5.驱动方程:J1=K1=1
J2=K2=
J3=K3=
输出方程:C=
状态方程:
从000 111
同步8进制加法计数器,当计数到111状态时C输出1
《数字电子技术》试卷五
一、填空题(20分)
1.数字信号只有和两种取值。
【精品】数字电子技术基础试卷及答案8套(可编辑

数字电子技术基础试卷及答案8套------------------------------------------作者------------------------------------------日期数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。
设各触发器初态为“0”。
AB二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。
试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。
八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。
23FM 2 M 1 F0 01 1101三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B ”,A 、B 均为两位二进制数,即A (A 1、A 0),B (B 1、B 0)。
要求用三个3输入端与门和一个或门实现。
四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。
123Y ACY ABC ABC BC Y BC ABC=⎧⎪=++⎨⎪=+⎩ 74LS138逻辑表达式和逻辑符号如下所示。
五.(15分)已知同步计数器的时序波形如下图所示。
试用维持-阻塞型D 触发器实现该计数器。
要求按步骤设计。
六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。
2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。
图5-1图5-2七.45八.(10分) 电路下如图所示,按要求完成下列问题。
1.指出虚线框T1中所示电路名称.2.对应画出V C 、V 01、A 、B 、C 的波形。
并计算出V 01波形的周期T=?。
157 6 8 42 R 1NE5553R 2C1Vc+0.01uJK 1QQ&&V CCV 01ABCC 10K10KT 1T 267数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v 。
数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。
A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。
A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。
A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。
A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。
A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。
A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。
答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。
答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。
数字电子技术考试题及答案

数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。
数字电子技术测试试卷与答案精选全文完整版

可编辑修改精选全文完整版附录D 模拟试卷及参考答案D.1 模拟试卷一、填空(共10小题,每空2分,共40分)1、(8C.4)16 = ( )10 =( )8=( )2421BCD 。
2、将160个字符用二进制编码,至少需要( )位二进制码。
3、已知F =A(B +C)+A +C ,则其对偶式为( );其反函数为( )。
(直接用对偶规则和反演规则)。
4、已知TTL 与非门参数V CC =+5V ,U OH =3.6V ,U OL =0.4V ,U OFF =1.1V ,U ON =1.4V ,高电平输入时的抗干扰容限U NH 为( )。
5、连续异或1999个“1”的结果是( )。
6、如图D.1所示电路的输出函数F 为( )。
(化成最简“与或”式)F图D.1 题一(6)图7、图D.2为三态非门构成的电路,试根据输入条件填写表中的F 栏。
图D.2 题一(7)图表D.1题一(7)真值表D 1EN 1D 2EN 2F8、设计模值为61的自然二进制码计数器、十进制计数器和余3 BCD码计数器分别需要()级、()级和()级触发器。
一个五位二进制加法计数器,由00000状态开始,问经过109个输入脉冲后,此计数器的状态为()。
9、用()片1024×4位的RAM可组成8K×8位的RAM,需要增加()条地址线、()条数据线。
10、在10位的倒T型电阻网络D/A转换器中,若U REF = ─10V,该D/A转换器能分辨的最小输出电压U LSB=()mV。
二、选择题(共10小题,每小题2分,共20分)1、有符号位二进制数的补码为(10011),则对应的十进制数为()。
A、-29B、+13C、-13D、-32、下列说法正确的是()。
A、n个变量所构成的全部最小项之和恒等于0B、n个变量所构成的全部最大项之和恒等于0C、n个变量所构成的全部最小项之积恒等于1D、n个变量所构成的全部最大项之积恒等于03、下列说法正确的是()。
数字电子技术试题及答案试题库

数字电子技术根底试题〔一〕一、填空题 : 〔每空1分,共10分〕1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:〔〕图。
图 12.以下几种TTL电路中,输出端可实现线与功能的电路是〔〕。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是〔〕。
A、通过大电阻接地〔>1.5KΩ〕B、悬空C、通过小电阻接地〔<1KΩ〕D、通过电阻接V CC4.图2所示电路为由555定时器构成的〔〕。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路〔〕。
图2A、计数器B、存放器C、译码器D、触发器6.以下几种A/D转换器中,转换速度最快的是〔〕。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.*电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为〔〕。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用〔〕。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、逻辑函数与其相等的函数为〔〕。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有〔〕个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简〔每题5分,共10分〕1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析以下电路。
《数字电子技术》考试试卷及参考答案

《数字电⼦技术》考试试卷及参考答案课程名称:《数字电⼦技术》(本卷满分100分,考试时间120分钟)⼀、填空题(本⼤题共11题,每空2分,共32分)1. (90.7)10=()8421BCD =()余3码。
2. 满⾜输⼊全为1,输出才为0的逻辑关系有。
3.1位数值⽐较器,⽐较结果为A>B 时,输出F= 。
4. 74148是8线-3线优先编码器,编码输⼊7I 的优先级别最⾼,0I 优先级别最低。
当使能端有效,6I =5I =0,其余编码输⼊端为1时,编码输出2F 1F 0F =。
5. TTL 与⾮门多余输⼊端的处理⽅法是。
6. TTL 与⾮门的灌电流负载发⽣在输出电平情况下,负载电流越⼤,则输出电平越⾼。
7. TTL 三态门的三种可能的输出状态分别是、和。
8. 时序电路⼀般由和两部分组成。
9. 要存储16位⼆进制信息需要个触发器。
10. 有⼀个移位寄存器,⾼位在左边,低位在右边,欲将存放在该移位寄存器中的⼆进制数乘上⼗进制数8,则需将该移位寄存器中的数左移位,需要个移位脉冲。
11. TTL 电路如图所⽰,输出端表达式为P 2= 。
⼆、选择题(本⼤题共5题,每⼩题2分,共10分)1. 触发器的1状态指的是Q 和Q 分别为()。
A.0,0B.1,1C.0,1D.1,0 2. 下列触发器中对输⼊信号有约束条件的是()。
A.基本RS 触发器 B.主从JK 触发器 C.边沿D 触发器 D.T 触发器3. 以下关于时序逻辑电路的描述不正确的是()。
A. 电路在任意时刻的输出与该时刻的输⼊信号有关 B. 输出与电路的原状态有关C. 仅仅由逻辑门电路组成的电路不是时序逻辑电路D. 含有从输出到输⼊的反馈回路4. 同步计数器和异步计数器⽐较,同步计数器的显著优点是()。
A.⼯作速度⾼B.触发器利⽤率⾼C.电路简单 D 不受CP 时钟控制. 5. 在下列电路中,不属于时序逻辑电路的是()。
A.计数器 B.寄存器 C.全加器D.分频器三、计算题(本⼤题共2题,共13分)1. (8分)⽤卡诺图化简函数F(A,B,C,D)=∑m (5,6,8,10)+∑d (0,1,2,4,13,14,15),写出其最简与-或表达式和或-与表达式。
数字电子技术试卷和答案

数字电⼦技术试卷和答案数字电⼦技术试卷(1)⼀.填空(16)1.⼗进制数123的⼆进制数是 1111011 ;⼗六进制数是 7B 。
2.100001100001是8421BCD 码,其⼗进制为 861 。
3.逻辑代数的三种基本运算是与,或和⾮。
4.三态门的⼯作状态是 0 , 1 ,⾼阻。
5.描述触发器逻辑功能的⽅法有真值表,逻辑图,逻辑表达式,卡诺图,波形图。
6.施密特触发器的主要应⽤是波形的整形。
7.设4位D/A 转换器的满度输出电压位30伏,则输⼊数字量为1010时的输出模拟电压为。
8.实现A/D 转换的主要⽅法有,,。
⼆.判断题(10)1.BCD 码即8421码(错)2.⼋位⼆进制数可以表⽰256种不同状态。
(对)3.TTL 与⾮门与CMOS 与⾮门的逻辑功能不⼀样。
()4.多个三态门的输出端相连于⼀总线上,使⽤时须只让⼀个三态门传送信号,其他门处于⾼阻状态。
(对)5.计数器可作分频器。
(对)三.化简逻辑函数(14)1.⽤公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。
解;D B A Y +=-2.⽤卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。
四.电路如图1所⽰,要求写出输出函数表达式,并说出其逻辑功能。
(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.触发器电路如图2(a ),(b )所⽰,⑴写出触发器的次态⽅程;⑵对应给定波形画出Q 端波形(设初态Q =0)(15)解;(1)AQ Q Q n +=-+1,(2)、A Q n =+1 六.试⽤触发器和门电路设计⼀个同步的五进制计数器。
(15)七.⽤集成电路定时器555所构成的⾃激多谐振荡器电路如图3所⽰,试画出V O ,V C 的⼯作波形,并求出振荡频率。
(15)数字电⼦技术试卷(2)三.填空(16)1.⼗进制数35.85的⼆进制数是;⼗六进制数是。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
111
9.某计数器的状态转换图如下,
其计数的容量为(
)
A. 八 B. 五
C. 四
D. 三
10.已知某触发的特性表如下(A、B为触发器的输入)其输出信号的
逻辑表达式为(
)。
A B Qn+1 说明
0 0 Qn 保持
0 1 0 置0
1 0 1 置1
1 1 Qn 翻转
A. Qn+1 =A
B.
C.
D. Qn+1 = B
1、逻辑变量的取值,1比0大。(
)
2、D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小(
)。
3.八路数据分配器的地址输入(选择控制)端有8个。(
)
4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。(
)
5、利用反馈归零法获得N 进制计数器时,若为异步置零方式,则
状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。(
2.该电路构成同步十进制加法计数器。(2分) 3.状态图(4分) 0000 0001 1001 1000 1010 0011
0111 0010 0101 0110 0100 8 7 6 5 4 2 3 1 9 10
4.Q1、Q2的波形各3分。 CP A Q1
Q2
Q0
Q3 Q2 Q1 Q0
0 × × × × 0 0 0 0 CO
1 0 ××
D3
D2
D1
74LS161 CP
1
1
0
× × D0
CP
1 1 ×0
× Q3 Q2 Q1 &
11 11
Q0 Q3
Q2
Q1
“1” “1” “1”
Q0
加法计数
4.触发器电路如下图所示,试根据CP及输入波形画出输出端Q1 、Q2 的波形。设各触发器的初始状态均为“0”(6分)。
STA Y7 Y5 Y6 Y4 Y3 Y2 Y1 Y0 STC STB A0 A1 A2 74LS138
3.74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分析
下列电路是几进制计数器,并画出其状态图。(8分)
74LS161逻辑功能表
CTP CTT
CP
Q3
Q2
Q1
CR LD CTP CTT D3 D2 D1 D0
3.十六路数据选择器的地址输入(选择控制)端有( )个。
A.16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0, 在4个移位脉冲CP作用下,四位数据的移位过程是( )。
A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000
A.F(A,B,C)=∑m(0,2,4) B. (A,B,C)=∑m(3,5,6,7) C.F(A,B,C)=∑m(0,2,3,4) D. F(A,B,C)=∑m(2,4,6, 7) 2.8线—3线优先编码器的输入为I0—I7 ,当优先级别最高的I7有效时, 其输出的值是( )。
A.111 B. 010 C. 000 D. 101
码. (
)
四、综合题(共30分)
1.对下列Z函数要求:(1)列出真值表;(2)用卡诺图化简;(3)
画出化简后的逻辑图。(8分)
Z=
BC=0
(1)真值表 (2分)
(2)卡诺图化简(2分)
(3) 表达式(2分)
逻辑图(2分)
2.试用3线—8线译码器74LS138和门电路实现下列函数。(8分) Z(A、B、C)=AB+C
)
6.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字
信号。(
)
7 . 约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简
时,可将约束项当作1,也可当作 0。(
)
8 . 时序电路不含有记忆功能的器件。(
)
9 . 计数器除了能对输入脉冲进行计数,还能作为分频器用。( )
10.优先编码器只对同时输入的信号中的优先级别最高的一个信号编
11. 有一个4位的D/A转换器,设它的满刻度输出电压为10V,当
输入数字量为1101时,输出电压为(
)。
A. 8.125V
B.4V C. 6.25V
D.9.375V
12.函数F=AB+BC,使F=1的输入ABC组合为(
)
A.ABC=000
B.ABC=010 C.ABC=101
D.
ABC=110
13.已知某电路的真值表如下,该电路的逻辑表达式为(
)。
6. 如果对键盘上108个符号进行二进制编码,则至少要(
)位二
进制数码。
7. 典型的TTL与非门电路使用的电路为电源电压为( )V,其输出高电
平为( )V,输出低电平为( )V, CMOS电路的电源电压为(
)V。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为
A2A1A0=110时,输出 应为(
)。
A. B. C. D.
ABCYABCY 00001000 00111011 01001101 01111111
14.四个触发器组成的环行计数器最多有( )个有效状态。
A.4
B. 6
C. 8
D. 16
三、判断说明题(本大题共2小题,每小题5分,共10分)
(判断下列各题正误,正确的在题后括号内打“√”,错误的 打“×”。)
1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(
),作为8421BCD码时,它相当于十进制数(
)。
2.三态门电路的输出有高电平、低电平和( )3种状态。
3.TTL与非门多余的输入端应接( )。
4.TTL集成JK触发器正常工作时,其和端应接( )电平。
5. 已知某函数,该函数的反函数=(
C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111
5.已知74LS138译码器的输入三个使能端(E1=1, E2A = E2B=0)时, 地址码A2A1A0=011,则输出 Y7 ~Y0是( ) 。
A. 11111101 B. 10111111 C. 11110111 D. 11111111
AB
Z
C
00
0
0
00
1
1
01
1
0
01
×
1
10
1
0
10
1
1
11
0
0
11
×
1
1 0 BC A 01 00 10 11 × × 1 1
1 1
( 3 ) 表达式(2分, 逻辑图(2分)
Z==A⊕B+C =1 ≥1 Z C B A
BC=0
2. 解:Z(A、B、C)=AB+C=AB(C+)+C(B+) =ABC+AB+BC+C STA Y7 Y5 Y6 Y4 Y3 Y2 Y1 Y0 STC STB A0 A1 A2 74LS138 C B A “1” &
6. 一只四输入端或非门,使其输出为1的输入变量取值组合有(
)种。
A.15
B.8
C.7
D.1
7. 随机存取存储器具有(
)功能。
A.读/写 B.无读/写 C.只读
D.只写
8.N个触发器可以构成最大计数长度(进制数)为(
)的计数
器。
A.N
B.2N
C.N2
D.2N
000
001
010
011
100
101
110
)。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节
的ROM。该ROM有( )根地址线,有( )根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )
位。
11. 下图所示电路中, Y1=( )。
);Y2 =(
);Y3 =(
A
B Y1 Y2 Y3
12. 某计数器的输出波形如图1所示,该计数器是( 数器。
(4)
Z
= m 1+ m 3+ m 6+ m 7
=
(4分)
分)
CR LD CTP CTT D3 D2 D1 D0
Q3 Q2 Q1 Q0 CO 74LS161 CP CP & “1” “1” “1”
3.解:
1.当74LS161从0000开始顺序计数到1010时,与非门输 出“0”,清零信号到来,异步清零。(2分)
大学《数字电子技术》试卷
姓名:__ _______ 班级:__________ 考号:___________ 成 绩:____________
本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方 式:闭卷
题 号
一
二
三
四四四四
总
(1) (2) (3) (4) 分
得 分
一、填空题(每空1分,共20分)
CP A Q1
Q2
《数字电子技术》A卷标准答案
一、填空题(每空1分,共20分) 1. 147 , 93
2. 高阻3. 高电平或悬空来自4. 高5. =
6. 7
7. 5 , 3.6 ,0.35 , 3—18
8. 10111111
9. 11 ,16
10. 100
11. Y1=A B; Y2=A B + A
)进制计
13.驱动共阳极七段数码管的译码器的输出电平为( )有效。