存储器 练习题答案

合集下载

计算机组成课后习题答案

计算机组成课后习题答案
分类
闪存可以分为NOR Flash和NAND Flash两种类型。
工作原理
闪存的主要功能是可擦写、非易失性存储数据。NOR Flash读取速度快,适用于代码存储;NAND Flash容量大 、成本低,适用于大量数据的存储。闪存的擦除和编程操作需要特定的电压和时序。
04
输入输出设备
键盘的工作原理与分类
THANKS
感谢观看
成字符或汉字。
05
数据传输方式
并行传输与串行传
并行传输
指数据以多个通道同时传输,适用于近距离、高速传输,如 CPU与内存之间的数据交换。
串行传输
指数据一位一位地顺序传输,适用于远距离、低速传输,如 网络通信。
数据传输速率
数据传输速率
指单位时间内传输的数据量,通常以比特率(bit per second)表示。
影响数据传输速率的因素
包括信号带宽、信噪比、误码率等。
数据传输过程中的同步与异步问题
同步传输
指发送方和接收方的时钟信号保持同 步,适用于高速数据传输。
异步传输
指发送方和接收方的时钟信号不需同 步,适用于低速数据传输。
06
操作系统基础知识
操作系统的功能与分类
要点一
功能
操作系统是计算机系统的核心软件,负责管理计算机硬件 和软件资源,提供用户与计算机交互的界面。
硬盘的分类与工作原理
分类
硬盘可以分为机械硬盘(HDD)和固态硬盘(SSD)。
工作原理
硬盘的主要功能是永久存储数据。HDD采用磁记录技术,将数据以磁道的形式存 储在旋转的盘片上;SSD则采用闪存技术,通过电子方式存储数据。HDD的读取 速度较慢,但价格较低;SSD的读取速度较快,但价格较高。

计算机内存测试题目及答案

计算机内存测试题目及答案

计算机内存测试题目及答案1. 什么是计算机内存?答:计算机内存是一种用来存储程序、数据和操作结果的物理设备,也被称为主存或随机存取存储器(RAM)。

2. 什么是内存地址?答:内存地址是用来唯一标识内存中每个存储单元的数字。

3. 内存大小的单位是什么?答:内存大小的单位通常是字节(Byte),常见的内存容量单位还包括千字节(KB)、兆字节(MB)、千兆字节(GB)、和太字节(TB)。

4. 什么是内存读写速度?答:内存读写速度是指计算机从内存中读取数据或向内存写入数据时所需的时间。

5. 什么是内存的带宽?答:内存的带宽是指在一定时间内传输数据的能力,通常以每秒传输的位数来衡量,单位为兆字节每秒(MB/s)或千兆字节每秒(GB/s)。

6. 什么是内存的时序?答:内存的时序是指内存存取数据的时序规范,包括读写时序、时钟频率、延迟等参数。

7. 什么是内存的 ECC 功能?答:ECC(Error Correcting Code)功能是一种用于检测和纠正内存中的错误的技术,能够提高内存的可靠性。

8. 什么是内存的刷新?答:内存的刷新是指定时扫描内存,检查并修复储存数据中的错误。

9. 什么是内存的缓存?答:内存的缓存是一种高速缓存,用于暂存计算机最常用的数据和指令,以提高访问速度。

10. 什么是内存的双通道模式?答:内存的双通道模式是指计算机使用两个内存通道同时进行数据传输,以提高带宽和性能。

11. 什么是内存的频率?答:内存的频率是指内存模块运行的时钟速度,通常以兆赫兹(MHz)表示。

12. 什么是内存的延迟?答:内存的延迟是指访问内存所需的时间延迟,通常以CL值表示,值越低表示延迟越小。

13. 如何测试计算机的内存稳定性?答:可以使用内存测试软件(如MemTest86+)对计算机的内存进行稳定性测试,检测是否存在错误或故障。

14. 如何选择适合的内存模块?答:在选择内存模块时,需要考虑主板的支持情况、内存类型(如DDR3或DDR4)、内存容量和频率等因素。

课后习题答案第8章_存储器和可编程逻辑器件

课后习题答案第8章_存储器和可编程逻辑器件

第8章半导体存储器和可编程逻辑器件8-1存储器按读写功能以及信息的可保存性分别分为哪几类?并简述各自的特点。

解答:存储器按读写功能可分为只读存储器(ROM)和随机存储器(RAM)。

随机存取存储器在工作过程中,既可从其任意单元读出信息,又可以把外部信息写入任意单元。

因此,它具有读、写方便的优点,但由于具有易失性,所以不利于数据的长期保存。

只读存储器在正常工作时其存储的数据固定不变,只能读出,不能随时写入。

ROM为非易失性器件,当器件断电时,所存储的数据不会丢失。

存储器按信息的可保存性可分为易失性存储器和非易失性存储器。

易失性存储器在系统关闭时会失去存储的信息,它需要持续的电源供应以维持数据。

非易失存储器在系统关闭或无电源供应时仍能保持数据信息。

8-2什么是SRAM?什么是DRAM?它们在工作原理、电路结构和读/写操作上有何特点?解答:SRAM(Static Random Access Memory)为静态随机存储器,其存储单元是在静态触发器的基础上附加控制电路构成的。

DRAM(Dynamic Random Access Memory)为动态随机存储器,常利用MOS管栅极电容的电荷存储效应来组成动态存储器,为了避免存储信息的丢失,必须定时地对电路进行动态刷新。

SRAM的数据由触发器记忆,只要不断电,数据就能保存,但其存储单元所用的管子数目多,因此功耗大,集成度受到限制。

DRAM一般采用MOS管的栅极电容来存储信息,由于电荷保存时间有限,为避免存储数据的丢失,必须由刷新电路定期刷新,但其存储单元所用的管子数目少,因此功耗小,集成度高。

SRAM速度非常快,但其价格较贵;DRAM的速度比SRAM慢,不过它比ROM 快。

8-3若RAM的存储矩阵为256字⨯4位,试问其地址线和数据线各为多少条?解答:存储矩阵为256字⨯4位的RAM地址线为8根,数据线为4根。

8-4某仪器的存储器有16位地址线,8位数据线,试计算其最大存储容量是多少?解答:最大存储容量为216⨯8=524288=512k bit(位)8-5用多少片256⨯4位的RAM可以组成一片2K⨯8位的RAM?试画出其逻辑图。

第四章 操作系统存储管理(练习题答案)

第四章 操作系统存储管理(练习题答案)

第四章存储管理1. C存储管理支持多道程序设计,算法简单,但存储碎片多。

A. 段式B. 页式C. 固定分区D. 段页式2.虚拟存储技术是 B 。

A. 补充内存物理空间的技术B. 补充相对地址空间的技术C. 扩充外存空间的技术D. 扩充输入输出缓冲区的技术3.虚拟内存的容量只受 D 的限制。

A. 物理内存的大小B. 磁盘空间的大小C. 数据存放的实际地址D. 计算机地址位数4.动态页式管理中的 C 是:当内存中没有空闲页时,如何将已占据的页释放。

A. 调入策略B. 地址变换C. 替换策略D. 调度算法5.多重分区管理要求对每一个作业都分配 B 的内存单元。

A. 地址连续B. 若干地址不连续C. 若干连续的帧D. 若干不连续的帧6.段页式管理每取一数据,要访问 C 次内存。

A. 1B. 2C. 3D. 47.分段管理提供 B 维的地址结构。

A. 1B. 2C. 3D. 48.系统抖动是指 B。

A. 使用计算机时,屏幕闪烁的现象B. 刚被调出内存的页又立刻被调入所形成的频繁调入调出的现象C. 系统盘不干净,操作系统不稳定的现象D. 由于内存分配不当,造成内存不够的现象9.在 A中,不可能产生系统抖动现象。

A. 静态分区管理B. 请求分页式管理C. 段式存储管理D. 段页式存储管理10.在分段管理中 A 。

A. 以段为单元分配,每段是一个连续存储区B. 段与段之间必定不连续C. 段与段之间必定连续D. 每段是等长的11.请求分页式管理常用的替换策略之一有 A 。

A. LRUB. BFC. SCBFD. FPF12.可由CPU调用执行的程序所对应的地址空间为 D 。

A. 名称空间B. 虚拟地址空间C. 相对地址空间D. 物理地址空间13. C 存储管理方式提供二维地址结构。

A. 固定分区B. 分页C. 分段D. 物理地址空间14.当程序经过编译或者汇编以后,形成了一种由机器指令组成的集合,被称为B 。

A. 源程序B. 目标程序C. 可执行程序D. 非执行程序15.目录程序指令的顺序都以0作为一个参考地址,这些地址被称为 A 。

第2章(计算机组成原理) 练习题、参考答案

第2章(计算机组成原理) 练习题、参考答案

第2章练习题参考答案一、判断题(正确Y,错误N)1. CPU在很大程度上决定了计算机的性能,CPU的运算速度又与CPU的工作频率密切相关。

因此,在其它配置相同时,使用主频为500MHz的Pentium4作为CPU 的PC机,比使用主频为1GHz Pentium4作为CPU的PC机速度快。

N2. 近年来,PC机中使用的1394接口比USB传输速度更快。

Y3. Cache存储器的存取速度比主存储器要快得多。

因此,为了提高程序的运行速度,在软件开发时,应尽可能多地使用Cache存储器。

N4. 主存储器在物理结构上由若干插在主板上的内存条组成。

目前,内存条上的芯片一般选用DRAM而不采用SRAM。

Y5. 在Pentium处理器中,整数ALU和浮点运算器可以分别对整数和实数同时进行运算处理。

Y6. RAM是随机存取存储器的缩写,其中“随机”的含义是:不论从(向)哪个地址读出或写入数据,所需时间都是相同的。

N7. 3.5英寸软盘的角上有一个小口,当滑动保护片将其盖住时,软盘就不能进行读写操作了。

N8. CPU工作时,它所执行的指令和处理的数据都是直接从磁盘或光盘中取出,处理结果也直接存入磁盘。

N9. 一般情况下,计算机加电后自动执行BIOS中的程序,将所需的操作系统软件装载到内存中,这个过程称为“自举”或“引导”。

Y10. 若某台PC机主板上的CMOS信息丢失,则该机器将不能正常运行,此时只要将其他计算机中的CMOS信息写入后,该机器便能正常运行。

N11. BIOS芯片和CMOS芯片实际上是一块芯片的两种叫法,是启动计算机工作的重要部件。

N12. 一个完整的计算机系统的两个基本组成部分是操作系统和数据库系统.N13. USB接口是一种高速的并行接口。

N14. 计算机中总线的重要指标之一是带宽,它指的是总线中数据线的宽度,用二进位数目来表示(如16位,32位总线)。

N15. 在BIOS中不包含扫描仪、打印机等设备的驱动程序。

数字电子技术第8章存储器与可编程逻辑器件习题及答案

数字电子技术第8章存储器与可编程逻辑器件习题及答案

第8章存储器与可编程逻辑器件8.1存储器概述自测练习1.存储器中可以保存的最小数据单位是()。

(a)位(b)字节(c)字2.指出下列存储器各有多少个基本存储单元?多少存储单元?多少字?字长多少?(a) 2K×8位()()()()(b) 256×2位()()()()(c) 1M×4位()()()()3.ROM是()存储器。

(a)非易失性(b)易失性(c)读/写(d)以字节组织的4.数据通过()存储在存储器中。

(a)读操作(b)启动操作(c)写操作(d)寻址操作5.RAM给定地址中存储的数据在()情况下会丢失。

(a)电源关闭(b)数据从该地址读出(c)在该地址写入数据(d)答案(a)和(c)6.具有256个地址的存储器有( )地址线。

(a)256条(b)6条(c)8条(d)16条7.可以存储256字节数据的存储容量是( )。

(a)256×1位(b)256×8位(c)1K×4位 (d)2K×1位答案:1.a2.(a)2048×8;2048;2048;8(b)512;256;256;2(c)1024×1024×4;1024×1024;1024×1024;43.a4.c5.d6.c7.b8.2随机存取存储器(RAM)自测练习1.动态存储器(DRAM)存储单元是利用()存储信息的,静态存储器(SRAM)存储单元是利用()存储信息的。

2.为了不丢失信息,DRAM必须定期进行()操作。

3.半导体存储器按读、写功能可分成()和()两大类。

4.RAM电路通常由()、()和()三部分组成。

5.6116RAM有()根地址线,()根数据线,其存储容量为()位。

答案:1.栅极电容,触发器2.刷新3.只读存储器,读/写存储器4.地址译码,存储矩阵,读/写控制电路5.11,8,2K×8位8.3 只读存储器(ROM)自测练习1.ROM可分为()、()、()和()几种类型。

(蔡老师提供)第3章 多层次的存储器习题参考答案

(蔡老师提供)第3章 多层次的存储器习题参考答案

第3章 多层次的存储器习题参考答案1、设有一个具有20位地址和32位字长的存储器,问 (1) 该存储器能存储多少字节的信息?(2) 如果存储器由512K ×8位SRAM 芯片组成,需要多少片? (3) 需要多少位地址作芯片选择? 解:(1) 该存储器能存储:字节4M 832220=⨯(2) 需要片8823228512322192020=⨯⨯=⨯⨯K (3) 用512K ⨯8位的芯片构成字长为32位的存储器,则需要每4片为一组进行字长的位数扩展,然后再由2组进行存储器容量的扩展。

所以只需一位最高位地址进行芯片选择。

2、已知某64位机主存采用半导体存储器,其地址码为26位,若使用4M ×8位的DRAM 芯片组成该机所允许的最大主存空间,并选用内存条结构形式,问; (1) 若每个内存条为16M ×64位,共需几个内存条? (2) 每个内存条内共有多少DRAM 芯片?(3) 主存共需多少DRAM 芯片? CPU 如何选择各内存条? 解:(1) 共需条4641664226=⨯⨯M 内存条 (2) 每个内存条内共有32846416=⨯⨯M M 个芯片(3) 主存共需多少1288464648464226=⨯⨯=⨯⨯M M M 个RAM 芯片, 共有4个内存条,故CPU 选择内存条用最高两位地址A 24和A 25通过2:4译码器实现;其余的24根地址线用于内存条内部单元的选择。

3、用16K ×8位的DRAM 芯片构成64K ×32位存储器,要求: (1) 画出该存储器的组成逻辑框图。

(2) 设存储器读/写周期为0.5μS ,CPU 在1μS 内至少要访问一次。

试问采用哪种刷新方式比较合理?两次刷新的最大时间间隔是多少?对全部存储单元刷新一遍所需的实际刷新时间是多少?解:(1) 用16K ×8位的DRAM 芯片构成64K ×32位存储器,需要用16448163264=⨯=⨯⨯K K 个芯片,其中每4片为一组构成16K ×32位——进行字长位数扩展(一组内的4个芯片只有数据信号线不互连——分别接D 0~D 7、D 8~D 15、D 16~D 23和D 24~D 31,其余同名引脚互连),需要低14位地址(A 0~A 13)作为模块内各个芯片的内部单元地址——分成行、列地址两次由A 0~A 6引脚输入;然后再由4组进行存储器容量扩展,用高两位地址A 14、A 15通过2:4译码器实现4组中选择一组。

操作系统内存练习题及答案

操作系统内存练习题及答案

题4、静态链接是在( )进行的;而动态链接是在( )或( )进行的,其中在( )进行链接,可使得内存利用率最高。

Ⅰ.编译某段程序时;Ⅱ.装入某段程序时;Ⅲ.调用某段程序时;Ⅳ.紧凑时(即内存紧缩);Ⅴ.装入程序之前。

A)Ⅰ;Ⅱ;Ⅲ;ⅢB)Ⅲ;Ⅳ;Ⅴ;ⅣC)Ⅴ;Ⅱ;Ⅲ;ⅢD)Ⅰ;Ⅴ;Ⅲ;Ⅴ5、由连续分配方式发展为分页存储管理方式;再由分页系统发展为分段系统,进而又发展为段页式系统的主要动力是( )。

Ⅰ.提高内存利用率;Ⅱ.提高系统吞吐量;Ⅲ.满足编程需要;Ⅳ.既满足编程要求,又提高内存利用率。

A)ⅠB)ⅡC)ⅢD)Ⅳ6、在动态分区式内存管理中,倾向于优先使用低址部分空闲区的算法是( );能使内存空间中空闲区分布得较均匀的算法是( );每次分配时,把既能满足要求,又是最小的空闲区分配给进程的算法是( )。

Ⅰ.最佳适应算法;Ⅱ.最坏适应算法;Ⅲ.首次适应算法;Ⅳ.循环首次适应算法(即Next fit)。

A)Ⅲ;Ⅳ;ⅠB)Ⅳ;Ⅰ;ⅡC)Ⅲ;Ⅰ;ⅣD)Ⅳ;Ⅰ;Ⅱ7、在首次适应算法中,要求空闲分区按( )的顺序形成空闲分区链;在最佳适应算法中是按( )的顺序形成空闲分区链;最坏适应算法是按( )的顺序形成空闲链。

Ⅰ.空闲区起始地址递增;Ⅱ.空闲区起始地址递减;Ⅲ.空闲区大小递增;Ⅳ.空闲区大小递减。

A)Ⅰ;Ⅲ;Ⅱ B)Ⅰ;Ⅲ;ⅣC)Ⅲ;Ⅳ;ⅡD)Ⅲ;Ⅰ;Ⅱ8、对外存对换区的管理应以( )为主要目标,对外存文件区的管理应以( )为主要目标。

Ⅰ.提高系统吞吐量;Ⅱ.提高存储空间的利用率;Ⅲ.降低存储费用;Ⅳ.提高换入换出速度。

A)Ⅰ;ⅡB)Ⅲ;ⅣC)Ⅳ;ⅡD)Ⅰ;Ⅲ9、在页式存储管理中,其虚拟地址空间是( )的:在段式存储管理中,其虚拟地址空间是( )的;在段页式存储管理中,其虚拟地址空间是( )的。

Ⅰ.一维;Ⅱ.二维;Ⅲ.三维;Ⅳ.层次。

A)Ⅰ;Ⅱ;ⅡB)Ⅱ;Ⅲ;ⅣC)Ⅲ;Ⅳ;ⅠD)Ⅳ;Ⅰ;Ⅱ第 2 页共 8 页题18、在请求分页系统的页表增加了若干项,其中状态位供()参考。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一、选择题
1、存储器和CPU之间增加Cache的目的是( )。

A. 增加内存容量
B. 提高内存的可靠性
C. 解决CPU与内存之间速度问题
D.增加内存容量,同时加快存取速度
2、常用的虚拟存储系统由()两级存储器组成,其中辅存是大容量的磁表面存储器。

A 主存-辅存
B 快存-主存
C 快存-辅存
D 通用寄存器-主存
3、双端口存储器所以能高速进行读/ 写,是因为采用()。

A.高速芯片B.两套相互独立的读写电路
C.流水技术D.新型器件
4、在下列几种存储器中,CPU可直接访问的是()。

A. 主存储器
B. 磁盘
C. 磁带
D. 光盘
5、SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为()。

A.64,16 B.16,16 C.64,8 D.16,64。

6、采用虚拟存储器的主要目的是()。

A.扩大主存储器的存储空间,并能进行自动管理和调度B.提高主存储器的存取速度
C.提高外存储器的存取速度
D.扩大外存储器的存储空间
7、双端口存储器在()情况下会发生读/写冲突。

A. 左端口与右端口的地址码不同
B. 左、右端口的地址码相同
C. 左、右端口的数据码相同
D. 左、右端口的数据码不同
8、计算机系统中的存储器系统是指()。

A RAM存储器
B ROM存储器
C 主存储器D主存储器和外存储器
9、某计算机字长32位,其存储容量为4MB,若按半字编址,它的寻址范围是()。

A 0~4MB-1
B 0~2MB-1
C 0~2M-1
D 0~1M-1
10、某一SRAM芯片,采用地址线与数据线分离的方式,其容量为512×8位,除电源和接地端外,该芯片引出线的最小数目应是()。

A 23
B 25
C 50
D 19
11、以下四种类型的半导体存储器中,以传输同样多的字为比较条件,则读出数据传输率最高的是()。

A DRAM
B SRAM
C FLASH ROM
D EPROM
12、计算机的存储器采用分级存储体系的目的是()。

A.便于读写数据B.减小机箱的体积
C.便于系统升级D.解决存储容量、价格与速度间的矛盾
13、相联存储器是按()进行寻址的存储器。

A.地址指定方式B.堆栈存取方式
C.内容指定方式D.地址指定与堆栈存取方式结合
14、在Cache的地址映射中,若主存中的任意一块均可映射到Cache内的任意一快的位置上,则这种方法称为()。

A.全相联映射B.直接映射C.组相联映射D.混合映射
15、若RAM中每个存储单元为16位,则下面所述正确的是()
A 地址线也是16位
B 地址线与16位无关
C 地址线与16位有关
D 地址线不得少于16位
16、RAM芯片串联时可以()
A 增加存储字长
B 增加存储单元数量
C 提高存储器的速度
D 降低存储器的平均价格
17、RAM芯片并联时可以()
A 增加存储字长
B 增加存储单元数量
C 提高存储器的速度
D 降低存储器的平均价
18、下面所叙述不正确的是()
A 随机存储器可以随时存取信息,掉电后信息丢失
B 访问随机存储器时,访问时间与单元的物理位置无关
C 内存中存储的信息均是不可改变的
D 随机存储器和制度存储器可以统一编址
19、和外存相比,内存的特点是()
A 容量大,速度快,成本低
B 容量大,速度慢,成本高
C 容量小,速度快,成本高
D 容量小,速度快,成本低
20、下列元件中存取最快的是()
A Cache
B 寄存器
C 内存
D 外存
21、RAM和ROM的主要区别是()
A 断电后,ROM内保存的信息会丢失,RAM则可长期保存而不会丢失
B 断电后,RAM内保存的信息会丢失,ROM则可长期保存而不会丢失
C ROM是外存,RAM是内存
D RAM是外存,ROM是内存
22、某计算机字长16位,其存储容量为2MB,按半字编址,它的寻址范围是()
0~8M-1 0~4M-1 0~2M-10~1M-1
23、某计算机字长32位,其存储容量为8MB,按双字编址,它的寻址范围是()
0~256K-1 0~512K-1 0~2M-1 0~1M-1
0~256K-1 0~512K-1 0~2M-1 0~1M-1
24、存储器是计算机系统中的记忆设备,它主要用来(C)。

A、存放数据
B、存放程序
C、存放数据和程序
D、存放微程序
25、存储单元是指(B)。

A、存放一个二进制信息位的存储元
B、存放一个机器字的所有存储元集合
C、存放一个字节的所有存储元集合
D、存放两个字节的所有存储元集合
二、填空题
1、CPU能直接访问和,但不能访问
和。

答:主存、CACHE、外存、I/O设备。

2、Cache的地址映射方式有、和三种。

其中方式,适度地兼顾了前两者的优点又尽量避免其缺点,比较理想。

答:直接映射、全相联映射、组相联映射,组相联映射。

3、相联存储器不按地址而是按访问的存储器,在Cache 中用来存放,在虚拟存储器中用来存放。

答:内容,行地址表,段表、页表和快表。

4、虚拟存储器指的是层次,它给用户提供了一个
比实际空间大得多的。

答:主-辅存,主存,虚拟地址。

5、磁盘的地址格式由、、、四部分组成。

答:台号、柱面号(磁道号)、盘面号(磁头号)、扇区号。

三、判断题
1.计算机的主存是由RAM和ROM两种半导体存储器组成的。

(T)
2.CPU可以直接访问主存,而不能直接访问辅存。

(T)
3.外(辅)存比主存的存储容量大、存取速度快。

(F)
4.动态RAM和静态RAM都是易失性半导体存储器。

(T)
5.Cache的功能全部由硬件实现。

(T)
6.引入虚拟存储器的目的是为了加快辅存的存取速度。

(F) 7.多体交叉存储器主要是为了解决扩充容量的问题。

(F) 8.Cache和虚拟存储器的存储管理策略都利用了程序的局部性原理。

(T)
9.多级存储体系由Cache、主存和辅存构成。

(T)
10. CPU访问存储器的时间是由存储器的容量决定的。

(F)
四、综合题
1.设有一个具有24位地址和8位字长的存储器,求:
(1)该存储器能存储多少字节的信息?
(2)若存储器由4M×4位的RAM芯片组成,需要多少片?
(3)需要哪种译码器实现芯片选择?
解:⑴存储单元数为224=16MB,故能存储16M字节的信息。

⑵由于存储容量为16MB(8位字长),每4M字节需要2片(位并联方式),故需芯片数为16/4×2=8片。

⑶若用8片组成一个16M(8位字长),地址总线的低22位可直接连到芯片的A0-A21管脚,而地址总线的高2位(A22,A23)需要通过2:4线译码器进行芯片选择。

存储器组成方案为位并联和地址串联相结合的方式。

2.某计算机系统的内存由Cache和主存构成,Cache的存取周期为45ns,主存的存取周期为200ns。

已知在一段给定的时间内,CPU共访问内存4500次,其中340次访问主存,求:(1)Cache的命中率是多少?
(2)CPU访问内存的平均访问时间是多少?
(3)Cache-主存系统的效率是多少?
解:⑴命中率H=(4500-340)/ 4500=0.92。

⑵ CPU访存的平均时间T=0.92×45+(1-0.92)×200=
57.4ns
⑶ cache-主存系统的效率e=45/57.4=78℅。

相关文档
最新文档