2010-2011微机原理试题库

合集下载

微机原理试题库及答案

微机原理试题库及答案

微机原理试题库及答案一、选择题(每题2分,共20分)1. 微处理器的内部结构通常分为哪几个部分?A. 算术逻辑单元(ALU)B. 控制单元(CU)C. 寄存器组D. 所有以上2. 下列哪个不是微机的输入设备?A. 键盘B. 鼠标C. 打印机D. 扫描仪3. 微机的存储器分为哪两种类型?A. 只读存储器(ROM)和随机存取存储器(RAM)B. 硬盘和固态硬盘C. 内部存储器和外部存储器D. 缓存和主存4. 微机的总线分为哪几类?A. 数据总线、地址总线和控制总线B. 并行总线和串行总线C. 内部总线和外部总线D. 低速总线和高速总线5. 微机的中断系统的作用是什么?A. 处理异常情况B. 执行程序C. 管理存储器D. 控制输入输出设备6. 微机的指令系统包括哪些基本操作?A. 加法、减法、乘法和除法B. 逻辑运算C. 移位操作D. 所有以上7. 微机的操作系统主要负责什么?A. 管理硬件资源B. 管理用户界面C. 执行程序D. 管理网络通信8. 微机的编译系统的作用是什么?A. 将高级语言程序转换为机器语言程序B. 管理内存C. 执行程序D. 管理输入输出设备9. 微机的硬件系统和软件系统之间的关系是什么?A. 相互独立B. 相互依赖C. 硬件系统可以独立工作D. 软件系统可以独立工作10. 微机的外设接口通常包括哪些类型?A. 并行接口和串行接口B. USB接口和HDMI接口C. 网络接口和音频接口D. 所有以上二、填空题(每空2分,共20分)1. 微机的中央处理器(CPU)主要包括______和______。

2. 微机的存储器地址空间通常分为______和______。

3. 微机的输入输出接口通常包括______、______和______。

4. 微机的总线宽度决定了数据传输的______。

5. 微机的中断优先级是指中断请求的______。

6. 微机的指令集是CPU执行______的集合。

7. 微机的操作系统是管理______和______的软件。

北京邮电大学2010-2011学年《微机原理与接口技术》期末考试试题及答案(B)

北京邮电大学2010-2011学年《微机原理与接口技术》期末考试试题及答案(B)

北京邮电⼤学2010-2011学年《微机原理与接⼝技术》期末考试试题及答案(B)北京邮电⼤学2010——2011学年第 1 学期《微机原理与接⼝技术》期末考试试题(B)⼀.填空题(18分, 每空1分)1. 假设AL中存放⼗六进制数0D0H,写成⼆进制是11010000 ,如果它是⽆符号数,则按⼗进制⼤⼩是208 ,如果它是补码表⽰的有符号数,则按⼗进制⼤⼩是-48 ,经过符号扩展成字之后按⼗六进制数是0FFD0 。

2. 在8086汇编语⾔程序设计中,标识符的定义不可以以数字开头。

3.对于变量定义ABC DW 3 DUP(4 DUP (50) ),则变量ABC所分配的字节数为24 。

4. 执⾏完OR AL,0C1H指令后,AL的值为D3H,则标志位SF应为 1 ,标志位CF应为0 。

5. 在8086的中断系统中,不可屏蔽中断NMI的优先级要⽐溢出中断的优先级低。

6. 如果⽤某个字节密码与⼩写字符“a”(ASCII码为⼗进制97)进⾏异或XOR操作,结果字节内容为“0AFH”,则可推断该字节密码为0CEH (按⼗六进制)。

7. 8086 CPU有20 根地址总线,存储器寻址的空间范围是00000~0FFFFFH ,I/O端⼝寻址空间范围是0000~0FFFFH 。

8. 在8253定时/计数器的⽅式3中,如果计数初值为奇数,则OUT端输出的⾼电平持续时间⽐低电平(多或者少⼏个)多⼀个CLK周期。

9. 在8251A的异步串⾏⽅式输出过程中,字符的(最⾼位或最低位)最低位⾸先开始传送。

10. A/D转换器的转换过程需要经过采样、保持、量化、编码等1.构成微机的主要部件除CPU、内存、I/O接⼝外,还有____D____。

(A) 显⽰器(B) 键盘(C) 磁盘(D)系统总线2.在汇编过程中,不产⽣指令码,只⽤来指⽰汇编程序如何汇编的指令称为___B_____。

(A) 汇编指令(B)伪指令(C)机器指令(D)宏指令3.在8259A中,⽤来屏蔽中断源的寄存器是___C____。

微机原理期末测试题

微机原理期末测试题

微机原理及应用期末复习题一2011年12月单项选择题1、在多级存储体系结构中,Cache-主存结构主要用于解决()的问题。

A.主存容量不足B.主存与辅存速度不匹配C.辅存与CPU速度不匹配D.主存与CPU速度不匹配单项选择题2、设(SS)=2000H, (SP)=0100H, (AX)=2107H,执行指令PUSH AX后,数据21H的存放地址是()。

A:200FEHB:200FFHC:20101HD:20102H单项选择题3、下图表示的是8086系统中的()操作。

A:读存储器B:写存储器C:读I/O口D:写I/O口单项选择题4、一般地,微机接口芯片一定是()。

A.可编程的B.可寻址的C.可联络的D.可定时的单项选择题5、计算机中数据总线驱动器采用的基本逻辑单元是()。

A:反相器B:编码器C:三态门D:译码器单项选择题6、用MB 表示存储器容量时,4MB 等于()。

A:210 个字节B:216 个字节C:222 个字节D:232 个字节单项选择题7、在8086的I/O指令中,端口间接寻址时应使用寄存器()。

A:AXB:BXC:CXD:DX单项选择题8、查询方式中状态信息一般是通过()总线传送给CPU的。

A:数据B:控制C:地址D:任意一种单项选择题9、计算机系统中,数据传送速度最快的是()传送方式。

A:同步B:查询C:中断D:DMA单项选择题10、I/O接口电路中,8255控制口可能使用的端口地址只能是()。

A:00HB:01HC:04HD:07H单项选择题11、响应非屏蔽中断NMI 请求的必要条件是()。

A:IF = 1B:执行完当前指令C:TF = 1D:无INTR 中断请求单项选择题12、某16 位总线的时钟频率为16MHz,若每4 个时钟完成一次数据传送,则该总线带宽为()。

A:8MB/SB:16 MB/SC:32MB/SD:64MB/S单项选择题13、8086CPU中标志寄存器的主要作用是()。

微机原理与接口技术考试试题及答案

微机原理与接口技术考试试题及答案

--2010-2011学年度第二学期《微机原理与接口技术》课程期末考试试卷(A 卷,考试)一、单项选择(在备选答案中选出一个正确答案,并将其号码填在题干后的括号内。

每题2分,共30分)1 .某微机最大可寻址的内存空间为16MB ,其C PU 地址总线至少应有( )条。

A. 32 B. 16 C. 20 D. 24 2 .用8088C PU 组成的P C机数据线是( )。

A. 8条单向线 B. 16条单向线 C. 8条双向线 D. 16条双向线 3 .微处理器系统采用存储器映像方式编址时存储单元与I/O 端口是通过( ) 来区分的。

A. 不同的地址编码 B. 不同的读控制逻辑 C. 不同的写控制逻辑 D. 专用I/O 指令 4 .要禁止8259A 的IR0的中断请求,则其中断屏蔽操作指令字O CW1应为( )。

A . 80HB. 28HC. E8HD. 01H5.在8086环境下,对单片方式使用的8259A 进行初始化时,必须放置的初始化命令字为( )。

A. ICW 1,IC W2,ICW3B. ICW1,ICW2,I CW4C. ICW1,ICW3,ICW4D. ICW 2,ICW3,ICW46 .6166为2Kx8位的SRAM 芯片,它的地址线条数为( )。

A. 11 B. 12C. 13 D. 147 .在计算机系统中,可用于传送中断请求和中断相应信号的是( )。

A. 地址总线B. 数据总线C . 控制总线 D. 都不对8 .段寄存器装入2300H,该段的结束地址是( )。

A. 32FFF HB. 23000HC. 33FF FHD . 33000H 9 .在进入DMA 工作方式之前,DM A控制器当作CP U总线上的一个( )。

A. I/O 设备B . I/O 接口C . 主处理器 D. 逻辑高 10 .在8086宏汇编过程中不产生指令码,只用来指示汇编程序如何汇编的指令是 ( )。

微机原理试题库及答案

微机原理试题库及答案

微机原理试题库及答案一、选择题1. 在微机系统中,CPU不能直接访问的存储器是()。

A. RAMB. ROMC. CacheD. 硬盘2. 下列关于微处理器的叙述中,错误的是()。

A. 微处理器是微机的核心部件B. 它包括控制器和运算器两部分C. 微处理器只能执行整数运算D. 微处理器可以执行控制命令3. 在微机系统中,用于存放当前正在执行的程序和数据的存储器是()。

A. ROMB. RAMC. 硬盘D. 软盘4. 微机系统中,I/O设备通过()与CPU进行通信。

A. 数据总线B. 控制总线C. 地址总线D. I/O总线5. 在微机系统中,用于实现存储器扩展的芯片是()。

A. 计数器B. 寄存器C. 存储器接口芯片D. 算术逻辑单元二、填空题6. 微机系统中的总线包括________、________和________三种类型。

7. 在微机系统中,________是用于存储程序和数据的物理部件。

8. 中断系统允许CPU在执行程序过程中,对外界请求做出响应,这种响应称为________。

9. 微机系统中的________是用于控制CPU和其他系统部件协同工作的部件。

10. 在微机系统中,________是用于暂时存放信息的高速存储部件。

三、简答题11. 简述微处理器的发展历程及其对计算机性能的影响。

12. 描述微机系统中存储器的层次结构,并解释每一层次的作用。

13. 解释中断在微机系统中的作用及其实现方式。

14. 阐述微机系统中输入/输出设备的作用及其与CPU的通信过程。

15. 描述微机系统中总线的作用及其分类,并解释它们各自的功能。

四、计算题16. 给定一个16位的二进制补码数,其数值为F7E1,请计算其十进制等价值。

17. 如果一个微机系统的时钟频率为2GHz,且每个时钟周期可以执行一条指令,计算在一分钟内该系统可以执行多少条指令。

18. 给定一个微机系统的内存地址范围是0x0000到0xFFFF,请计算该系统的最大内存容量。

2011年微机原理期末复习题

2011年微机原理期末复习题

微机原理期末复习题一、填空题1.计算机是通过 I/O端口和外设进行连接的。

2.CPU响应可屏蔽中断的三个条件是:① NMI引脚没有中断请求,系统没有DMA请求、② CPU当前指令执行完毕和③ CPU处于开中断状态。

3.若段地址为B387H,偏移地址为1234H,则对应的物理地址为__B4AA4H___。

4.当多片8259A级联使用时,对主片8259A,级联信号CAS2~CAS0是输_ 出___信号,而从片8259A级联信号CAS2~CAS0是输__入____信号。

5.DA转换器主要由输入寄存器、 DAC 寄存器和 D/A 转换器构成。

6.Intel 8251A工作在异步方式时,每个字符的数据位长度为__5--8___位。

7.中央处理器(CPU)是由运算器和控制器组成。

8.可屏蔽中断的处理过程可以分为中断请求、中断响应、中断判优、__中断处理___、___中断返回__。

9.若段地址为C576H,偏移地址为5346H,则对应的物理地址为_CAAA6H______。

10.逐次逼近式A/D转换器主要由比较器、 D/A 转换器和逐次逼近寄存器构成。

11.当8237A的各个通道采用循环优先权方式时,刚服务过的通道优先级变为__最低___12.(1001.101)2 = (9.625)1013.(168)10 = (250)814.(100100100.10101)2 = (124.A8)1615.设机器字长为8位,则(+110)10 = (01101110 )原码= (01101110 )反码= (01101110)补码16.计算机和外设不能直接连接,而是是通过输入输出接口进行连接。

17.如果一片微处理器有16条地址线,那么它通过I/O指令进行寻址的最大空间是 64K 。

18.在某一异步通信中,数据帧格式为1个起始位、8个数据位、1个停止位、0个校验位,如果其波特率为9600波特,那么每秒能传输 960 个字符。

微机原理2010-2011A卷

微机原理2010-2011A卷

…………试卷装订线………………装订线内不要答题,不要填写考生信息………………试卷装订线……………………试卷装订线………………装订线内不要答题,不要填写考生信息………………试卷装订线……………………装订线………………装订线内不要答题,不要填写信息………………装订线…………武汉理工大学考试试题答案(A)2010 ~2011 学年1 学期微机原理与通信接口课程一:填空题(每空1分,共15分)1、 43H 。

2、 1 , 2 。

3、 M/IO4、05AEH , 4000 H5、前一个AND是一个命令,后一个AND是一个运算符。

6、立即数寻址方式,直接寻址方式。

7、 11 。

8、接口(或接口电路)9、60H,IR610、输出11、43H二:单选题(每题2分,共20分)1、A2、 C3、B4、 C5、A6、 C7、C G8、C9、B 10、A三:简答题(每题6分,共18分)1、CPU与输入输出设备之间传送的信息由哪几类?相应的端口称为什么端口?【解答】CPU与输入/输出设备交换的信息有3类:数据信息、状态信息和控制信息。

数据信息相应的端口称为数据端口;状态信息相应的端口称为状态端口;控制信息相应的端口称为控制端口。

2、简述微机系统的中断处理过程。

【解答】(1)中断请求:外设需要进行中断处理时,向CPU提出中断请求。

(2)中断响应:CPU执行完现行指令后,就立即响应非屏蔽中断请求。

可屏蔽中断请求,CPU若要响应必须满足三个条件。

(3)中断处理:保护现场、开中断、中断服务。

(4)中断返回:CPU执行IRET中断返回指令时,自动把断点地址从堆栈中弹出到CS 和IP中,原来的标志寄存器内容弹回Flags,恢复到原来的断点继续执行程序。

3、8086系统中的存储器分为几个逻辑段?每个段最大的地址范围是多少?每个段寄存器的作用是什么?【解答】8086CPU将1MB的存储空间分4个成逻辑段来进行管理,每个逻辑段最大为64KB。

2010-2011微机原理期末考试卷_08通信

2010-2011微机原理期末考试卷_08通信

鲁东大学2010—2011学年第一学期期末考试2008级 通信专业 课程名称 微机原理及应用课程号( 2353410 )考试形式(考试/开卷) 时间(120分钟)一、单项选择题。

本题共 20 小题,满分 30 分。

1、 CPU 执行IN 指令时有效的信号组合是( )。

A.RD =0,M IO/=1B.RD =0,M IO/=0C.WR =0,M IO/=1D. WR =0,M IO/=02、对INT N 指令,其中断向量存放在内存从( )开始的地址中。

A. DS*10H+N*4 B. DS*10H+N C. 0*10H+N*4 D. 0*10H+N3、8259工作在全嵌套方式时,( )引脚的中断源优先级最高。

A. IR0 B. IR1 C. IR7 D. IR84、若AL 的内容为3EH ,执行SHL AL, 1指令后,AL 的内容为( )。

A. 7CHB. 1FHC. 9FHD. 7FH5、在8086CPU 中,用于堆栈操作指令的寄存器是( )。

A. AXB. BXC. SPD. SI 6、CPU 执行OUT DX,AL 指令时,( )的值输出到数据总线上。

A. AL 寄存器 B. AX 寄存器 C. DL 寄存器 D. DX 寄存器7、属于在工作中需定时刷新的存储器的芯片是( )。

A. SRAMB. DRAMC. EEPROMD. EPROM 8、段寄存器装入2300H ,该段的结束地址是( )。

A. 32FFFH B. 23000H C. 33FFFH D. 33000H 9、内存从44000H 到6BFFFH ,共有( )。

A. 124KB. 160KC. 180KD. 224K10、某EPROM 芯片上有20条地址线A0~A19,它的容量为( )。

A. 128KB. 256KC. 512KD. 1024K11、.堆栈的工作方式是( )A.先进先出B. 随机读写C.只能读出不能写入D. 后进先出12、对8259A 进行初始化时,必须设置的两个初始化命令字为:( )A .ICW1,ICW2B .ICW1,ICW3C .ICW1,ICW4D .ICW2,ICW4 13、除法出错是属于( )中断。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一、选择题1.当前堆栈段寄存器为SS时,偏移地址来源于( )。

A.IPB.SIC.SPD.DI2.十六进制数88H,可表示成下面几种形式,请找出错误的表示( )。

A. 无符号十进制数136B. 带符号十进制数-120C. 压缩型BCD码十进制数88D. 8位二进制数-8的补码表示3.8086系统中,复位后CPU从地址( )开始执行程序。

A. FFFFFhB. 0FFFFhC. FFFF0hD. 00000h4.不需要访问内存的寻址方式是( )。

A. 立即寻址B. 直接寻址C. 间接寻址D. 变址寻址5.指令“ MOV AX,[3070H] ”中源操作数的寻址方式为( )。

A. 立即寻址B. 直接寻址C. 变址寻址D. 寄存器间接寻址6.设AH=0H,AL=06H,BL=09H,执行指令 ADD AL,BL和 AAA之后,其结果应是( )。

A. AH=01H,AL=05HB. AH=01H, AL=15HC. AH=00H, AL=0FHD. AH=00H, AL=05H7.为了便于实现多级中断嵌套,保存现场信息最有效的方法是采用( )。

A.通用寄存器B.堆栈C.存储器D.外存8.8086 CPU 从I/O端口读入数据使用( )指令。

A. INB. OUTC. MOVD. XCHG9.“ ADD AX,ES:[BX+8] ”的源操作数在当前( )。

A. 堆栈段B. 数据段C. 代码段D. 附加段10.某存储器芯片有地址线13根,数据线8根、该存储器芯片的存储容量为( )。

A. 15K×8B. 32K×256C. 8K×8D. 32K×811.CPU与外设间数据传送的控制方式有( )。

A. 中断方式B. 程序控制方式C. DMA方式D. 以上三种都是12.下面哪一个中断的优先级最高( )。

A. NMI中断B. INTR中断C. 单步中断D. 断点中断13.CPU响应中断请求和响应DMA请求的本质区别是( )。

A. 程序控制B. 响应中断时CPU仍控制总线而响应DMA时让出总线C. 需要CPU干预D. 速度快14.设置特殊屏蔽方式的目的是 ( )。

A. 屏蔽低级中断B. 响应高级中断C. 响应低级中断D. 响应同级中断15.8255A有3种工作方式,能工作于工作方式2的口有( )。

A. A口和B口B. B口和C口C. B口D. A口16.8086 CPU内有指示下一条指令有效地址的指示器是( )。

A. IPB. SPC. BPD. SI17.当执行指令ADD AX,BX后,若AX的内容为2BA0H,设置的奇偶标志位PF=1,下面的叙述正确的是( )。

A. 表示结果中含1的个数为偶数B. 表示结果中含1的个数为奇数C. 表示该数为偶数D. 表示结果中低八位含1的个数为偶数18.某存储单元的段基址为3806H,段内偏移地址为2A48H,该存储单元的物理地址为( )。

A. 4100HB. 3AA08HC. 3B008HD. 3AAA8H19.8086/8088中除( )两种寻址方式外,其它各种寻址方式的操作数均在存储器中。

A. 直接寻址B. 寄存器间接寻址C. 立即寻址D. 基址变址寻址20.指令“ MOV AX,[BX][SI] ”中源操作数的寻址方式是( )。

A. 寄存器间接寻址B. 变址寻址C. 相对寻址D. 基址变址寻址21.完成同指令XCHG AX,BX相同功能的指令或指令序列是 ( )。

A. MOV AX,BXB. MOV BX,AXC. PUSH AXD. MOV CX,AXPOP BX MOV AX,BXMOV BX,CX22.堆栈的工作方式是 ( )。

A.先进先出B.随机读写C.只能读出不能写入D.后进先出23.当8086访问100H端口时,应采用( )寻址方式。

A. 直接B. 立即数C. 寄存器间接D. 相对基址24.断电后存储的信息会丢失的存储器是( )。

A. RAMB. ROMC. CD-ROMD. 硬盘25.某存储器芯片容量为2K×1bit、若用它组成16K×8bit存储器组,所用芯片数以及用于组内寻址的地址线为( )。

A.32片、11根B.64片、14根C.8片、 14根D.16片、8根26.CPU与I/O设备间传送的信息包括( )。

A. 控制信息B. 状态信息C. 数据信息D. 以上三种都有27.8086的中断向量表 ( )。

A. 用于存放中断类型号B. 用于存放中断服务程序入口地址C. 用于存放中断服务程序的现场信息D. 用于存放中断服务程序的返回地址28.在DMA方式下,数据从内存传送到外设的路径是( )。

A. 内存→CPU→总线→外设B. 内存→DMAC→外设C. 内存→数据总线→外设D. 外设→内存29.8259分别有( )个ICW和OCW。

A. 2,4B. 4,2C. 4,3D. 3,430.8255A中既可以作数据输入、输出端口,又可提供控制信号和状态信号的端口是 ( )。

A. B口B. A口C. C口D. 以上三个端口均可以31.在8086 CPU的标志寄存器中,控制标志位占( )。

A. 3位B. 9位C. 4位D. 16位32.8086 CPU的标志寄存器( FLAGS )中PF = 1时表示( )。

A. 逻辑运算结果低 8 位中所含“ 1 ”的个数为奇数B. 逻辑运算结果低 8 位中所含“ 1 ”的个数为偶数C. 逻辑运算结果中所含“ 0 ”的个数为奇数D. 逻辑运算结果中所含“ 0 ”的个数为偶数33.下面的数据传送指令中,错误的操作是 ( )。

A. MOV SS:[BX+DI],1000HB. MOV DX,1000HC. MOV WORD PTR[BX],1000HD. MOV DS,2000H34.执行子程序返回指令,返回地址来自( )。

A. 代码段B. 数据段C. 附加段D. 堆栈段35.指令“MOV 0283H[BX][SI],AX ”中目标操作数的寻址方式为( )。

A. 寄存器寻址B. 相对基址变址寻址C. 基址寻址D. 变址寻址36.在串操作指令前使用重复前缀指令REPE,终止串的重复操作条件( )。

A. CX=0且ZF=0B. CX=0且ZF=1C. CX=0或ZF=0D. CX=0或ZF=137.通常我们将计算机指令集合称为( )。

A. 汇编语言B. 高级语言C. 仿真语言D. 指令系统A. 数据缓冲器B. 总线控制器C. 地址锁存器D. 提供系统时钟CLK42.CPU响应INTR和NMI中断时,相同的必要条件是( )。

A. 当前总线空闲B. 允许中断C. 当前访问内存结束D. 当前指令执行结束43.在DMA方式下,外设数据输入到内存的路径是( )。

A. 外设→CPU→DMAC→内存B. 外设→DMAC→内存C. 外设→内存D. 外设→数据总线→内存44.用三片8259A级数是( )。

A. 24级B. 23级C. 22级D. 21级45.可编程并行接口8255A具有( )。

A. 两个8位(A口、B口) 和两个4位(C口的高、低各4位)并行输入输出端口。

B. 两个8位(A口、C口) 和两个4位(B口的高、低各4位)并行输入输出端口。

C. 两个8位(B口、C口) 和两个4位(A口的高、低各4位)并行输入输出端口。

A. KB. YC. aD. iA. 51B. 512C. 1023D. 1024A. BB. CC. DD. EA. 系统软件和应用软件B. 编辑软件和应用软件C. 数据库软件和工具软件D. 程序和数据A. 操作系统属于系统软件B. 操作系统只管理内存C. UNIX是一种操作系统D. DOS属于操作系统的一种A. 解释执行源程序B. 编译源程序C. 进行编码转换D. 控制和管理系统资源A. 微机的字长可以是8、16、24、32位B. 微机的字长可以是8、16、32、64位C. 微机的字长可以是8、16、24、32KD. 字长是指计算机处理数据的精度A. 电子器件的更新B. 时间的划分C. CPU的发展D. 集成电路的发展A. 电子器件的更新B. 微处理器的发展C. 存储器件的发展D. 集成电路的发展A. CD-ROMB. 内存储器C. CacheD. 硬盘A. 数据B. 地址C. 下一指令的地址D. 下一指令的数据A. 4B. 5C. 6D. 8A. 4B. 5C. 6D. 8A. 4B. 5C. 3D. 2A. 1024个B. 1M个C. 64K个D. 32K个A.逻辑段允许在整个存储空间内浮动。

B.一个程序可以有代码段、数据段和堆栈段。

C.段与段之间可以连续,也可以重叠。

D. 段与段之间可以连续,不可以重叠。

A. 8B. 16C. 10D. 32A. 00000HB. FFFFFHC. FFFFEHD. FFFF0H64.设BX=2000H,SI=3000H,指令MOV AX,[BX+SI+8]的源操作有效地址为()。

A.5000H B.5008H C.23008H D.32008H65.设DS=1000H,ES=2000H,BX=3000H,指令ADD AL,[BX]的源操作数的物理地址为()。

A.13000H B.23000H C.33000H D.3000H66.设DS=2000H,ES=3000H,SI=200H,指令MOV ES:[SI],AL的目的操作数的物理地址为()。

A.20200H B.30200H C.50200H D.200H67.用来作为寄存器间接寻址的寄存器有()个。

A.8 B.6 C.5 D.468.指令MOV [BX+SI],AL中的目的操作数使用()段寄存器。

A.CS B.DS C.SS D.ES69.指令MOV BX,[BP+5]中的源操作数使用()段寄存器。

A.CS B.DS C.SS D.ES70.段内间接寻址只改变()中的内容。

A.CS B.IP C.CS和IP D.PSW71.段间间接寻址只改变()中的内容。

A.CS B.IP C.CS和IP D.PSW72.下述指令中不改变PSW的指令是()。

A.MOV AX,BX B.AND AL,0FHC.SHR BX,CL D.ADD AL,BL73.下述指令中不影响CF的指令是()。

A.SHL AL,1 B.INC CXC.ADD [BX],AL D.SUB AX,BX74.两个整数补码9CH和7AH相加运算后,会产生()。

A.无溢出且无进位B.无溢出但有进位C.有溢出且有进位D.有溢出但无进位75.指令JMP WORD PTR [BX]属于()寻址。

A.段内直接B.段内间接C.段间直接D.段间间接76.指令MOV AX,[BX+SI+8]的源操作数属于()寻址。

相关文档
最新文档