数字电子技术基础试题及答案2

合集下载

数字电子技术基础习题及答案 (2)

数字电子技术基础习题及答案 (2)

数字电子技术基础考题一、填空题:(每空3分,共15分)1.逻辑函数有四种表示方法,它们分别是(真值表)、(逻辑图)、(逻辑表达式)和(卡诺图)。

2.将2004个“1”异或起来得到的结果是(0 )。

3.由555定时器构成的三种电路中,()和()是脉冲的整形电路。

4.TTL器件输入脚悬空相当于输入(高)电平。

5.基本逻辑运算有: (and )、(not )和(or )运算。

6.采用四位比较器对两个四位数比较时,先比较(最高)位。

7.触发器按动作特点可分为基本型、(同步型)、(主从型)和边沿型;8.如果要把一宽脉冲变换为窄脉冲应采用(积分型单稳态)触发器9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是(TTL )电路和(CMOS )电路。

10.施密特触发器有(2)个稳定状态.,多谐振荡器有(0 )个稳定状态。

11.数字系统按组成方式可分为功能扩展电路、功能综合电路两种;12.两二进制数相加时,不考虑低位的进位信号是(半)加器。

13.不仅考虑两个_______本位_____相加,而且还考虑来自___低位进位____相加的运算电路,称为全加器。

14.时序逻辑电路的输出不仅和___该时刻输入变量的取值______有关,而且还与_电路原来的状态_______有关。

15.计数器按CP脉冲的输入方式可分为__同步计数器和____异步计数器_。

16.触发器根据逻辑功能的不同,可分为_____rs______、______jk_____、___t________、___d________、___________等。

17.根据不同需要,在集成计数器芯片的基础上,通过采用__反馈归零法_________、__预置数法_________、__进位输出置最小数法__等方法可以实现任意进制的技术器。

18.4. 一个JK 触发器有 2 个稳态,它可存储 1 位二进制数。

19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。

数字电子技术基础(2、3、4、5组答案)

数字电子技术基础(2、3、4、5组答案)

第二组:计算题一、(本题20分)逻辑电路如图所示,试答: 1、写出逻辑式并转换为最简与或表达式,2、画出用“与”门及“或”门实现的逻辑图。

二、(本题25分)试用与非门设计一个三人表决组合逻辑电路(输入为A 、B 、C ,输出为F),要求在A 有一票决定权的前提下遵照少数服从多数原则,即满足:1、A=1时,F 一定等于1,2、A 、B 、C 中有两2个以上等于1,则输出F=1。

试:(1)写出表决电路的真值表;(2)写出表决电路的逻辑表达式并化简; (3)画出用与非门设计的逻辑电路图。

A BF11&&&CD三、(本题30分)已知逻辑电路图及C脉冲波形,试:(1)写出各触发器的驱动方程;(2)列出逻辑状态表;(3)画出输出Q0,Q1的波形(设Q0,Q1的初始状态均为“0”)。

四、(本题25分)由555集成定时器组成的电路如图1 所示。

已知电容C =100μF ,输入I u 和输出O u 的波形如图2 所示。

试 (1) 说明由555 集成定时器和R 、C 组成的是何种触发器(单稳态、 双稳 态、 无稳态),(2) 对应输入I u 和输出 O u 的波形画出电容C 的电压波形图 ,(3)求电阻R 的值。

图2答案:见下图第三组:计算题一、(本题20分)试写出图示逻辑电路的逻辑表达式,并化为最简与或式。

二、(本题25分)时序逻辑电路如图所示,已知初始状态Q 1Q 0=00。

(1)试写出各触发器的驱动方程; (2)列出状态转换顺序表; (3)说明电路的功能;答:(1) D0 = Q0Q1 , D1 = Q0 Q1 ; (2)00→10→01(3)三进制移位计数器三、(本题30分)由集成定时器555组成的电路如图所示,已知:R 1=R 2=10 kΩ,C =5μF 。

(1)说明电路的功能;(2)计算电路的周期和频率 答:(1)多谐振荡器电路 (2)T 1=0.7(R 1+R 2)C=0.7*200*103*50*10-6=7s T 2=0.7R 2C=0.7*100*103*50*10-6=3.5sCR R CCu o四、(本题25分)用二进制计算器74LS161和8选1数据选择器连接的电路如图所示, (1)试列出74LS161的状态表; (2)指出是几进制计数器; (3)写出输出Z 的序列。

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。

A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。

A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。

A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。

A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。

A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。

A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。

答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。

答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。

数字电子技术试题及答案题库

数字电子技术试题及答案题库

数字电子技术基础试题一一、填空题 : 每空1分,共10分1. 10 = 2 = 16 ;2 . 逻辑函数L = + A+ B+ C +D = ;3 . 三态门输出的三种状态分别为:、和 ;4 . 主从型JK触发器的特性方程= ;5 . 用4个触发器可以存储位二进制数;6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条;二、选择题:选择一个正确的答案填入括号内,每题3分,共30分1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:图;图 12.下列几种TTL电路中,输出端可实现线与功能的电路是 ;A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是 ;A、通过大电阻接地>ΩB、悬空C、通过小电阻接地<1KΩD、通过电阻接V CC4.图2所示电路为由555定时器构成的 ;A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路 ;图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是 ; 图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为 ;图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用 ;A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为 ;A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有个数据信号输出;A、4B、6C、8D、16三、逻辑函数化简每题5分,共10分1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路; 每题6分,共12分1、写出如图4所示电路的真值表及最简逻辑表达式;图 42、写出如图5所示电路的最简逻辑表达式;图 5五、判断如图 6所示电路的逻辑功能;若已知 u B =-20V,设二极管为理想二极管,试根据 u A 输入波形,画出 u 0 的输出波形 8分t图 6六、用如图 7所示的8选1数据选择器CT74LS151实现下列函数;8分YA,B,C,D=Σm1,5,6,7,9,11,12,13,14图 7七、用 4位二进制计数集成芯片CT74LS161采用两种方法实现模值为10的计数器,要求画出接线图和全状态转换图;CT74LS161如图8所示,其LD端为同步置数端,CR为异步复位端;10分图 8八、电路如图 9所示,试写出电路的激励方程,状态转移方程,求出Z 1 、Z 2 、Z 3 的输出逻辑表达式,并画出在CP脉冲作用下,Q 0 、Q 1 、Z 1 、Z 2 、Z 3 的输出波形;设 Q 0 、Q 1 的初态为0; 12分数字电子技术基础试题一参考答案一、填空题 :1. 10 = 2 = 16 ;2 . 1;3 . 高电平、低电平和高阻态;4 . ;5 . 四;6 . 12、 8二、选择题:三、逻辑函数化简1、Y=A+B2、用卡诺图圈0的方法可得:Y= +DA+ +四、 1、该电路为三变量判一致电路,当三个变量都相同时输出为1,否则输出为0;2、B =1, Y = A ,B =0 Y 呈高阻态;五、 u 0 = u A · u B ,输出波形 u 0 如图 10所示:图 10六、如图 11所示:D图11七、接线如图 12所示:图 12 全状态转换图如图 13 所示:ab图 13八、, , 波形如图 14所示:数字电子技术基础试题二一、填空题 : 每空1分,共10分1.八进制数 8 的等值二进制数为 2 ;十进制数 98 的 8421BCD 码为 8421BCD ;2 . TTL 与非门的多余输入端悬空时,相当于输入电平;3 .图15所示电路中的最简逻辑表达式为 ;图 154. 一个 JK 触发器有个稳态,它可存储位二进制数;5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路;6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门; 表 1A B F 1 F 2 F 30 0 1 1 00 1 0 1 11 0 0 1 11 1 1 0 1F 1 ;F 2 ;F 3 ;二、选择题:选择一个正确答案填入括号内,每题3分,共30分1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:A、m 1 与m 3B、m 4 与m 6C、m 5 与m 13D、m 2 与m 82、 L=AB+C 的对偶式为:A 、 A+BC ;B 、 A+BC ; C 、 A+B+C ;D 、 ABC ;3、半加器和的输出端与输入端的逻辑关系是A、与非B、或非C、与或非D、异或4、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出:为 ;5、属于组合逻辑电路的部件是 ;A、编码器B、寄存器C、触发器D、计数器6.存储容量为8K×8位的ROM存储器,其地址线为条;A、8B、12C、13D、14A、 B、 C、 D、8、T触发器中,当T=1时,触发器实现功能;A、置1B、置0C、计数D、保持9、指出下列电路中能够把串行数据变成并行数据的电路应该是 ;A、JK触发器B、3/8线译码器C、移位寄存器D、十进制计数器10、只能按地址读出信息,而不能写入信息的存储器为 ;A、 RAMB、ROMC、 PROMD、EPROM三、将下列函数化简为最简与或表达式本题 10分1. 代数法2、F 2 A,B,C,D=∑m 0,1,2,4,5,9+∑d 7,8,10,11,12,13卡诺图法四、分析如图 16所示电路,写出其真值表和最简表达式;10分五、试设计一个码检验电路,当输入的四位二进制数 A、B、C、D为8421BCD码时,输出Y为1,否则Y为0;要求写出设计步骤并画电路图 10分六、分析如图17所示电路的功能,写出驱动方程、状态方程,写出状态表或状态转换图,说明电路的类型,并判别是同步还是异步电路 10分七、试说明如图 18所示的用555 定时器构成的电路功能,求出U T+ 、U T- 和ΔU T ,并画出其输出波形; 10分图 18八、如图19所示的十进制集成计数器;的为低电平有效的异步复位端,试将计数器用复位法接成八进制计数器,画出电路的全状态转换图; 10分图 19数字电子技术基础试题二参考答案一、填空题 :高AB两 , 一多谐振荡器同或 , 与非门 , 或门二、选择题:1. D 2. B 3. D 4. B 5. A6. C7. C8. C9. C 10. B三、 1. 2.四、 1.2. , , ,五、六、同步六进制计数器,状态转换图见图 20;图 20七、, , ,波形如图 21 所示图 21八、 八进制计数器电路如图 22所示;数字电子技术试题三及答案.一.选择题18分1.以下式子中不正确的是 a .1A =A b .A +A=A c .B A B A +=+ d .1+A =12.已知B A B B A Y ++=下列结果中正确的是 a .Y =A b .Y =B c .Y =A +B d .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为 a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是a .集电极开路的门称为OC 门b.三态门输出端有可能出现三种状态高阻态、高电平、低电平c.OC门输出端直接连接可以实现正逻辑的线或运算d利用三态门电路可实现双向传输5.以下错误的是a.数字比较器可以比较数字大小b.实现两个一位二进制数相加的电路叫全加器c.实现两个一位二进制数和来自低位的进位相加的电路叫全加器d.编码器可分为普通全加器和优先编码器6.下列描述不正确的是a.触发器具有两种状态,当Q=1时触发器处于1态b.时序电路必然存在状态循环c.异步时序电路的响应速度要比同步时序电路的响应速度慢d.边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象7.电路如下图图中为下降沿Jk触发器,触发器当前状态Q3 Q2 Q1为“011”,请问时钟作用下,触发器下一状态为a.“110”b.“100”c.“010”d.“000”8、下列描述不正确的是a.时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态;b.寄存器只能存储小量数据,存储器可存储大量数据;c.主从JK触发器主触发器具有一次翻转性d.上面描述至少有一个不正确9.下列描述不正确的是a.EEPROM具有数据长期保存的功能且比EPROM使用方便b.集成二—十进制计数器和集成二进制计数器均可方便扩展;c.将移位寄存器首尾相连可构成环形计数器d.上面描述至少有一个不正确二.判断题10分1.TTL门电路在高电平输入时,其输入电流很小,74LS系列每个输入端的输入电流在40uA以下2.三态门输出为高阻时,其输出线上电压为高电平3.超前进位加法器比串行进位加法器速度慢4.译码器哪个输出信号有效取决于译码器的地址输入信号5.五进制计数器的有效状态为五个6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持;7.当时序逻辑电路存在无效循环时该电路不能自启动8.RS触发器、JK触发器均具有状态翻转功能9.D/A的含义是模数转换10.构成一个7进制计数器需要3个触发器三.计算题5分如图所示电路在V i =和V i =5V 时输出电压V 0分别为多少,三极管分别工作于什么区放大区、截止区、饱和区;四.分析题24分1.分析如图所示电路的逻辑功能,写出Y 1、Y 2的逻辑函数式,列出真值表,指出电路能完成什么逻辑功能; 2.分析下面的电路并回答问题(1) 写出电路激励方程、状态方程、输出方程 (2) 画出电路的有效状态图(3) 当X=1时,该电路具有什么逻辑功能五.应用题43分1.用卡诺图化简以下逻辑函数①D C A C B A D C D C A ABD ABC Y ++⋅+++=②()D C A C B A B A D C Y ⋅++⊕=,给定约束条件为AB +CD =02.有一水箱,由大、小两台水泵M L 和M S 供水,如图所示;水箱中设置了3个水位检测元件A 、B 、C;水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平;现要求当水位超过C 点时水泵停止工作;水位低于C 点而高于B 点时M S 单独工作;水位低于B 点而高于A 点时M L 单独工作;水位低于A 点时M L 和M S 同时工作;试用74LS138加上适当的逻辑门电路控制两台水泵的运行;1假定161当前状态Q 3 Q 2 Q 1Q 0为“0101”“D 0 D 1 D 2 D 3”为“全1”,LD =0,请画出在两个CP ↑作用下的状态转换关系2请用复位法设计一个六进制记数器可附加必要的门电路4.分析右面的电路并回答问题1该电路为单稳态触发器还是无稳态触发器2当R =1k 、C =20uF 时,请计算电路的相关参数对单稳态触发器而言计算脉宽,对无稳态触发器而言计算周期;A 卷答案一.选择题18分1. c 2. c 3. c 4. c 5.b 6. A 7. B 8. A 9. B二.判断题10分1. √ 2. × 3. × 4. √ 5. √ 6. √ 7. √ 8. × 9. × 10. √ 三.计算题解:10.3V Vi =时,三极管截止,工作在截止区,5V Vo =;25V V i =时,三极管导通,工作在饱和区,VV ce 0V (max)o ≈=四、分析题 1.①D A Y +=②AC D A B Y ++=2、1Q n+11=XQ 2 Q n+12=21Q Q Y=XQ 12Q23当X=1时,该电路为三进制计数器五:应用题1. 解:1由图可以写出表达式:1 1 0 1 0 0 1 1 01 1 1 1 1 1 0 1 13判断逻辑功能:Y2Y1表示输入‘1’的个数;2.解:1输入A、B、C按题中设定,并设输出M L=1时,开小水泵M L=0时,关小水泵M S=1时,开大水泵M S=1时,关大水泵;2根据题意列出真值表:A B C M L M S0 0 0 0 00 0 1 0 10 1 0 ××0 1 1 1 01 0 0 ××1 0 1 ××1 1 0 ××1 1 1 1 13由真值表化简整理得到:4令A=A,B=B,C=C,画出电路图:1“0101”“1111”“1111”2“0110”时复位4、1单稳态220mS数字电子技术基础试题四一、选择题每题2分,共26分1.将代码8421转换为二进制数;A、010000112B 、010100112C 、2D 、22.函数AB B A F +=的对偶式为 ;A 、B A +)()B A +• B 、B A B A +•+;C 、A B A •+B +D 、))((B A B A ++3.有符号位二进制数的原码为11101,则对应的十进制为 ; A 、-29 B 、+29 C 、-13 D 、+13 4.逻辑函数)(F E BCD BD A AC Y +++=的最简的与或式 ;A 、AC+BD ;B 、BD A AC + C 、AC+BD 、A+BD 5.逻辑函数的F=BC B A B A ++的标准与或式为 ;A 、∑)7,5,4,3,2(B 、∑)6,4,3,2,1(C 、∑)5,3,2,1,0(D 、∑)7,6,5,4,3( 6.逻辑函数YA,B,C=∑)5,4,2,0(的最简与或非式为 ;A 、ABC A + B 、C A B A + C 、B A C A +D 、C B C A B A ++7.逻辑函数YA,B,C,D=∑)9,6,5,4,2,1(其约束条件为AB+AC=0则最简与或式为 ;A 、D C D C CB ++ B 、DC AD C C B ++ ; C 、D C D C D C A ++ D 、C A D B B A ++ 8.下图为TTL 逻辑门,其输出Y 为 ;A 、0B 、 1C 、B A +D 、B A •9.下图为OD 门组成的线与电路其输出Y 为 ; A 、1 B 、0 C 、B D 、B A • 10.下图中触发器的次态方程Q n+1为 ; A 、A B 、0 C 、Q n D 、Q n 11.RS 触发器要求状态由0 → 1其输入信号为 ;A 、RS=01B 、RS=×1C 、RS=×0D 、RS=1012.电源电压为+12V 的555定时器、组成施密特触发器,控制端开路,则该触发器的回差电压△V T 为 ;A 、4VB 、6VC 、8VD 、12V 13.为了将三角波换为同频率的矩形波,应选用 ; A 、施密特触发器 B 、单稳态触发器 C 、多谐振器 D 、计数器 二、判断题每题1分,共10分 1.OC 门的输出端可并联使用;2.当TTL 门输出电流I OH =, I OL =16mA,I IH =40μA ,I IL =1mA 时N=16; 3.N 进制计数器可以实现N 分频;4.组合逻辑电路在任意时刻的输出不仅与该时刻的输入有关,,还与电路原来的状态有关; 5.单稳态触发器暂稳态维持时间的长短取决于外界触发脉冲的频率和幅度; 6.在逻辑电路中三极管即可工作在放大,饱和、截止状态;7.逻辑函数Y=D B C A AB ++满足一定条件时存在两处竞争—冒险; 8.寄存器、编码器、译存器、加法器都是组合电路逻辑部件; 9.二进制数101110B 转换成8421BCD 码为0100 01108421; 10.逻辑函数YABC=∑)4,2,0(m 时即:YABC=)7,6,5,3,1(m ∏;RD 三、分析题共20分1.试分析同步时序逻辑电路,要求写出各触发器的驱动方程、状态方程,画出完整的状态转换图按Q 3Q 2Q 1排列;6分2.分析下图由74160构成的计数器为几进制计数器,画出有效状态转换图;4分3.分析逻辑电路,要求写出输出逻辑式、列出真值表、说明其逻辑功能;6分4.分析如下74LS153数据选择器构成电路的输出逻辑函数式;4分 四、设计题共26分1.用74LS160及少量的与非门组成能显示00~48的计数器使用 完成;8分2.试用图示3线-8线译码器74LS138和必要的门电路产生如下多输出逻辑函数;要求:1写出表达式的转换过程6分;2在给定的逻辑符号图上完成最终电路图;6分3.使用74LS161和74LS152设计一个序列信号发生器,产生的8位序列信号为00010111时间顺序自左向右;6分 五、画图题共18分1.用555定时器及电阻R 1、R 2和电容C 构成一个多谐振荡器电路;画出电路,并写出脉冲周期T 的计算公式;8分2.图a 中CP 的波形如图b 所示;要求:1写出触发器次态Q n+1的最简函数表达式和Y 1、Y 2的输出方程;4分2在图b 中画出Q 、Y 1和Y 2的波形设Q n =06分数字电子技术基础试题答案A 卷图aQ 0 Q 3 Q 2 Q 1 D 0 D 3 D 2 D 1 CP CET EP74160 11 R D LD CP 1& D 0 D 1 D 2 D 3Q 0 Q 1 Q 2 Q 3EPETCP C 74160D 0 D 1 D 2 D 3Q 0 Q 1 Q 2 Q 3EP ET CP C 74160F A B Y D 0 D 1 D 2 D 3A 1A 0 V CCDISCV COGND 555V O TH一、选择题26分每题2分1、B2、 A3、C4、B5、A6、A7、A8、A9、A 10、A 11、A12、A 13、B二、判断题10分每小题1分1、√2、×3、√4、×5、√6、×7、√8、×9、×√10、×三、分析题22分1. 8分①驱动方程3分 ②状态方程3分 ③状态转换图2分 2、4分为五进制计数器2分状态转换图2分3、6分①逻辑式:2分B A Y B A B A Y B A Y =+==321;; ②真值表:2分 ③逻辑功能:2分 数值比较器 4、4分四、设计题24分1、6分2、12分①转换过程6分 ②连接图6分3、6分六、画图题18分1、8分①2分2ln )2(2121C R R T T T +=+= ②6分图 2、10分①次态、Y 1 、Y 2方程4分CPQ Y QCP Y QQ n ===+211②波形6分。

《数字电子技术基础》试题及参考答案

《数字电子技术基础》试题及参考答案

试卷一一、填空题(每空1分,共20分)1、与非门的逻辑功能为。

2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。

3、三态门的“三态”指,和。

4、逻辑代数的三个重要规则是、、。

5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行,、、、。

二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。

A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。

A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。

A 、Y=A+B ;B 、Y=AB ;C 、Y=B A +;D 、Y=AB4、十二进制加法计数器需要( )个触发器构成。

A 、8;B 、16;C 、4;D 、35、逻辑电路如右图,函数式为( )。

A 、F=AB +C ; B 、F=AB +C ;C 、F=C AB +;D 、F=A+BC6、逻辑函数F=AB+BC 的最小项表达式为( )A 、F=m 2+m 3+m 6B 、F=m 2+m 3+m 7C 、F=m 3+m 6+m 7D 、F=m 3+m 4+m 77、74LS138译码器有( ),74LS148编码器有( )A 、三个输入端,三个输出端;B 、八个输入端,八个输出端;C 、三个输入端,八个输出端;D 、八个输入端,三个输出端。

8、单稳态触发器的输出状态有( )A 、一个稳态、一个暂态B 、两个稳态C 、只有一个稳态D 、没有稳态三、判断(每题1分,共10分):1、逻辑变量的取值,1比0大。

( )2、对于MOS 门电路多余端可以悬空。

( )3、计数器的模是指对输入的计数脉冲的个数。

( )4、JK 触发器 的输入端 J 悬空,则相当于 J = 0。

数字电子技术基础试题及答案(2)

数字电子技术基础试题及答案(2)

数字电子技术基础期末考试试卷 课程名称 数字电子技术基础A 卷 考试形式 闭 卷 考核类型 考试 本试卷共 4 大题,卷面满分100分,答题时间120分钟。

一、填空题:(每小题2分,共10分) 1.二进制数(1011.1001)2转换为八进制数为 (13.41) ,转换为十六进为 B9 。

2.数字电路按照是否具有记忆功能通常可分为两类: 组合逻逻辑电路 、 时序逻辑电路 。

3.已知逻辑函数F =A ⊕B ,它的与非-与非表达式为 ,或与非表达式为 。

4.5个变量可构成 32 个最小项,变量的每一种取值可使 1 个最小项的值为1。

5.555定时器构成的施密特触发器,若电源电压=12V ,电压控制端经0.01µF 电容接地,则上触发电平= V ,下触发电平–= V 。

二、化简题:(每小题10分,共20分) 1.用代数法将下面的函数化为最简与或式:·[ABD BC BD A +++()D] 2. 用卡诺图法将下列函数化简为最简与或式: F(A 、B 、C 、D)=∑m (0,2,4,5,7,13)+∑d(8,9,10,11,14,15)三、分析题:(每小题10分,共40分)得分评卷人1.试分析题1图所示逻辑电路,写出逻辑表达式和真值表,表达式化简后再画出新的逻辑图。

2.74161组成的电路如题 2 图所示,分析电路,并回答以下问题: (1)画出电路的状态转换图(Q3Q2Q1Q0); (2)说出电路的功能。

(74161的功能见表) 题 2 图………………………密……………………封…………………………装…………………订………………………线………………………3.分析如题3图所示由边沿触发器组成的时序逻辑电路,写出电路的驱动方程、状态方程,画出状态转换图。

题3图4. 图4是用555定时器构成的压控振荡器,试分析输入控制电压和振荡频率之间的关系。

当v升高时输出的频率是升高还是降低?I题4图四、设计题:(每小题10分,共30分)得分评卷人1. 请用一片4线-16线译码器74154和适量的与非门设计一个能将8421码转换为2421码的码转换器。

数字电子技术基础试题(二)及参考答案

数字电子技术基础试题(二)及参考答案
为( b)。
A . 00100000 B. 11011111 C.11110111 D. 00000100
5、属于组合逻辑电路的部件是( a)。
2
A、编码器 B、寄存器 C、触发器 D、计数器
6.存储容量为 8K×8 位的 ROM 存储器,其地址线为( c) 条。 A、8 B、12 C、13 D、14
数字电子技术基础试题(二)
一、填空题 : (每空 1 分,共 10 分)
1.八进制数 (34.2 ) 8 的等值二进制数为( 11100.0 1) 2 ;
十进制数 98 的 8421BCD 码为( 10011000) 8421BCD 。
2 . TTL 与非门的多余输入端悬空时,相当于输入 平。
高电
3 .图 15 所示电路 中 的最简逻辑表达式为 。
7、一个八位 D/A 转换器的最小电压增量为 0.01V,当输入代码为 10010001 时,输出电压为( c)V。
A、1.28 B、1.54 C、1.45 D、1.56 8、T 触发器中,当 T=1 时,触发器实现(c )功能。
A、置 1 B、置 0 C、计数 D、保持
9、指出下列电路中能够把串行数据变成并行数据的电路应该是 (c )。 A、JK 触发器 B、3/8 线译码器
F 1 ;F 2 ;F 3 。
二、选择题: (选择一个正确答案填入括号内,每题 3 分,共 30 分 )
1、 在四变量卡诺图中,逻辑上不相邻的一组最小项为: ( d)
A、m 1 与 m 3 B、m 4 与 m 6
C、m 5 与 m 13 D、m 2 与 m 8
2、 L=AB+C 的对偶式为:( b)
图 15
4. 一个 JK 触发器有 2个稳态,它可存储1 位二进制数。 5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用 多谐振荡器 电路。 6. 常用逻辑门电路的真值表如表 1 所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。

数字电子技术基础试卷及答案

数字电子技术基础试卷及答案

数字电子技术基础试卷及答案二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。

试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。

八选一数据选择器输出端逻辑表达式为:Y=ΣmiDi,其中mi是S2S1S0最小项。

三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A(A1、A0),B (B1、B0)。

要求用三个3输入端与门和一个或门实现。

四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。

74LS138逻辑表达式和逻辑符号如下所示。

五.(15分)已知同步计数器的时序波形如下图所示。

试用维持-阻塞型D触发器实现该计数器。

要求按步骤设计。

六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。

2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。

图5-1图5-2七.八.(10分)电路下如图所示,按要求完成下列问题。

1.指出虚线框T1中所示电路名称.2.对应画出VC、V01、A、B、C的波形。

并计算出V01波形的周期T=?。

(1)求电路的静态工作点;(2)画出微变等效电路图,求Au、ri和ro;(3)若电容Ce开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势.二.(15分)求图示电路中、、、及。

三.(8分)逻辑单元电路符号和具有“0”、“1”逻辑电平输入信号X1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y1、Y2、Y3。

设各触发器初始状态为“0”态。

四.(8分)判断下面电路中的极间交流反馈的极性(要求在图上标出瞬时极性符号)。

如为负反馈,则进一步指明反馈的组态。

(a)(b)五.(8分)根据相位平衡条件判断下列各电路能否产生自激振荡(要求在图上标出瞬时极性符号)。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电子技术基础考题一、填空题:(每空3分,共15分)1.逻辑函数有四种表示方法,它们分别是(真值表)、(逻辑图)、(逻辑表达式)和(卡诺图)。

2.将2004个“1”异或起来得到的结果是(0 )。

3.由555定时器构成的三种电路中,()和()是脉冲的整形电路。

4.TTL器件输入脚悬空相当于输入(高)电平。

5.基本逻辑运算有: (and )、(not )和(or )运算。

6.采用四位比较器对两个四位数比较时,先比较(最高)位。

7.触发器按动作特点可分为基本型、(同步型)、(主从型)和边沿型;8.如果要把一宽脉冲变换为窄脉冲应采用(积分型单稳态)触发器9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是(TTL )电路和(CMOS )电路。

10.施密特触发器有(2)个稳定状态.,多谐振荡器有(0 )个稳定状态。

11.数字系统按组成方式可分为功能扩展电路、功能综合电路两种;12.两二进制数相加时,不考虑低位的进位信号是(半)加器。

13.不仅考虑两个_______本位_____相加,而且还考虑来自___低位进位____相加的运算电路,称为全加器。

14.时序逻辑电路的输出不仅和___该时刻输入变量的取值______有关,而且还与_电路原来的状态_______有关。

15.计数器按CP脉冲的输入方式可分为__同步计数器和____异步计数器_。

16.触发器根据逻辑功能的不同,可分为_____rs______、______jk_____、___t________、___d________、___________等。

17.根据不同需要,在集成计数器芯片的基础上,通过采用__反馈归零法_________、__预置数法_________、__进位输出置最小数法__等方法可以实现任意进制的技术器。

18.4. 一个JK 触发器有 2 个稳态,它可存储 1 位二进制数。

19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。

20.把JK触发器改成T触发器的方法是 j=k=t 。

21.N个触发器组成的计数器最多可以组成2n 进制的计数器。

22.基本RS触发器的约束条件是rs=0 。

23.对于JK 触发器,若K J =,则可完成 T 触发器的逻辑功能;若K J =,则可完成 D 触发器的逻辑功能。

二.数制转换(5分):1、(11.001)2=( )16=( )102、(8F.FF)16=( )2=( )103、( 25.7)10=( )2=( )164、(+1011B)原码=( )反码=( )补码5、(-101010B)原码=( )反码=( )补码三.函数化简题:(5分) 1、 化简等式Y ABC ABC ABC =++=(C B AC B A Y ++=D C A C B A B A D C Y ++⊕=)(,给定约束条件为:AB+CD=02 用卡诺图化简函数为最简单的与或式(画图)。

(0,2,8,10Y m =∑四.分析题(30分)1、分析如图所示组合逻辑电路的功能。

A B CY && & &AB CD00 01 11 10 00 m 0 m 4 m 12 m 8 01 m 1 m 5 m 13 m 9 11 m 3 m 7 m 15 m 11 10 m 2 m 6 m 14 m 104变量卡诺图2.试分析如图3所示的组合逻辑电路。

(15分) 1). 写出输出逻辑表达式; 2). 化为最简与或式; 3). 列出真值表;4). 说明逻辑功能。

CB A YC B A AB Y ⊕⊕=⊕+=21)(化简为ABC C B A C B A C B A Y BCAC AB Y +++=++=21全加器3. 七、分析如下时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。

(20)3. 1)据逻辑图写出电路的驱动方程: 10=T 01Q T = 102Q Q T = 2103Q Q Q T =2)求出状态方程:010Q Q n =+101011Q Q Q Q Q n +=+21021012Q Q Q Q Q Q Q n +=+3)写出输出方程:C =3210Q Q Q Q4)列出状态转换表或状态转换图或时序图:A B CY 1 Y 2 0 0 0 0 00 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 00 1 1 1 1115) 从以上看出,每经过16个时钟信号以后电路的状态循环变化一次;同时,每经过16个时钟脉冲作用后输出端C输出一个脉冲,所以,这是一个十六进制记数器,C端的输出就是进位。

CP Q3Q2Q1Q0等效十进制数 C0 0 0 0 0 0 01 0 0 0 1 1 02 0 0 1 0 2 0……15 1 1 1 1 15 016 0 0 0 0 0 04.74161组成的电路如题37图所示,分析电路,并回答以下问题(1)画出电路的状态转换图(Q3Q2Q1Q0);(2)说出电路的功能。

(74161的功能见表)题37图wu.设计题:(30分)1.要求用与非门设计一个三人表决用的组合逻辑电路图,只要有2票或3票同意,表决就通过(要求有真值表等)。

2. 试用JK触发器和门电路设计一个十三进制的计数器, 并检查设计的电路能否自启动。

(14分)七.(10分)试说明如图 5所示的用555 定时器构成的电路功能,求出U T+ 、U T- 和ΔU T ,并画出其输出波形。

(10分)图5答案:一.填空题1. 真值表、逻辑图、逻辑表达式、卡诺图; 2.0;3.施密特触发器、单稳态触发器 4.高5.与 、或 、非 6.最高7.同步型 、主从型 ; 8.积分型单稳态 9.TTL 、 CMOS ; 10.两、0 ;11.功能扩展电路、功能综合电路 ; 12.半13.本位(低位),低位进位14.该时刻输入变量的取值,该时刻电路所处的状态 15.同步计数器,异步计数器16.RS 触发器 ,T 触发器 ,JK 触发器 ,T ˊ触发器,D 触发器 17.反馈归零法,预置数法,进位输出置最小数法 18.两 , 一 19.多谐振荡器 20.J=K=T 21.2n 22.RS=0二.数制转换(10): 1、(11.001)2=(3.2)16=(3.125)10 2、(8F.FF)16=(10001111.11111111)2=(143.9960937)10 3、( 25.7)10=(11001.1011)2=(19.B )16 4、(+1011B)原码=(01011)反码=(01011 )补码 5、(-101010B)原码=(1010101)反码=(1010110 )补码三.化简题:1、利用摩根定律证明公式反演律(摩根定律): 2、画出卡诺图化简得 Y AC AD =+ :⎪ ⎩ ⎪ ⎨⎧ ⋅ = + + = ⋅ B A B A B A B A AB CD 00 01 11 10 00 m 0 m 4 m 12 m 8 01 m 1 m 5 m 13 m 9 11 m 3 m 7 m 15 m 11 10 m 2 m 6 m 14 m 104变量卡诺图四.分析题20分) 1.1、写出表达式2、画出真值表非门设计一个三人表决用的组合逻辑电路图,只要有2票或3票同意,表决就通过 2(1)逻辑表达式CB A YC B A AB Y ⊕⊕=⊕+=21)((2)最简与或式:ABC C B A C B A C B A Y BCAC AB Y +++=++=21(3) 真值表A B C Y 1 Y 2 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 01 1 1 0 0 1 1 1 111(4)逻辑功能为:全加器。

3. 1)据逻辑图写出电路的驱动方程: 10=T 01Q T = 102Q Q T = 2103Q Q Q T =5)求出状态方程: 01Q Q n =+AB Y =1BC Y =2CA Y =3CA BC AB Y ++=A B C Y 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 0 0 1 0 1 1 1101011Q Q Q Q Q n +=+21021012Q Q Q Q Q Q Q n +=+ 3210321013Q Q Q Q Q Q Q Q Q n +=+6)写出输出方程:C =3210Q Q Q Q7)列出状态转换表或状态转换图或时序图:5) 从以上看出,每经过16个时钟信号以后电路的状态循环变化一次;同时,每经过16个时钟脉冲作用后输出端C 输出一个脉冲,所以,这是一个十六进制记数器,C 端的输出就是进位。

CP Q 3 Q 2 Q 1 Q 0 等效十进制数 C 0 0 0 0 0 0 0 1 0 0 0 1 1 0 2 0 0 1 0 2 0 ……15 1 1 1 1 15 0 16 0 0 0 0 0 0解:(1)状态转换表:Q n 3Q n 2Q n 1Q n 0Q n+13 Q n+12 Q n+11 Q n+100 0 0 0 0 0 0 1 0 0 0 1 0 0 1 0 0 0 1 0 0 0 1 1 0 0 1 1 0 1 0 0 0 1 0 0 0 1 0 1 0 1 0 1 0 1 1 0 0 1 1 0 0 1 1 1 0 1 1 1 1 0 0 0 1 0 0 0 1 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0 1 0 1 1 111状态转换图:(2)功能:11进制计数器。

从0000开始计数,当Q 3Q 2Q 1Q 0 为1011时,通过与非门异步清零,完成一个计数周期。

五.设计题: 1.1、画出真值表2写出表达式000000010010001101000101011001111000100110101011Q 3Q 2Q 1Q 0A B C Y 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 0 0 1 0 1 113画出逻辑图2.解:根据题意,得状态转换图如下:所以:能自启动。

因为:七.,, ,波形如图5 所示CABCABY++=AB CY &&& &图 5。

相关文档
最新文档