存储器系统 题库和答案

合集下载

存储系统答案-4

存储系统答案-4

讨论:
1、 在按字节编址的前提下,按字 寻址时,地址仍为16位,即地址编码范 围仍为0~64K-1,但字空间为16K字, 字地址不连续。
2、 字寻址的单位为字,不是B(字 节)。
3、 画存储空间分配图时要画出上限。
7. 一个容量为16K×32位的存储器, 其地址线和数据线的总和是多少?当选用
下列不同规格的存储芯片时,各需要多少 片?
=0.2µs 即:每0.2µs刷新一行。 分散刷新一遍的时间
=0.1µs×2×256行 =51.2µs 则 分散刷新时, 2ms内可重复刷新遍数
=2ms/ 51.2µs ≈39遍
12. 画出用1024×4位的存储芯片组成 一个容量为64K×8位的存储器逻辑框图。 要求将64K分成4个页面,每个页面分16 组,指出共需多少片存储芯片?
最好的异步刷新方式。
10. 半导体存储器芯片的译码驱动 方式有几种?
解:半导体存储器芯片的译码驱动 方式有两种:线选法和重合法。
线选法:地址译码信号只选中同一 个字的所有位,结构简单,费器材;
重合法:地址分行、列两部分译码,
行、列译码线的交叉点即为所选单元。 这种方法通过行、列译码信号的重合来 选址,也称矩阵译码。可大大节省器材 用量,是最常用的译码驱动方式。
存储器
第四章
3. 存储器的层次结构主要体现在什 么地方?为什么要分这些层次?计算机 如何管理这些层次?
答:存储器的层次结构主要体现在 Cache—主存和主存—辅存这两个存储 层次上。
Cache—主存层次在存储系统中主 要对CPU访存起加速作用,即从整体运 行的效果分析,CPU访存速度加快,接 近于Cache的速度,而寻址空间和位价 却接近于主存。
D3D2D1D0

完整版存储器习题及参考答案

完整版存储器习题及参考答案

完整版存储器习题及参考答案习题四参考答案1.某机主存储器有16位地址,字长为8位。

(1)如果⽤1k×4位的RAM芯⽚构成该存储器,需要多少⽚芯⽚?(2)该存储器能存放多少字节的信息?(3)⽚选逻辑需要多少位地址?解:需要存储器总容量为:16K×8位,故,(1)需要1k×4位的RAM芯⽚位32⽚。

(2)该存储器存放16K字节的信息。

(3)⽚选逻辑需要4位地址。

2. ⽤8k×8位的静态RAM芯⽚构成64kB的存储器,要求:(1)计算所需芯⽚数。

(2)画出该存储器组成逻辑框图。

解:(1)所需芯⽚8⽚。

(2)逻辑图为:A1..A1A1CCCA1A1A1A1..8K............8K..8K×A0A0A0A0WEWEWEWED0...D7D0...D7D7D0...D0...D73. ⽤64k×1位的DRAM芯⽚构成256k×8位存储器,要求:(1)画出该存储器的逻辑框图。

(2)计算所需芯⽚数。

(3)采⽤分散刷新⽅式,如每单元刷新间隔不超过2ms,则刷新信号周期是多少?如采⽤集中刷新⽅式,存储器刷新⼀遍最少⽤多少读/写周期?)1(解:1(2)所需芯⽚为32⽚。

(3)设读写周期为0.5微妙,则采⽤分散式刷新⽅式的刷新信号周期为1微妙。

因为64K×1的存储矩阵是由四个128×128的矩阵构成,刷新时4个存储矩阵同时对128个元素操作,⼀次刷新就可完成512个元素,整个芯⽚只有128次刷新操作就可全部完成。

所以存储器刷新⼀遍最少⽤128个读/写周期。

4. ⽤8k×8位的EPROM芯⽚组成32k×16位的只读存储器,试问:(1)数据寄存器多少位?(2)地址寄存器多少位?(3)共需多少个EPROM芯⽚?(4)画出该只读存储器的逻辑框图?解:因为只读存储器的容量为:32k×16,所以:(1)数据寄存器16位。

计算机操作系统习题(存储器管理)

计算机操作系统习题(存储器管理)

19、请求分页存储管理中,若把页面尺寸增加一 倍,在程序顺序执行时,则一般缺页中断次数会 ( B )。 A.增加 B.减少 C.不变 D.可能增加 也可能减少 20、碎片是指( D )。 A、存储分配完后所剩的空闲区 B、没有被使用的存储区 C、不能被使用的存储区 D、未被使用,而又暂时不能使用的存储区
E、利用交换技术扩充内存时,设计时必须考虑的 问题是:如何减少信息交换量、降低交换所用的时 间; F、在现代操作系统中,不允许用户干预内存的分 配; G、采用动态重定位技术的系统,目标程序可以不 经任何改动,而装入物理内存; H、页式存储管理中,一个作业可以占用不连续的 内存空间,而段式存储管理,一个作业则是占用连 续的内存空间。
11、 文件的存储器是分成大小相等的 物理块 ,并以它为单位交换信息。 12、 从资源分配的角度看,可以把设备分为独 占设备和共享设备。打印机属于 独占 设备,而磁 盘属于 共享 设备。 13、 虚拟设备是通过 SPOOLing 技术 把 独占 设备变成能为若干用户 共享 的设备。 14、 通道是一个独立于 cpu 的专管 的处理机,它控制 与内存之间的信息交换。
空闲区表项按( A.地址从大到小 )进行排列。 B.地址从小到大
C.尺寸从大到小
主要受( )的限制。
D.尺寸从小到大
32.在提供虚拟存储的系统中,用户的逻辑地址空间 A.内存空闲块的大小 B.外存的大小 C.计算机编址 范围 D.页表大小
33.在页式管理中,页表的始址存放在(D )
A.内存中 B.存储页面表中 C.联想存储器中 D.寄存器中 34.在段页式存储管理中,其虚拟地址空间是( ) A.一维 B.二维 C.三维 D.层次
3. 在存储器管理中,页面是信息的________单 位,分段是信息的________单位。页面大小由 _________确定,分段大小由_________确定。 5、从用户的源程序进入系统到相应程序的机器上 运行,所经历的主要处理阶段有____________, ____________,____________, ____________和____________。

计算机内存测试题库及答案

计算机内存测试题库及答案

计算机内存测试题库及答案在计算机科学领域中,内存是指用于存储和访问数据的设备。

它是计算机系统中的重要组成部分,对于保证计算机系统的性能和稳定性具有至关重要的作用。

为了帮助学习者更好地理解和掌握计算机内存相关知识,下面给出了一个包含多个测试题目的题库,以及对应的答案。

题目1:什么是计算机内存?A. 一种用于存储和访问数据的设备。

B. 一种用于计算的设备。

C. 一种用于输入和输出数据的设备。

D. 一种用于连接计算机和外部设备的接口。

答案:A题目2:计算机内存分为几个层次?A. 1个层次。

B. 2个层次。

C. 3个层次。

D. 4个层次。

答案:C题目3:以下哪种内存层次离CPU最近?A. 寄存器。

B. 高速缓存。

C. 主存储器。

D. 辅助存储器。

答案:A题目4:主存储器是计算机系统中的主要存储设备,它的特点是什么?A. 容量大,但访问速度慢。

B. 容量小,但访问速度快。

C. 容量大,访问速度快。

D. 容量小,访问速度慢。

答案:C题目5:下列哪种内存层次具有最大的容量?A. 寄存器。

B. 高速缓存。

C. 主存储器。

D. 辅助存储器。

答案:D题目6:高速缓存的作用是什么?A. 加快主存储器与CPU之间的数据传输。

B. 增加计算机内存的总容量。

C. 存储计算机程序的指令。

D. 控制计算机的运行状态。

答案:A题目7:虚拟内存是指什么?A. 一种通过网络连接的远程存储设备。

B. 一种用于临时存储计算机运行过程中数据的内存区域。

C. 一种用于存储计算机程序和数据的存储器。

D. 一种将主存储器的一部分作为辅助存储器使用的技术。

答案:D题目8:内存管理是什么?A. 控制内存的访问权限,防止非法访问。

B. 控制内存中存储数据的排布方式,提高访问效率。

C. 控制内存中存储数据的持久性和安全性。

D. 控制内存的分配和回收,以保证系统正常运行。

答案:D题目9:在32位操作系统中,每个进程最多可以使用多少GB的内存?A. 2GB。

操作系统考试必备第四章习题(存储器管理)

操作系统考试必备第四章习题(存储器管理)

一、单项选择题1.在存储管理方案中,可与覆盖技术配合。

A. 页式管理B.段式管理C.段页式管理D.可变分区管理2.在存储管理中,采用覆盖与交换技术的目的是。

A. 节省主存空间B.物理上扩充主存容量C. 提高CPU效率D.实现主存共享3.动态重定位技术依赖于。

A. 重定位装入程序B.重定位寄存器C. 地址机构D.目标程序4. 虚拟存储器的最大容量。

A. 为内外存容量之和B.由计算机的地址结构决定C.是任意的 D. 由作业的地址空间决定5.在虚拟存储系统中,若进程在内存中占3块(开始时为空),采用先进先出页面淘汰算法,当执行访问页号序列为1、2、3、4、l、2、5、1、2、3、4、5、6时,将产生次缺页中断。

A.7 B.8 C.9 D.106.很好地解决了“零头”问题的存储管理方法是。

A. 页式存储管理B.段式存储管理C. 多重分区管理D.可变式分区管理7.系统“抖动”现象的发生是由引起的。

A. 置换算法选择不当B.交换的信息量过大C. 内存容量不足D. 请求页式管理方案8.分区管理中采用“最佳适应”分配算法时,宜把空闲区按次序登记在空闲区表中。

A. 长度递增B.长度递减C. 地址递增D. 地址递减9.在固定分区分配中,每个分区的大小是。

A. 相同B.随作业长度变化C. 可以不同但预先固定D.可以不同但根据作业长度固定10.实现虚拟存储器的目的是。

A. 实现存储保护D.实现程序浮动C.扩充辅存容量D.扩充主存容量11.采用段式存储管理的系统中,若地址用24位表示,其中8位表示段号,则允许每段的最大长度是。

A.224B.216C.28D.23212.作业在执行中发生了缺页中断,经操作系统处理后,应让其执行指令。

A. 被中断的前一条B.被中断的C.被中断的后一条D.启动时的第一条13.把作业地址空间中使用的逻辑地址变成内存中物理地址的过程称为。

A. 重定位B.物理化C.逻辑化D.加载14.首次适应算法的空闲区是。

计算机组成存储系统习题

计算机组成存储系统习题

5.4 同步测试习题及解答5.4.1 同步测试习题一、填空题1.在多级存储体系中,Cache的主要功能是_________,虚拟存储器的主要功能是___________。

2.SRAM靠_________存储信息,DRAM靠_______存储信息。

________存储器需要定时刷新。

3.动态半导体存储器的刷新一般有________、__________和__________。

4.一个512KB的存储器,其地址和数据线的总和是________。

5.若RAM芯片内有1024个单元,用单译码方式,地址译码器有_______条输出线;用双译码方式,地址译码器有________条输出线。

6.高速缓冲存储器中保存的信息是主存信息的__________。

二、选择题1.在磁盘和磁带这两种磁介质存储器中,存取时间与存储单元的物理位置有关,按存储方式分_____。

A.二者都是顺序存取 B. 二者都是直接存取C. 磁盘是直接存取,磁带是顺序存取D. 磁带是直接存取,磁盘的顺序存取2.存储器进行一次完整的读写操作所需的全部时间称为()A.存取时间B.存取周期C.CPU周期D.机器周期3.以下哪种类型的存储器速度最快()A.DRAMB.ROMC.EPROMD.SRAM4.下述说法中正确的是()A.半导体RAM信息可读可写,且断电后仍能保持记忆B.动态RAM的易失性RAM,而静态RAM中的存储信息是不易失的C.半导体RAM是易失RAM,但只要电源不断电,所存信息是不丢失的D.半导体RAM是非易失性的RAM5.动态RAM的刷新是以()A.存储单位B.行C.列D.存储位6.SRAM芯片,其容量为1024×8,除电源和接地端外,该芯片最少引出线数位()A.16 B.17 C.20 D.217.存储器容量为32K×16,则()A.地址线为16根,数据线为32根B.地址线为32根,数据线为16根C.地址线为15根,数据线为16根D.地址线为16根,数据线为15根8.某计算机字长为32位,存储器容量为4MB,若按字编址,其寻址范围是0到()A.220-1 B.221-1 C.223-1 D.224-19.下述说法正确的是()A.EPROM是可改写的,因而也是随机存储器的一种B.EPROM是可改写的,但它不能用作为随机存储器用C.EPROM只能改写一次,故不能作为随机存储器用D.EPROM是只能改写一次的只读存储器10.通常计算机的主存储器可采用()A.RAM和ROM B.ROM C.RAM D.RAM或ROM11.存储器采用部分译码法片选时()A.不需要地址译码器 B.不能充分利用存储器空间 C.会产生地址重叠D.CPU的地址线全参与译码12.在主存和CPU之间增加高速缓冲存储器的目的是()A.解决CPU和主存之间的速度匹配问题 B.扩大主存容量 C.扩大CPU通用寄存器的数目 D.即扩大主存容量又扩大CPU中通过寄存器的数量13.在程序的执行过程中,Cache与主存的地址映射是由()A.操作系统来管理的 B.程序员调度的 C.由硬件自动完成的 D.由软、硬件共同完成的14.采用虚拟存储器的目的()A .提高主存的速度B .扩大辅存的存取空间C .扩大主存的存取空间D .扩大存储器的寻址空间15.常用的虚拟存储器寻址系统由()两级A .主存—辅存B .Cache —主存C .Cache —辅存D .控件—主存 三、判断题1.存取周期是指启动一次存储器操作到完成该操作所需的时间。

存储器管理习题及答案

存储器管理习题及答案

存储器管理一、单项选择题1.下列(A )存储方式不能实现虚拟存储器。

A、分区B、页式C、段式D、段页式2.操作系统处理缺页中断时,选择一种好的调度算法对主存和辅存中的信息进行高效调度尽可能地避免(D )。

A、碎片B、CPU空闲C、多重中断D、抖动3.分页式存储管理的主要特点是(C )。

A、要求处理缺页中断B、要求扩充主存容量C、不要求作业装入到主存的连续区域D、不要求作业全部同时装人主存4.LRU页面调度算法淘汰(B )的页。

A、最近最少使用B、最近最久未使用C、最先进入主存D、将来最久使用5.分区管理要求对每一个作业都分配(A )的主存单元。

A、地址连续B、若干地址不连续的C、若干连续的页D、若干不连续的帧6.页面置换算法中(A )不是基于程序执行的局部性理论。

A、先进先出调度算法B、LRUC、LFUD、最近最不常用调度算法7.在存储管理中,采用覆盖与交换技术的目的是(A )。

A、节省主存空间B、物理上扩充主存容量C、提高CPU的效率D、实现主存共享8.分页虚拟存储管理中,缺页中断时,欲调度一页进入主存中,内存己无空闲块,如何决定淘汰已在主存的块时,(B)的选择是很重要的。

A、地址变换B、页面调度算法C、对换方式D、覆盖技术9.动态重定位技术依赖于(A )。

A、重定位装入程序B、重定位寄存器C、地址结构D、目标程序10.(D )存储管理兼顾了段式在逻辑上清晰和页式在存储管理上方便的优点。

A、分段B、分页C、可变分区方式D、段页式11.在可变分区存储管理中,某作业完成后要收回其主存空间,该空间可能与相邻空闲区合并,修改空闲区表使空闲区始址改变但空闲区数不变的是(A)情况。

A、有上邻空闲区也有下邻空闲区B、有上邻空闲区但无下邻空闲区C、无上邻空闲区但有下邻空闲区D、无上邻空闲区且也无下邻空闲区12.可变分区管理中,首次适应分配算法可将空闲区表中的空闲区栏目按(A )顺序排列。

A、地址递增B、长度递增C、地址递减D、长度递减13.在固定分区分配中,每个分区的大小是(C )。

第4章 存储器管理_习题

第4章 存储器管理_习题

第4章存储器管理4.4自测题4.4.1基本题一.判断题(正确的在括号中记√,错误的记×)1.为了减少内部碎片,页应偏小为好。

( )2.为了减少缺页中断率,页应该小一些。

( )3.为提高对换空间的利用率,一般对其使用离散的分配方式。

( )4.用户程序中出错处理部分不必常驻内存。

( )5.使用预分页的原因是每个进程在最初运行时需要一定数量的页面。

( )6.可变分区法可以比较有效地消除外部碎片,但不能消除内部碎片。

()7.分页存储管理方案易于实现用户使用内存空间的动态扩充。

( )8.LRU页面调度算法总是选择在主存驻留时间最长的页面被淘汰。

( )9.最佳适应算法比首次适应算法具有更好的内存利用率。

( )10.请求分段存储管理中,分段的尺寸要受主存空间的限制。

( )二.单项选择题,在每小题的四个备选答案中选出一个正确答案,并将其代码写在题干后面的括号内。

不选、错选或多选者该题无分。

1.在可变式分区管理中,最佳适应算法是将空白区在空白区表中按______次序排列。

A.地址递增B.地址递减C.容量递增D.容量递减2.动态重定位技术依赖于_______.A.重定位装入程序B.重定位寄存器C.地址机构D.目标程序3.请求分页存储管理方案的主要特点是__________。

A.不要求将作业装入内存B.不要求将作业全部装入内存C.不要求使用联想存储器D.不要求缺页中断的处理4.在存储管理方案中,___________可与覆盖技术配合。

A.页式管理B.段式管理C.段页式管理D.可变分区管理5.一个计算机系统虚存的最大容量是由__________决定的。

A.主存的容量B.辅存的容量C.主存容量+辅存容量D.计算机的地址机构6.在存储管理中,采用覆盖与交换技术的目的是_________。

A.节省主存空间B.物理上扩充主存容量C.提高CPU效率D.实现主存共享7.在可变式分区分配方案中,只需要进行一次比较就可以判定是否满足作业对主存空间要求的是______。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第3章存储器系统一.选择题1.计算机工作中只读不写的存储器是( )。

(A) DRAM (B) ROM (C) SRAM (D) EEPROM2.下面关于主存储器(也称为内存)的叙述中,不正确的是( )。

(A) 当前正在执行的指令与数据都必须存放在主存储器内,否则处理器不能进行处理(B) 存储器的读、写操作,一次仅读出或写入一个字节(C) 字节是主存储器中信息的基本编址单位(D) 从程序设计的角度来看,cache(高速缓存)也是主存储器3.CPU对存储器或I/O端口完成一次读/写操作所需的时间称为一个( )周期。

(A) 指令(B) 总线(C) 时钟(D) 读写4.存取周期是指( )。

(A)存储器的写入时间(B) 存储器的读出时间(C) 存储器进行连续写操作允许的最短时间间隔(D)存储器进行连续读/写操作允许的最短时间3间隔5.下面的说法中,( )是正确的。

(A) EPROM是不能改写的(B) EPROM是可改写的,所以也是一种读写存储器(C) EPROM是可改写的,但它不能作为读写存储器(D) EPROM只能改写一次6.主存和CPU之间增加高速缓存的目的是( )。

(A) 解决CPU和主存间的速度匹配问题(B) 扩大主存容量(C) 既扩大主存容量,又提高存取速度(D) 增强CPU的运算能力7.采用虚拟存储器的目的是( )。

(A) 提高主存速度(B) 扩大外存的容量(C) 扩大内存的寻址空间(D) 提高外存的速度8.某数据段位于以70000起始的存储区,若该段的长度为64KB,其末地址是( )。

(A) 70FFFH (B) 80000H (C) 7FFFFH (D) 8FFFFH9.微机系统中的存储器可分为四级,其中存储容量最大的是( )。

(A) 内存(B) 内部寄存器(C) 高速缓冲存储器(D) 外存10.下面的说法中,( )是正确的。

(A) 指令周期等于机器周期(B) 指令周期大于机器周期(C) 指令周期小于机器周期(D) 指令周期是机器周期的两倍11.计算机的主内存有3K字节,则内存地址寄存器需( )位就足够。

(A) 10 (B) 11 (C) 12 (D) 1312.若256KB的SRAM具有8条数据线,那么它具有( )地址线。

(A) 10 (B) 18 (C) 20 (D) 3213.可以直接存取1M字节内存的微处理器,其地址线需( )条。

(A) 8 (B)16 (C) 20 (D) 2414.规格为4096×8的存储芯片4片,组成的存储体容量为( )。

(A) 4KB (B) 8KB (C) 16KB (D) 32KB15.一个有16字的数据区,其起始地址为70A0:DDF6H,则该数据区末字单元的物理地址为()。

(A)14E96H (B)7E814H (C)7E7F6H (D)7E816H16.某微型计算机可直接寻址64M字节的内存空间,其CPU的地址总线至少应有( )条。

(A)20 (B)30 (C)16 (D)2617.对于地址总线为32位的微处理器来说,其直接寻址范围可达()。

(A)64MB (B)256MB (C)512MB (D)4GB18.通常高速缓存是由快速( )组成。

(A) SRAM (B) DRAM (C) EEPROM (D) Flash19.CPU在执行指令的过程中,每完成一次对存储器或I/O端口的访问过程,称为()。

(A) 时钟周期(B) 总线周期(C) 总线读周期(D) 总线写周期20.某CPU有32条地址线,与之相连的一个I/O芯片的口地址为210H~21FH,则该I/O芯片的片选信号至少应由()条地址线译码后产生。

(A) 16 (B) 10 (C) 4 (D) 621.采用高速缓存Cache的目的是( B )。

(A) 提高总线速度(B)提高主存速度(C)使CPU全速运行(D)扩大寻址空间22.堆栈的工作方式是( D )。

(A)先进先出(B)随机读写(C)只能读出,不能写入(D)后进先出是指( D )。

(A)随机读写存储器(B)可编程只读存储器(C)只读存储器(D)可擦除可编程只读存储器24.连续启动两次独立的存储器操作之间的最小间隔叫(A )。

(A)存取时间(B)读周期(C)写周期(D)存取周期25.对存储器访问时,地址线有效和数据线有效的时间关系应该是(C )。

(A)数据线较先有效(B)二者同时有效(C)地址线较先有效(D)同时高电平26.微机的内存器可用(A )构成。

(A)RAM和ROM (B)硬盘(C)软盘(D)光盘27.和外存储器相比,内存储器的特点是(C 〕。

(A)容量大、速度快、成本低(B)容量大、速度慢、成本高(C)容量小、速度快、成本高(D)容量小、速度快、成本低28.若内存容量为64KB,则访问内存所需地址线( A )条(A)16 (B)20 (C)18 (D)1929.若用6264SRAM芯片(8K×8位)组成128KB的存储器系统,需要(A )片6264芯片。

(A)16 (B)24 (C)32 (D)6430.若内存容量为64KB,则访问内存所需地址线( A )条。

(A)16 (B)20 (C)18 (D)1931. 断电后存储的资料会丢失的存储器是( A )(A)RAM (B)ROM (C)CD-ROM (D )硬盘32.断电后存储的资料会丢失的存储器是( A )。

(A)RAM (B)ROM (C)CD-ROM (D)硬盘33. 连接到64000H~6FFFF地址范围上的存储器用8K×8位芯片构成,该芯片需要( )片。

(A)4 (B)8 (C)6 (D)12二、判断题1.静态随机存储器中的内容可以永久保存。

2.总线周期是指CPU执行一条指令所需的时间。

3.静态随机存储器中的内容可以永久保存。

4.Cache是一种快速的静态RAM,它介于CPU与内存之间。

5.寻址256M字节内存空间,需28条地址线。

6.无论采用何种工艺,动态RAM都是利用电容存储电荷的原理来保存信息的。

19.EPROM是指可擦除可编程随机读写存储器。

╳36.某内存模块的地址范围为80000H~0BFFFFH,该模块的容量为256K(√ )三、填空题1.为保证动态RAM中的内容不消失,需要进行( ) 操作。

2.16K字节的存储芯片有( )根地址线,用它构成64K空间的存储器共需( )片,与8位机相连时需地址译码器74LS138至少( )片,若要求该地址空间为连续的,则译码器的引脚A应接地址线( ),引脚B接地址线( ),引脚C接地址线( )。

3.随机存储器RAM主要包括( )和( )两大类。

4.构成64K*8的存储系统,需8K*1的芯片( )片。

5.某存储模块的容量为64K,它的起始地址若为20000H,则末地址应为( )。

6.某RAM芯片的存储容量是8K×8bit ,则该芯片引脚中有几根地址线几根数据线如已知某半导体存储器芯片SRAM的引脚中有14根地址线和8根数据线,那么其存储容量应为()。

7.电路结构如下,请给出图中RAM1和RAM2的地址范围。

8.某RAM芯片的存储容量是4K×8位,该芯片引脚中有()根地址线,()根数据线。

9.某16位微机系统的地址总线为20位,其存储器中RAM的容量为128KB,首地址为80000H,且地址是连续的。

问可用的最高地址是( )H。

10.用2K×8的SRAM芯片组成32K×16的存储器,共需SRAM芯片()片,产生片选信号的地址至少需要()位。

中地址/数据线分时复用,为保证总线周期内地址稳定,应配置(),为提高总线驱动能力,应配置()。

12、8086和8088的地址总线有()根,能寻址()MB的存储器空间。

13.组成32M*8位的存储器,需要1M*4位的存储芯片共()片。

从偶地址中按字节读时,存储器数据进入数据总线的( ) ;从奇地址按字节读时,进入数据总线的( )。

15.1KB= ____1024___字节,1MB=___1024__KB。

16.某8086微处理器系统中设计了一个存储为128KB的SRAM存储器模块,约定该存储器模块的起始地址为80000H,则该存储器模块的末地址为( ) 。

17.设微机的地址总线为16位,其RAM存储器容量为32KB,首地址为4000H,且地址是连续的,则可用的最高地址是( )。

四.做图题1、设某计算机要用32K*4的动态RAM存储器芯片扩展128K*8的存储器。

请回答:(1)扩展该存储器系统共需要几片RAM芯片(2)每块芯片应该有多少根数据线和多少根地址线(3)试画出存储器的组成图,并与CPU连接(设CPU有20根地址线)。

(4)根据所画出的连接图,确定其地址空间范围2、将一个8086微机系统再用16K*8的存储器芯片,它占的地址为D0000H至D7FFFH,试画出该存储器与CPU的接口图。

3、用16K*8的SRAM存储器芯片组成的64K字节的RAM存储器电器,试回答下列问题:(1)试画出存储器的组成图,并与CPU连接,要求所组成的存储器空间从10000H开始并且是连续的。

(2)求各存储器的地址范围。

一、选择题1.(B) 2.(B) 3.(B) 4.(D) 5.(C)6.(A) 7.(C) 8.(C) 9.(D) 10.(B) 11.(C) 12.(B) 13.(C) 14.(C) 15.(B) 16.(D ) 17.(D) 18.(A ) 19.(B) 20.(D) 21.(B) 22.(D) 23.(D) 24.(A) 25.(C) 26.(A) 27.(C) 28.(A) 29.(A) 30.(A) 31.(A) 32.(A) 33.(A) 34.(A) 35.(C)二、判断题1.× 2.× 3.× 4.√5.√ 6.√ 7.× 8.√三、填空题1.定时刷新2.14;4;1;A14;A15 ;1或03.SRAM,DRAM4.645.2FFFFH6.13根地址线,8根数据线;16KB7.RAM1:92600H~927FFH RAM2:92A00H~92BFFH 8.12根地址线,8根数据线。

9.9FFFFH10..32,4_11. 锁存器,驱动器12.20 ,113.6414..数据线低8位数据线高8位15.1024,102416.9FFFFH17.0BFFFH。

相关文档
最新文档