江苏中职触发器练习题
《触发器》练习题

《触发器》练习题一、填空题1、数字电路可分为________________电路和________________电路。
2、触发器具有_________个稳定状态,在输入信号消失后,它能保持______________不变,即这种电路具有______________功能。
3、在CP脉冲作用下,根据输入信号J、K的不同组合状态,凡具有_____________、_____________、_____________和_____________功能的电路称为JK触发器。
4、同步RS触发器状态的改变与________________信号同步。
5、主从触发器是一种能防止_______________现象的实用触发器。
6、时序逻辑电路与组合逻辑电路的最大区别在于____________________________。
二、选择题1、为了提高抗干扰能力,触发脉冲宽度_________。
A、越宽越好B、越窄越好C、随意2、触发器电路如图1所示,其次态方程为_________。
A、Q n+1=1B、Q n+1=0C、Q n+1= Q nD、Q n+1=nQTC1Q Q _CP=1ATC1QQ_CP(1)(2)3、触发器电路如图2所示,当A=1时,其次态方程为_________。
A、Q n+1=1B、Q n+1=0C、Q n+1= Q nD、Q n+1=nQ4、要求JK触发器状态由0→1,其激励输入端JK应为____________。
A、JK=0⨯B、JK=1⨯C、JK=⨯0D、JK=⨯15、为了使同步RS触发器的次态为1,RS的取值应为___________。
A、RS=00B、RS=01C、RS=10D、RS=116、仅具有置0、置1功能的触发器称为__________。
A、JK触发器B、基本RS触发器C、D触发器7、仅具有翻转功能的触发器称为__________。
A、JK触发器B、T触发器C、D触发器D、T‘触发器8、基本RS触发器电路中,触发脉冲消失后,其输出状态__________。
第5章触发器题(含答案)

第五章触发器5.1 画出如题图5.1所示的基本RS触发器输出端、Q Q的电压波形图。
S和R的电压波形如图5.1(b)所示。
题图5.1解:波形如图:5.2 或门组成的基本RS触发器电路如题图5.2(a)所示,已知S和R的波形如题图5.2(b)所示。
试画出、Q Q的波形图。
设触发器的初态Q=0。
题图5.2解:波形如图:5.3 题图5.3所示为一个防抖动输出开关电路。
当拨动开关K时,由于开关接通瞬间发生振颤,R和S的波形如图中所示,请画出和Q Q端的对应波形。
题图5.3解:波形如图:5.4有一时钟RS触发器如题图5.4所示,试画出它的输出端的波形。
初态Q Q=0。
题图5.4解:波形如图:5.5 设具有异步端的主从JK 触发器的初始状态Q = 0,输入波形如题图5.5所示,试画出输出端Q 的波形。
题图5.5解:波形如图:5.6 设题图5.6的初始状态为2Q 1Q 0Q = 000,在脉冲CLK 作用下,画出、、的波形(所用器件都是CD4013)。
S 0Q 1Q 2Q D 、R D 分别是CD4013高电平有效的异步置1端,置0端。
题图5.6解:波形如图:5.7 设题图5.7电路两触发器初态均为0,试画出、波形图。
1Q 2Q题图5.7解:波形如图:5.8 已知CMOS 边沿触发结构JK 触发器CD4207各输入端的波形如题图5.8所示,试画出、Q Q 端的对应波形,设初态Q = 0。
S D 为高电平置1端,R D 为高电平置0端,电路为CLK 上升沿触发。
题图5.8解:波形如图:5.9 如题图5.9所示,利用CMOS 边沿触发器和同或门组成的脉冲分频器。
试分析它在一系列CLK脉冲作用下的、和Y 的波形(初始状态1Q 2Q 120Q Q ==)。
题图5.9解:波形如图:5.10 设题图5.10中各个触发器的初始状态皆为Q = 0,试画出每个触发器Q 端波形。
题图5.10解:波形如图:5.11 题图5.11示出了一个单稳态电路和它的工作波形,试分析其工作原理(初态Q=0)。
触发器练习

触发器练习(一)1、画出图题5-1所示的RS 触发器输出端Q 、Q 端的波形,输入端S 与R 的波形如图所示。
(设Q 初始状态为0)S RSRSRQQ....图题5-12、画出图题5-2所示的RS 触发器输出端Q 、Q 端的波形,输入端S 与R 的波形如图所示。
(设Q 初始状态为0)S RS RQQ...SR....图题5-23、画出图题5-3所示的同步RS 触发器输出端Q 、Q 端的波形,输入端S 、R 与CLK 的波形如图所示。
(设Q 初始状态为0)C1S RS RQQ....CLKS RCLK...图题5-34、画出图题5-4所示的同步D 触发器输出Q 端的波形,输入端D 与CLK 的波形如图所示。
(设Q 初始状态为0)C1DDQQ....CLKDCLK..图题5-45、若在图5-5电路中的CP 、S 、R 输入端,加入如图4.27所示波形的信号,试画出其 Q 和Q端波形,设初态Q =0。
SRCP触发器练习(二)1、画出图题5-6所示的同步JK 触发器输出Q 端的波形,输入端J 、K 与CLK 的波形如图所示。
(设Q 初始状态为0)J KQQ..CLKJKCLK ......C11J 1K..图题5-62、画出图题5-6所示的边沿触发D 触发器输出端Q 端的波形,输入端D 与CLK的波形如图所示。
(设Q 初始状态为0)C11D D QQ....CLKDCLK...D QQ....CLKDCLK...C11D (1)(2)3、画出图题5-7所示的边沿D 触发器输出Q 端的波形,CLK 的波形如图所示。
(设Q 初始状态为0)C11D Q 1CLK....CLK.1C11D Q 2CLK .CLK .图题5-74、画出图题5-8所示的JK 触发器输出Q 端的波形,输入端J 、K 与CLK 的波形如图所示。
(设Q 初始状态为0)J KQQ....CLKJ KCLK ...C11J 1KJ KCLK ......图题5-85、试画出图题5-9所示T 触发器输出Q 端的波形,输入端CLK 的波形如图所示。
《数字电路-触发器》试题

《脉冲数字电路—触发器》试题姓名_________学号_________一、填空题:(每空1分,共30分)1、触发器具有两个互补的输出端Q和Q,定义Q=1、Q=0为触发器的____状态;Q=0、Q=1为触发器的______状态。
2、同步RS触发器的的改变是与________________信号同步的。
3、按逻辑功能分,触发器主要有___________、___________、___________和_____________、__________五种类型。
4、触发器的S D端、R D端可以根据需要预先将触发器置______或置______,不受__________________的同步控制。
5、按CP触发方式分,触发器主要有________触发、________触发、_______触发和主从触发四种类型。
6、RS触发器具有_________、_________、________三项逻辑功能。
7、凡是具有_________、_________、________和_______四项逻辑功能的触发器称为JK触发器。
8、主从RS触发器是由两个____________触发器组成,前级称_______触发器,后级称______触发器。
9、在CP作用下,输入信号T=0时,触发器_______________;T=1时,触发器状态发生________________,这种触发器称为T触发器。
10、对于JK触发器,若初态Q n=1,当J=K=1时,Q n+1=_______。
11、对于T型触发器,若初态Q n=1,欲使Q n+1=0,则T=____。
12、D型触发器的初态Q n=0,欲使Q n+1=1,则D=________。
13、电路如图,若初态Qn=1,则次态Q n+1=_______。
二、单选题:(每小题2 分,共20 分)1、基本RS触发器电路中,当触发脉冲消失后,其输出状态( )A、恢复原状态B、保持现状态C、0状态D、1状态2、基本RS触发器处于1状态时,其对应的输出端Q和Q分别为( )A 、Q=0 Q=1B 、Q=1 Q=0C 、Q=1 Q=1D 、Q=0 Q=03、同步RS 触发器禁止( )A 、R 端、S 端同时为1B 、R 端、S 端同时为1C 、R 端、S 端同时为0D 、R 端、S 端同时为04、右图中,由JK 触发器构成了( ) A 、D 触发器 B 、基本RS 触发器 C 、T 触发器 D 、同步RS 触发器5、对于JK 触发器,输入J=0、K=1,CP 脉冲作用后,触发器的状态应为( ) A 、不定 B 、置0 C 、置1 D 、翻转6、右图中,由JK 触发器构成了( ) A 、D 触发器 B 、基本RS 触发器 C 、T 触发器 D 、同步RS 触发器7、T ′ 触发器的逻辑功能是( )A 、置0、置1B 、保持、翻转C 、翻转D 、置1、翻转8、JK 型触发器欲实现Q n+1=Q n 逻辑功能,J 、K 取值的正确组合是: A 、J=0 K=0 B 、J=0 K=1 C 、J=1 K=0 D 、J=1 K=19、下列触发器中不能克服空翻现象的是( )A 、主从RS 触发器B 、主从JK 触发器C 、边沿触发器D 、同步RS 触发器 10、RS 触发器波形如图,则该触发器为( )A BC三、分析、作图题:(共50分) 1、同步RS 触发器的初始状态Q=0。
触发器周11练习

时间:11:35---12:45 班级:姓名:得分:一、填空题5.触发器具有_________个稳定状态,在输入信号消失后,它能保持______________不变,即这种电路具有______________功能。
6.在CP脉冲作用下,根据输入信号J、K的不同组合状态,凡具有__________________________、_____________和_____________功能的电路称为JK触发器。
13.主从RS触发器具有、和功能,但是也存在现象。
15.D触发器的功能是和。
16.RS触发器的特征方程为,约束条件是。
17.JK触发器的特征方程为,当J=1,K=1时,能实现功能。
18.D触发器的特征方程为。
19.T触发器的特征方程为。
20.JK触发器转化成D触发器的条件是,转化成T触发器的条件是。
二、选择题2.与非门构成的基本RS触发器的输入S=1,R=1,当输入S变为0时,触发器输出将会()。
A.保持B.复位C.置位D.不定6.为了提高抗干扰能力,触发脉冲宽度()。
A.越宽越好B.越窄越好C.随意D.都不对7.触发器电路如图1所示,其次态方程为()。
A.Q n+1=1B.Q n+1=0C.Q n+1= Q nD.Q n+1=ATC1Q Q _CP=1ATC1QQ_CP(1)(2)8.触发器电路如图2所示,当A=1时,其次态方程为()。
A.Q n+1=1B.Q n+1=0C.Q n+1= Q nD.Q n+1=nQ10.仅具有置0、置1功能的触发器称为()。
A.JK触发器B.基本RS触发器C.D触发器D.T触发器11.仅具有翻转功能的触发器称为()。
A.JK触发器B.T触发器C.D触发器D.T‘触发器12.基本RS触发器电路中,触发脉冲消失后,其输出状态()。
A.恢复原状态B.保持现状态C.出现新状态D.不定13.“空翻”是指()。
A.在脉冲信号CP=1时,输出的状态随输入信号的多次翻转B.输出的状态取决于输入信号C.输出的状态取决于时钟和控制输入信号D.总是使输出改变状态14.J=K=1时,主从JK 触发器的时钟输入频率为120Hz 。
触发器练习题

触发器练习题一、判断题1.由逻辑门组成的各种触发器属于电平异步时序逻辑电路()2、rs、jk、d和t四种触发器中,唯有rs触发器存在输入信号的约束条件()3、与非门的输入端加有低电平时,其输出端恒为高电平。
()4、数字电路可以分为组合逻辑电路和时序逻辑电路两大类。
()5.时序逻辑电路中存在反馈,其输出不仅取决于当时的输入,还取决于电路的最后状态。
(6)组合逻辑电路的输出只与当时的输入有关,与电路的最后状态无关,没有记忆功能。
(7)触发器是时序逻辑电路的基本单元。
()8、时序逻辑电路由组合逻辑电路和存储电路构成。
()9.触发器的反转条件由触发器输入和时钟脉冲决定。
()10、组合逻辑电路任何时刻的输出不仅与该时刻的输入状态有关,还与先前的输出状态有关。
()11.译码器和比较器属于组合逻辑电路。
12、数字电路可分为组合逻辑电路和时序逻辑电路。
13.全加器是一种逻辑电路,它将两个1位二进制数相加,并考虑低进位。
14.实现相同逻辑功能的逻辑电路可以不同。
15.解码是编码的逆过程。
16、寻找组合逻辑电路输入输出关系表达式的过程和方法,是组合逻辑电路的设计过程.17、公式化简法有时不容易判断结果是否最简.18、实现同一逻辑功能的电路是唯一的.19、加法器可以有并行进位加法器.20.七段显示解码器有两个连接:公共阳极和公共阴极显示21、一个班级有80个学生,现采用二进制编码器对每位学生进行编码,则编码器输出至少5位二进制数才能满足要求22.高级有效显示解码器可驱动公共阴极连接数码管23,低级有效显示解码器可驱动公共阳极连接数码管24,高级有效显示解码器可驱动公共阳极连接数码管25,低电平有效显示解码器可以驱动公共阴极连接的数码管26。
由同一CP控制的每个触发器的计数器称为异步计数器()27。
每个触发器具有不同信号源的计数器称为同步计数器()28。
一个触发器可以存储两个二进制数()29和D。
触发器只有时钟脉冲上升沿的有效变化。
第十二章 触发器习题及答案

第十二章 触发器习题及答案一、填空题1、 触发器有_____个稳态,存储8位二进制信息要______个触发器。
2、 一个基本RS 触发器在正常工作时,它的约束条件是R + S =1,则它不允许输入S =____且R =____的信号。
3、 触发发有两个互补的输出端Q 、Q ,定义触发器的1状态为Q=___________,0状态为_________可见,触发器的状态指的是______端的状态。
4、 一个基本RS 触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是___________。
5、 在一个CP 脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的__________ ,触发方式为__________式或_____________的触发器不会出现这种现象。
6、 触发器是一种由门电路构成并具有两个稳定状态的电路,两个稳定状态分别用来表示和寄存二进制数码______和______。
7、按逻辑功能不同可分为_______触发器______触发器______触发器_____触发器和_____触发器等。
8、按电路结构不同,可分为______触发器,________触发器,________触发器,________触发器等。
9、描述触发器功能的方法有:__________、____________、__________、______________和________________。
10、电路在没有外加信息触发时保持某一状态不变,而这种状态叫____________。
11、防止空翻的触发器结构有_________________________。
12、触发器的基本性质有_____________________________________________。
13、从结构上看,时钟同步R-S 触发器是在R-S 触发器的基础上增加了____________构成的。
14、比结构上看主从结构的触发器是由主触发器和___________组成。
中职触发器题集

1.触发器电路如图所示,当A =1时,根据CP 和的波形画出Q 0 、Q 1的波形。
(每个波形均为6分)题85图解:根据题意,波形图如下:2. 时序逻辑电路如图(a )所示。
(1)该电路中所使用的触发器具有哪些逻辑功能?(4分)(2)设各触发器初态均为0,试在图(b )中,根据给定的CP 脉冲,画出Q 0、Q 1、Q 2的波形;(6分)(3)该电路实现了什么逻辑功能?(2分)Q 2CPQ 1Q 0(a ) (b )3. .触发器电路如图所示,设各触发器的初态为Q 2Q 1Q 0 =000,试画出8个CP 作用下Q 2、Q 1和Q 0的波形。
Q 2解:根据题意,波形图如下:4. 触发器电路如图所示,设各触发器的初态为Q 2Q 1Q 0 =001,试画出6个CP 作用下Q 2、Q 1和Q 0的波形。
(每个波形均为5分,共15分)。
解:根据题意,波形图如下:5.图a 所示电路中,各触发器的初态均为0,各输入波形如图b 所示。
在图中画出两触发器输出Q 1、Q 2的波形。
6. 在(a )所示电路中,各触发器初态均为0。
试根据题图(b )所示的输入波形,画出Q 1、T 、Q 2的波形。
>>T CPJ KQQ11111K AC11C =1Q 1Q 2TCP A KQ 1Q2T题49图a题49图b7. 触发器电路如图所示,试根据CP 、A 的波形,对应画出输出端Q0、Q1、F 的波形,设触发器的初始状态为0。
(每个波形4分)8. 电路如所示,试画出在6个CP 脉冲作用下Q 1、Q 0和Y 的输出波形(设各触发器初态为0)。
(12分)解:9. D 触发器接成如图所示电路,CP 、A 、B 端的输入波形如图所示,画出Q 端的输出波形,设初态为0。
C PY10.如图所示由JK、D触发器构成的逻辑电路,试画出Q1、Q2的波形。
(12分)。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
、填空题1. 基本RS触发器,当R、S都接高电平时,该触发器具有功能。
2. D触发器的特性方程为; J-K触发器的特性方程为。
3. T触发器的特性方程为。
4. 仅具有“置0”、“置1”功能的触发器叫。
5. 时钟有效边沿到来时,输出状态和输入信号相同的触发器叫。
6. 若D触发器的D端连在Q端上,经100个脉冲作用后,其次态为0,则现态应为。
7. JK触发器J与K相接作为一个输入时相当于触发器。
8. 触发器有个稳定状态,它可以记录位二进制码,存储8位二进制信息需要个触发器。
9. 时序电路的次态输出不仅与即时输入有关,而且还与有关。
10. 时序逻辑电路一般由和两部分组成的。
11. 计数器按内部各触发器的动作步调,可分为计数器和计数器。
12. 按进位体制的不同,计数器可分为计数器和计数器两类;按计数过程中数字增减趋势的不同,计数器可分为计数器、—计数器和计数器。
13. 要构成五进制计数器,至少需要级触发器。
14. 设集成十进制(默认为8421码)加法计数器的初态为Q4Q3Q2Q1= 1001,则经过5个CP脉冲以后计数器的状态为—。
15. 欲将某时钟频率为32MHz的CP变为16MHz的CP,需要二进制计数器个。
16. 在各种寄存器中,存放N位二进制数码需要个触发器。
17. 有一个移位寄存器,高位在左,低位在右,欲将存放在该移位寄存器中的二进制数乘上十进制数4,则需将该移位寄存器中的数移位,需要—个移位脉冲。
18. 某单稳态触发器在无外触发信号时输出为0态,在外加触发信号时,输出跳变为1态,因此其稳态为态,暂稳态为态。
19. _________________________________________________ 单稳态触发器有个稳定状态,多谐振荡器有______________________________________________ 个稳定状态。
20. 单稳态触发器在外加触发信号作用下能够由状态翻转到状态。
21. 集成单稳态触发器的暂稳维持时间取决于。
22. 多谐振荡器的振荡周期为T=tW1+tW2,其中tW1为正脉冲宽度,tw2为负脉冲宽度,则占空比应为。
C.基本RS 触发器D.负边沿触发D 触发器23. 施密特触发器有 个阈值电压、分别称作 = 和24. 触发器能将缓慢变化的非矩形脉冲变换成边沿陡峭的矩形脉冲。
25. 施密特触发器常用于波形的 二、选择题1. R-S 型触发器不具有()A. 保持 C.置 1D.2. 触发器的空翻现象是指(A. 一个时钟脉冲期间,触发器没有翻转B. 一个时钟脉冲期间,触发器只翻转一次C. 一个时钟脉冲期间,触发器发生多次翻转D. 每来2个时钟脉冲,触发器才翻转一次3. 欲得到D 触发器的功能,以下诸图中唯有图( A )是正确的。
B.C D.4.对于JK 触发器,若希望其状态由 0转变为1,则所加激励信号是()A. JK=0XB.JK=X0C.JK=X1D.JK=1X6. 下列触发器中不能用于移位寄存器的是 ()。
A.D 触发器 B.JK 触发器功能。
B.翻转置0)7. 下面4种触发器中,抗干扰能力最强的是()A. 同步D触发器B. 主从JK触发器C.边沿D触发器D. 同步RS触发器8. 为使触发器可靠地翻转,输入信号必须先于时钟信号有效,这段时间间隔称为(A.延退时间B.保持时间C.建立时间D.转换时间9. 按各触发器的CP所决定的状态转换区分,计数器可分为()计数器。
A. 加法、减法和可逆B. 同步和异步C. 二、十和M进制10. 触发器是一种()。
A、单稳态电路B、双稳态电路C、无稳态电路11. 至少()片74197 (集成4位二进制计数器)可以构成M=1212的计数。
A. 12B.11C. 3D.212. 555定时器组成的多谐振荡器属于()电路。
A .单稳)°B. 双稳C. 无稳13. 能起到定时作用的电路是(A.施密特触发器C.多谐振荡器)B. 双稳态触发器D.单稳态触发器14.模为64的二进制计数器,它有()位触发器构成。
A.64B.6C.8D.3215. 555定时器电源电压为V CC,构成施密特触发器其回差电压为()A. V CC C.; V CC1 B. — V CC21 D. V CC316.下列时序电路的状态图中,具有自启动功能的是(B )(SO17.多谐振荡器与单稳态触发器的区别之一是(A.前者有2个稳态,后者只有1个稳态B. 前者没有稳态,后者有 2个稳态C. 前者没有稳态,后者只有 1个稳态D. 两者均只有1个稳态,但后者的稳态需要一定的外界信号维持 18.555构成的单稳态触发器的触发脉冲宽度t i 与暂稳态维持时间t w 之间应满足(A. t i <<t w C. t i >>t wD.没有关系19.在以下各种电路中,属于时序电路的有()。
A . ROM B.编码器 C .寄存器 D .数据选择器三、判断题 1.一个5位的二进制加法计数器, 由00000状态开始,经过169个输入脉冲后,此计数器 的状态为01001。
2. 即使电源关闭,移位寄存器中的内容也可以保持下去。
3. 所有的触发器都能用来构成计数器和移位寄存器。
4. 移位寄存器74LS194可串行输入并行输出,但不能串行输入串行输出。
5. 二进制计数器既可实现计数也可用于分频。
6. 同步计数器的计数速度比异步计数器快。
7. 同步计数器与异步计数器的主要区别在于它们内部的触发器是否同时发生翻转。
8. 由N 个触发器构成的计数器,其最大的计数范围是N 2。
9.在计数器电路中,同步置零与异步置零的区别在于置零信号有效时, 同步置零还需要等到时钟信号到达时才能将触发器置零,而异步置零不受时钟的控制。
10. 计数器的异步清零端或置数端在计数器正常计数时应置为无效状态。
11. 时序电路通常包含组合电路和存储电路两个组成部分,其中组合电路必不可少。
12. 任何一个时序电路,可能没有输入变量,也可能没有组合电路,但一定包含存储电路。
13. 自启动功能是任何一个时序电路都具有的。
却。
)。
B. t i =t w为4位并行数据输出。
若4位二进制减量计数器的初始状态为 1000,则经过100个CP 脉冲作用之后的状态为 0100O该状态同样不属于稳定循环状态的范围。
无论是用置零法还是用置数法来构成任意N 进制计数器时,只要是置零或置数控制端是异步的,则在状态循环过程中一定包含一个过渡状态; 状态。
四、分析设计题1、分析下图所示时序电路的逻辑功能。
要求:(1)写出电路的驱动方程、状态方程和输出方程;2、JK 触发器及CP 、J 、K 、R D 的波形分别如图37 (a )、(b )所示,试画出 Q 端的波形。
(设Q 的初态为"0”)3、D 触发器及输入信号 D 、R D 的波形分别如图38 (a )、(b )所示,试画出 Q 端的波形。
(设Q 的初态为"0”)14. 一组4位二进制数要串行输入移位寄存器,时钟脉冲频率为1kHZ ,则经过4ms 可转换15. 16. 当用异步清零端来构成 M 进制计数器时,一定要借助一个过渡状态 M 来实现反馈清零。
17. 当用同步清零端来构成 M 进制计数器时,不需要借助过渡状态就可以实现反馈清零。
18. 若用置数法来构成任意N 进制计数器,则在状态循环过程中一定包含一个过渡状态,19.只要是同步的,则不需要过渡“1”CP1J>CP JR D — 1KR—QK R D64、设下图中各触发器的初始状态皆为进位输出7、下图是由两片同步十进制可逆计数器74LS192构成的电路,74LS192的真值表如附表1.2.1所示。
求:1、指出该电路是几进制计数器;2、列出电路状态转换表的最后一组有效状态。
8、试分析下图中所示电路,说明它是几进制计数器。
1、解:(1)驱动方程:D i Q3, D2 Q「D3 Q2Q1状态方程:Q i n 1Q3 , Q;1Q i , Q31 1Q2Q1输出方程:Y Q1Q32、解:Q端的波形如下图所示:CPJ3、解:Q端的波形如图38- 1:Q ——! ---------- !---------- ------------------ 1n 1 = n — n 1 — n 八n 1 kn — n 1 ~ n —n1 n — n 14、解:Q〔Q〔Q2 Q2 Q3 Q3 Q4 Q4 Q5 Q5 Q2 0n 1 n n 1 /T" n n 1 n 1 n n 1 n n 1Q7 Q7 Q8 Q8 Q1 1 Q10 Q10 Q11 Q11 Q12 15、解:七进制计数器。
6、解:这是一个十进制计数器。
7、解:1、22进制计数器;2、最后一组有效状态是:00100001。
8、解:这是使用整体反馈置零法构成的计数器。
当计数器计到Q D2Q C2Q B2Q A2Q D1Q C1Q B1Q A110101110时,检测门输出0, 74161异步置零。
因此该计数器的有效状态是从00000000〜10101101,中间无空缺状态。
因此该计数器是一个模174计数器。