计算机原理复习重点
计算机组成原理考试重点

计算机组成原理第一章计算机系统概论1.概念:存储单元,存储字长,存储容量P17,机器字长P17,指令字长(P19—1.7)2.什么是指令?3.P8,冯诺依曼计算机特点,计算机结构框图,图1。
7.(P19—1。
5)第二章计算机发展及应用1。
什么是摩尔定律?第3章系统总线1.总线的概念P412.总线的分类,系统总线分类?通信总线分类?3.了解总线结构,尤其是双总线和三总线(P53)4.总线控制(重点)P57(1)总线判优控制:集中式,分布式,特点是什么呢?集中式控制:●链式查询,计数器定时查询,独立请求方式;●分别采用怎样的控制方式?(2)总线通信控制(P59)●什么是总线周期?可以分为哪些阶段?●申请分配阶段,寻址阶段,传数阶段,结束阶段各自有哪些功能?●总线通信控制的主要功能:解决通信双方如何获知传输开始和传输结束,以及通信双方如何协调,如何配合的问题。
●四种通信方式:同步通信,异步通信,半同步通信和分离式通信。
●同步通信特点?●异步通信特点?根据应答方式的不同进行分类:不互锁方式,半互锁方式,全互锁方式.●例题:3。
2, 例题3.35课后题3.2, 3.4 3。
5 3。
6 3。
7 3。
13 3.14 3.16第4章存储器1了解主存的基本组成P722。
了解主存存储单元地址分配, 存储字长:一个存储单元存放一串二进制代码的位数。
P73 3。
概念:存储容量,存储速度,存取时间,存取周期, 存储器带宽。
4. 动态RAM的三种刷新方式:P86●集中刷新●分散刷新●异步刷新5存储器容量的扩展方式:位扩展,字扩展,位字扩展P916存储器与CPU连接(设计题)P93 例题4。
17存储器校验:汉明码校验方法P100 例题4。
4 例题4.58 Cache—主存地址映射方式: 直接映射,全相联映射、组相连映射,各自特点,例题4.8,例题4.99替换策略: 先进先出算法,近期最少用算法,随即算法10. 辅助存储器章节的概念:磁表面存储器主要技术指标:记录密度,存储容量,平均寻址时间,数据传输率,误码率P12511 循环冗余校验码CRC编码P145 例题4。
微型计算机原理及应用复习资料

一、计算机基础知识 (1).各进制数的转换二进制----十六进制----十进制 例:(101.101)2 转换成十进制。
按公式展开:例:(11.375)10转换成二进制。
整数部分: 小数部分:整数部分:除2取余; 小数部分:乘2取整。
二进制数→十六进制数:每四位二进制数来表示一个十六进制数 (2). BCD 码、ASCII 码的表示8421 BCD 码:四位二进制代码来表示一个十进制数 采用7位二进制代码来对字符进行编码。
常用的ASC Ⅱ字符: 0—9 的ASC Ⅱ码30H —39HA —Z 的ASC Ⅱ码41H —5AHa —z 的ASC Ⅱ码61H —7AH (3).原码、补码、反码、 补码运算1、无符号数:一个八位二进制数都用来表示数的大小,没有正负之分。
2、有符号数:只用八位中的低7位用来表示大小,而最高位表示符号,符号位为 0 表示正数,符号位为 1 表示负数3、连同符号位一起数值化了的数,称为机器数4、机器数所表示的真实的数值,称为真值。
5、原码([X]原):正数的符号用0表示,负数的符号位用1来表示。
6、反码([X]反):正数的反码与原码相同,如负数,则其反码是符号位保持不变,而其它位按位取反(1变0,0变1)。
7、补码([X]补):如果是正数,则补码与原码相同,如是负数,则是符号位保持不变,而其它位按位取反,在最末位加1 8.特殊数10000000该数在原码中定义为: -0 在反码中定义为: -127 在补码中定义为: -128对无符号数:(10000000)2 = 12810321012)625.5(2*12*02*12*12*02*1=+++++---对8位二进制数:原码: -127 ~ +127反码: -127 ~ +127补码: -128 ~ +127二、计算机基本组成电路1存储器分类•按用途分类(1)内部存储器(内存)内存空间由地址线条数计算如386 32位地址线232=4GB(2)外部存储器(外存)软盘硬盘磁带光盘 U盘•按存储器的性质分类(1)RAM(Random Access Memory)-静态RAM (Static RAM):其存储电路以双稳态触发器为基础,状态稳定,只要不掉电,信息不会丢失,但集成度低。
计算机组成原理期末重点章节知识点

计算机组成原理第一章计算机系统概论(清楚一个概念)计算机的性能指标:吞吐量:表征一台计算机在某个时间间隔内能够处理的信息量。
响应时间:表征从输入有效到系统产生响应之间的时间度量,用时间单位来度量。
利用率:在给定的时间间隔内系统被实际使用的时间所占的比率,用百分比表示。
处理机字长:指处理机运算器中一次能够完成二进制数运算的位数。
总线宽度:一般指CPU中运算器与存储器之间进行互连的内部总线二进制位数。
存储器容量:存储器中所有存储单元的总数目,通常KB,MB,GB,TB来表示。
存储器带宽:单位时间内存储器读出的二进制数信息量,一般用字节数/秒表示。
主频/时钟周期:CPU的工作节拍受主时钟控制,主时钟不断产生固定频率的时钟,主时钟的频率叫CPU的主频。
度量单位MHZ(兆赫兹)、GHZ(吉赫兹)主频的倒数称为CPU时钟周期(T),T=1/f,度量单位us,nsCPU执行时间:表示CPU执行一般程序所占的CPU时间,公式:CPU执行时间=CPU时钟周期数xCPU时钟周期CPI:表示每条指令周期数,即执行一条指令所需的平均时钟周期数。
公式:CPI=执行某段程序所需的CPU时钟周期数/程序包含的指令条数MIPS:表示平均每秒执行多少百万条定点指令数,公式:MIPS=指令数/(程序执行时间x10^6)第二章运算方法和运算器原码定义:(1)整数(范围(-(2^n-1)~ 2^n-1)(2)小数(范围-(2^-n-1 ~ 1-2^-n)反码定义:(3)整数(范围(-(2^n-1)~ 2^n-1)(4)小数(范围-(2^-n-1 ~ 1-2^-n)补码定义:(5)整数(范围(-(2^n )~ 2^n-1)(6)小数(范围(-1 ~ 1-2^-n)移码表示法(用于大小比较与对阶操作)IEEE754标准格式:符号位(1位)+ 阶码(移码)+ 尾数正溢:两个正数相加,结果大于机器字长所能表示的最大正数负溢:两个负数相加,结果小于机器字长所能表示的最小负数检测方法:1、双符号位法2、单符号位法不带符号阵列乘法器:同行间并行不同行间串行浮点加减运算操作过程大体分四步:1、0操作数检查2、比较阶码大小完成对阶3、尾数进行加减运算4、结果规格化所进行舍入处理流水线原理:时间并行性线性流水线的加速比:C k=T L/T K =nk/k+(n-1)第三章存储系统程序局部性原理:在某一段时间内频繁访问某一局部的存储器地址空间,而对此范围以外的地址空间则很少访问的现象。
计算机组成原理期末复习资料(完美高分通过版)(完整资料).doc

此文档下载后即可编辑计算机组成原理一、缩写词解释CPU:中央处理器ALU:算术逻辑单元I/O:输入输出接口RAM:随机存储器SRAM:静态随机访问存储器DRAM:动态随机访问存储器ROM:只读存储器PROM:用户可编程的只读存储器EPROM:紫外线可擦除可编程只读存储器FLASH:闪速存储器EEPROM:用电可擦除可编程只读存储器ISA:工业标准总线EISA:扩展工业标准总线PCI:外围部件互连总线USB:通用串行总线RS—232C:串行通信总线Cache:高速缓存FIFO:先进先出算法LRU:近期最少使用算法CRC:循环冗余校验码A/D:模拟/数字转换器D/A:数字/模拟转换器DMA:直接存储器存取方式DMAC:直接内存访问控制器LED:发光二极管FA:全加器OP:操作码CISC:复杂指令系位计算机RISC:精简指令系位计算机VLSI:超大规模集成电路LSI:大规模集成电路MAR:存储器地址寄存器MDR:存储器数据寄存器CU:控制单元CM:控制存储器二、选择题(自己看书吧····)三、名词解释1.计算机系统:由硬件和软件两大部分组成,有多种层次结构。
2.主机:CPU、存储器和输入输出接口合起来构成计算机的主机。
3.主存:用于存放正在访问的信息4.辅存:用于存放暂时不用的信息。
5.高速缓存:用于存放正在访问信息的付本。
6.中央处理器:是计算机的核心部件,由运算器和控制器构成。
7.硬件:是指计算机实体部分,它由看得见摸得着的各种电子元器件,各类光、电、机设备的实物组成。
软件:指看不见摸不着,由人们事先编制的具有各类特殊功能的程序组成。
8.系统软件:又称系统程序,主要用来管理整个计算机系统,监视服务,使系统资源得到合理调度,高效运行。
应用软件:又称应用程序,它是用户根据任务需要所编制的各种程序。
9.源程序:通常由用户用各种编程语言编写的程序。
目的程序:由计算机将其翻译机器能识别的机器语言程序。
计算机组成原理背诵知识点

计算机组成原理背诵知识点
计算机组成原理涉及的知识点非常广泛,包括但不限于CPU、
存储器、输入输出设备、总线、指令系统、微程序控制、并行处理、操作系统等。
以下是一些常见的知识点:
1. CPU,中央处理器是计算机的核心部件,负责执行指令、数
据处理和控制计算机的操作。
2. 存储器,包括内存和外存,用于存储数据和程序。
3. 输入输出设备,键盘、鼠标、显示器、打印机等,用于与外
部世界进行交互。
4. 总线,连接各个部件的通信通道,包括数据总线、地址总线
和控制总线。
5. 指令系统,CPU执行的指令集合,包括数据传输、算术运算、逻辑运算等指令。
6. 微程序控制,控制指令执行的微操作序列,实现指令的解码
和执行。
7. 并行处理,利用多个处理器同时处理任务,提高计算机的性能。
8. 操作系统,管理计算机硬件和软件资源,提供用户界面和服务。
以上是计算机组成原理中的一些常见知识点,涉及到硬件和软件方面的内容。
希望这些信息能够帮助您更好地理解计算机组成原理。
计算机组成原理重点整理

一.冯·诺依曼计算机的特点1945年,数学家冯诺依曼研究EDVAC机时提出了“存储程序”的概念1.计算机由运算器、存储器、控制器、输入设备和输出设备五大部件组成2.指令和数据以同等地位存放于存储器内,并可按地址寻访。
3.指令和数据均用二进制数表示。
4.指令由操作码和地址码组成,操作码用来表示操作的性质,地址码用来表示操作数在存储器中的位置。
5.指令在存储器内按顺序存放。
通常,指令是顺序执行的,在特定条件下,可根据运算结果或根据设定的条件改变执行顺序。
6.机器以运算器为中心,输入输出设备与存储器间的数据传送通过运算器完成。
二.计算机硬件框图1.冯诺依曼计算机是以运算器为中心的2.现代计算机转化为以存储器为中心各部件功能:1.运算器用来完成算术运算和逻辑运算,并将运算的中间结果暂存在运算器内。
2.存储器用来存放数据和程序。
3.控制器用来控制、指挥程序和数据的输入、运行以及处理运算结果4.输入设备用来将人们熟悉的信息形式转换为机器能识别的信息形式(鼠标键盘)。
5.输出设备可将机器运算结果转换为人们熟悉的信息形式(打印机显示屏)。
计算机五大子系统在控制器的统一指挥下,有条不紊地自动工作。
由于运算器和控制器在逻辑关系和电路结构上联系十分紧密,尤其在大规模集成电路制作工艺出现后,两大不见往往集成在同一芯片上,合起来统称为中央处理器(CPU)。
把输入设备与输出设备简称为I/O设备。
现代计算机可认为由三大部分组成:CPU、I/O设备及主存储器。
CPU与主存储器合起来又可称为主机,I/O设备又可称为外部设备。
主存储器是存储器子系统中的一类,用来存放程序和数据,可以直接与CPU交换信息。
另一类称为辅助存储器,简称辅存,又称外村。
算术逻辑单元简称算逻部件,用来完成算术逻辑运算。
控制单元用来解实存储器中的指令,并发出各种操作命令来执行指令。
ALU和CU是CPU的核心部件。
I/O设备也受CU控制,用来完成相应的输入输出操作。
计算机组成原理复习要点

第三章 运算方法和运算器件
• 定点加、减运算及其溢出判断方法,其中减法运算是通过补码加法运 算实现的,其中根据[x]补求[-x]补。什么时候将会发生溢出?P6162,三种溢出判断方法。在计算机中,所表示的数会发生溢出,其根本 原因是计算机的字长有限。
• 定点原码乘法采用数值位用绝对值相乘,符号位单独处理;补码乘法 采用Booth算法;定点原码加减交替除法 :仅当最后一步余数为负时, 做恢复余数的操作
第二组:
4000H~7FFFH
第三组:
8000H~BFFFH
第四章:
C000H~FFFFH
第五章 指令系统
• 指令的格式是指指令用二进制表示的形式,通常由指令码和操作数的 地址码两部分组成,操作数有一地址、二地址和多地址之分;指令码 有定长与不定长之分;指令系统是表征一台计算机性能的重要因素, 它的格式和功能不仅直接影响到机器的硬件结构而且也影响到系统软 件。
复习要点
第一章 计算机系统概论
计算机系统
硬件系统
软件系统
外围设备 主机
系统软件
应用软件
外输输 C 内 存入出 P 存 储设设 U 器备备
寄运 控 高
存算 制 速
器器 器 缓
包
存
含
( )
操 作 系 统
语数
言据
处 理 程
… …
库 管 理
序系
统
数自 据动 处控 理制 程程 序序
企科
业学
管… 计 理… 算
• 流水线的概念,流水CPU是一种非常经济而实用的时 间并行技术,影响流水线性能的因素:访存冲突(即 资源相关)和相关(数据相关、控制相关)问题
第八章 系统总线
• 系统总线的结构有单总线和多总线之分,功能有数据 线、地址线和控制线之分,其中地址线(控制线)的 功能:提供主存、I / O接口设备的地址(控制信号、 响应信号)。计算机系统中,根据应用条件和硬件资 源不同,数据传输方式可采用串行微指令的编码。注意PC+1在不同机器中的含义, 如8位字长、16位指令和16位字长、16位指令
计算机组成原理总复习

一、基本概念指令周期,CPU周期(机器周期),存储周期,刷新周期,流水线周期,流水线加速比,相联存储器,cache 存储器,cache的三种映射方式,控制存储器,虚拟存贮器,存储器三级结构,动态SRAM特点,静态SRAM 特点,微程序控制器及组成,硬布线控制器,微指令格式,微指令的编码方式,指令流水线,算术流水线,并行处理技术,流水线中的主要问题,输入/输出的信息交换方式,程序中断,补码运算的溢出判断(双符号法与单符号法),n位机器数(原码、反码、补码、移码)表示的范围,先行进位,串行进位,矩阵乘法器、矩阵除法器、规格化小数标准,浮点数的表示方法,指令寻址方式,操作数寻址方式,总线的特性。
二、选择题练习1、若浮点数用补码表示,则判断运算结果是否为规格化数的方法是______。
A. 阶符与数符相同为规格化数B. 阶符与数符相异为规格化数C. 数符与尾数小数点后第一位数字相异为规格化数D. 数符与尾数小数点后第一位数字相同为规格化数2、16位字长的定点数,采用2的补码形式表示时,所能表示的整数范围是______。
A . -215 ~ +(215-1) B. -(215–1)~ +(215–1)C. -(215 + 1)~ +215D. -215~ +2153、容量是128M*32的内存,若以字节编址,至少需要______根地址线。
A. 16B. 29C. 27D. 324、某计算机字长16位,它的存贮容量是64KB,若按字编址,那么它的寻址范围是____。
A、0~64KB、0~32KC、0~64KBD、0~32KB5、主存贮器和CPU之间增加cache的目的是______。
A. 扩大主存贮器的容量B. 解决CPU和主存之间的速度匹配问题C. 扩大CPU中通用寄存器的数量D. 既扩大主存的容量,又扩大CPU通用寄存器的数量6、以某个寄存器的内容为操作数地址的寻址方式称为______寻址。
A. 直接B. 间接C. 寄存器直接D. 寄存器间接7、在cache的映射方式中不需要替换策略的是______。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
复习重点第1章绪论(概念)1计算机系统的组成分为两大范畴:硬件和软件。
书P4图1-1●计算机硬件分为主机和外设;●计算机软件分为系统软件和应用软件两大类。
2计算机系统的组成:冯·诺依曼计算机基本特点:●采用二进制形式表示指令和数据;●计算机采用存储程序的工作方式;●计算机硬件由存储器、运算器、控制器、输入设备和输出设备组成。
了解主要部件功能。
3存储系统通常分为三级存储体系是指:Cache—内存—外存三层架构,通常内存(主存)和Cache由半导体存储器构成。
4总线概念●计算机中各个功能部件是通过总线连接的,它是各部件之间进行信息传输的公共线路。
●总线:一组公共信息传输线路,能为多个部件服务,可分时地发送与接收各个部件的信息。
●总线的数据通路宽度:指能够一次并行传送的数据位数。
●总线分为单向总线和双向总线。
(传送方向分)单向总线:挂在总线上的一些部件将信息有选择地传向另一些部件,却不能反向传送;双向总线:挂在总线上的任何一个部件或设备都可以从总线上有选择地接受其他部件或设备的信息,而且能通过总线有选择的向其他部件或设备发送信息。
●根据所传信息种类不同,通常系统总线可以分为三种:数据总线DB、地址总线AB、控制总线CB5计算机系统的层次结构●从语言功能角度划分层次结构,一般地,计算机的语言由低到高可以分成机器语言、汇编语言、高级语言和专用语言等●计算机硬件的物理功能是执行机器语言,机器语言是能够被计算机硬件直接识别的语言。
汇编语言是一种面向机器结构的低级程序设计语言。
6计算机的主要指标●机器基本字长:参与计算机运算的操作数的基本位数。
●存储器容量:一般,以字节数表示存储器容量,例如:1KB=210B;1MB=220B;1GB=230B;1TB=240B第2章数据信息表示2.1数值数据的信息表示(掌握)1进位计数制之间的转换2数的小数点表示●根据小数点位置是否固定,数的格式分为两种表示形式,分别是定点数和浮点数。
●定点数的表示:定点正数、小数(重点是小数)原码/补码/反码表示范围如习题2.4:分别写出字长8位(含1符号位)定点小数的原、补、反码表示时的十进制数范围●浮点数的表示:典型/IEEE✧典型形式:用一对定点数(阶码和尾数)来表示✧浮点数的表示范围主要由阶码决定,精度则主要由尾数决定。
✧规格化浮点数:尾数:1/2 ≤ |M|<1正数,规格化表示的尾数形式为:0.1xx (x)补码表示的负数,规格化表示的尾数形式为: 1.0xx (x)如:习题2.5:浮点字长为32位,其中阶码8位(含1位阶符),基值为2,尾数24位(含1位数符),若阶码和尾数采用同一种机器数形式,试问当该浮点数分别用原码和补码表示时,且尾数为规格化形式,分别写出它们所对应的最大正数、最小正数、最大负数和最小负数的机器数形式及十进制真值✧移码:移码通常用于表示浮点数的阶码如果浮点数的阶码有n+1位(包括1位符号位),其阶码的表数范围为-2n~+(2n-1),则阶码x的移码定义为:[x]移= 2n + x ,-2n≤x ≤2n-1移码的性质:当x<0时,[x]移的符号位(最高位)为0,当x≥0时,[x]移的符号位为1,与原、补码符号相反。
由[x]补得到[x]移的方法是变[x]补的符号位取反,其他各位相同。
✧IEEE754标准掌握熟悉:IEEE754标准单精度格式(短实数格式)即:共32位。
➢阶码8位(含1位符号位),移码(变形移码)表示,偏置量为127,以2为底。
即:阶码=阶码真值+127➢尾数24位(包括1位数符),原码表示,实际数值:数符1位,尾数23+1位(隐含整数1)。
即尾数有效值为1.M(将尾数移位成1.M形式,在尾数部分只显示小数点右侧的23位尾数)如,习题2.8 已知十进制(或二进制)数值,表示成IEEE754标准的32位短实数浮点数格式如,习题2.9 已知浮点数表示数值,写出十进制真值。
2.2非数值数据(了解)如:ASCII码●目前使用最广泛的字符编码方案是ASCII码,一个字符的ASCII码占用主存储器的一个字节单元,如果是字符序列,通常则占用主存多个连续的字节单元。
第3章数值运算及运算器3.1 基本算术运算的实现(概念)1加法器有两种形式:串行加法器和并行加法器串行加法器:n 位字长的加法器仅有一位全加器,使用移位寄存器从低位到高位串行地提供操作数,分n步进行相加并行加法器:全加器位数和操作数位数相同,同时对所有位进行求和。
2并行加法器的进位结构●并行加法器中传递进位信号的逻辑线路称为进位链●进位线路结构分为:串行进位、并行进位;将整个加法器分组,对组内、组间分别采用串行或并行进位。
例如:有组内并行、组间串行,组内并行、组间并行等进位结构3.2 定点运算(掌握)(带符号数1、2位乘)掌握运算方法。
重点:补码两位乘如习题3.3 原码一位乘法习题3.4(1)补码一位乘习题3.5(1)补码两位乘3.3 浮点运算(掌握)(加、减、乘)掌握运算方法。
重点:浮点数乘法如习题3.8(1)浮点数加、减习题3.9(1)浮点数乘法3.4 运算器举例(概念)174181:算术逻辑单元,具有组内并行进位链,提供了辅助函数G,P供组间进位链使用。
1片74181可以作为1个4位的小组,组间可采用串行进位,也可采用并行进位。
通过采用组间并行进位,看增加1片74182并行进位部件。
274182(先行进位发生器)提供:组间并行进位信号。
第4章指令系统(掌握)(8086指令系统)1.指令系统:是指一台计算机所能执行的全部指令的集合。
2.指令的基本格式:一条指令实际上包括两种信息,即操作码和地址码。
3.8086/8088的CPU结构:P978086CPU采用了指令流水线结构,将取指令(或取操作数)与执行指令的功能分别由两个独立部件实现,即总线接口部件BIU与执行部件EU。
4.8086/8088的主存储器结构●8086CPU的主存单元地址为20位,其主存容量为1M字节,而CPU内部的寄存器和数据通路都是16位。
●8086将1MBf主存空间划分为若干段,每个段的最大长度为64KB单元。
偏移量为:0000H~FFFFH●物理地址:20位真正地址,00000H~FFFFFH●8086中,编程访问主存单元式,通常采用逻辑地址:由段基值和偏移地址(段内偏移量)组成。
主存单元的逻辑地址= 段基值:段内偏移量●逻辑地址与物理地址的转换:物理地址= (段R)*16 + 偏移量●主存支持字/字节访问:•一个字节数据(8位二进制数)占用一个字节存储单元•字寻址:一个字数据(16位二进制数)的存储占用相邻的2个字节存储单元高地址存高8位;低地址存低8位。
(即,字单元的地址用其低地址来表示)。
5.8086/8088CPU中的寄存器P98●8086CPU中包含8个16位通用寄存器和4个16位段寄存器。
●段寄存器:相应段的首址的高16位(段基值)✧CS:代码段段寄存器,用来存放当前代码段首址的高16位。
✧DS:数据段段寄存器,用来存放当前数据段首址的高16位。
✧ES:附加段段寄存器,用来存放当前附加段首址的高16位。
✧SS:堆栈段段寄存器,用来存放当前堆栈段首址的高16位。
8086主机在程序运行时,最多只能有4个当前段。
因为段寄存器的数目只有4个。
●通用R(8个16位R):✧地址指针R(给出段内偏移量):SI、DI、SP、BP✧数据R:16位AX、BX、CX、DX;每个可分成2个8位的寄存器●IP:8086CPU中指令指针寄存器,用来存放需要访问的指令距离代码段首地址的偏移量。
●FR:flags register标志寄存器,用来存放当前程序的运行状态和工作方式。
了解6个状态标志位和3个控制标志位功能。
其中存储的信息通常被称为程序状态字(PSW)CF、PF、ZF、SF、OF、AF(状态标志位)TF、DF、IF(控制标志位)6.熟悉掌握8086指令系统的与数据和存储器相关的各寻址方式立即、寄存器、直接、寄存器间接、变址、基址变址寻址方式等如,习题4.7:指出各指令的操作数的寻址方式。
7.熟悉掌握8086指令系统各指令助记符、指令的功能p114如,习题4.9:判断指令对错能读程序,写结果如,习题4.128.堆栈操作:P1198086的堆栈是在主存中设置的按照后进先出方式进行操作的一段存储空间,由SS 指定的一段存储器(段长 64KB)构成。
●8086的堆栈自下向上生成的堆栈。
栈底地址大于栈顶地址●SP栈顶指针,其内容表示操作过程中栈顶单元相对于堆栈段基址的偏移量。
●8086/8088堆栈规定:以字(2个字节)为单位进行存取。
●入栈:SP内容减2,入栈内容传送到SP和(SP)+1所指向的主存字节单元中●出栈:栈顶字内容出栈,SP内容加2,栈顶下移2个字节,释放原栈顶字空间如,习题4.14第5章中央处理器(CPU)5.1 CPU的总体结构及设计(掌握)1.CPU的]主要功能是从主存储器中取出指令、解释指令和执行指令。
2.CPU基本组成:传统的CPU由运算器和控制器组成。
随着CPU设计技术的不断发展,目前CPU内部组成主要有:☐控制部件(CU)☐算术逻辑运算部件(ALU)☐Cache存储器☐中断系统☐各种寄存器☐CPU内部数据通路3.模型机CPU的总体结构:以8086的结构及指令系统为基础简化设计模型机●单BUS结构:CPU、存储器及I/O部件挂接在一组系统总线上,同步方式工作●模型机的CPU只保留EU结构●CPU内总线(IBUS)•双向单总线•IBUS重复使用•信息单发送多接收•三态门隔离4.模型机CPU中寄存器设置P151,各寄存器功能(1)寄存器组:设置AX、BX、CX、DX、SI、DI、BP及SP,共8个16位寄存器(2)总线暂存器RBL:16位,可以暂存、锁住CPU内总线IBUS上的数据。
(3)移位寄存器(SR):16位,接收暂存IBUS上的数据,并且具有移位功能(逻辑左右移、算术左右移及循环左右移)(4)IR指令寄存器:16位,用来存放当前正在执行的一条指令。
(5)PC程序计数器:16位,存放当前或下一条指令在主存中的地址。
(6)MAR:主存地址寄存器,存放CPU访问主存或I/O接口的地址(7)MDR:主存数据寄存器,存放CPU与主存或I/O接口之间传送的数据5.ALU部件:算术逻辑运算部件由ALU、RA、RB、三态门及FR组成6.控制部件CU:是CPU的核心部件。
功能:根据指令操作码的不同,与时序系统配合产生相应的控制信号,以控制机器正确运行5.2 指令周期、指令流程及微操作命令(掌握)1.多级时序概念:(1)指令周期:执行一条指令的时间。
(2)机器周期:(CPU工作周期)把指令周期分成若干个子周期,每个子周期称为机器周期。