完整版数字电路复习题含答案

合集下载

数字电路试题五套(含答案)

数字电路试题五套(含答案)
四、如下图所示维持阻塞D触发器,设初态为0。根据CP脉冲及A输入波形画出Q波形。(8分)
五、用74LS161构成六进制计数器,用两种方法实现,并画出状态图。74LS161的功能表
如下所示。(16分)
六、试分析下图的逻辑电路,写出电路的驱动方程、状态方程、列出状态转换真值表、画出状态转换图,说明电路的逻辑功能。(20分)
2、1) 2)
《数字电子技术》试卷三
一、填空题(共19分,每空1分)
1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD
4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其 和 端应接电平。
2.判断函数 是否会出现竞争冒险现象。(10分)
3.用数据选择器实现函数Z=F(A,B,C)=Σm(0,2,4,5,6,7)(10分)
X2
X1
X0
D0D1D2D3D4D5D6D7
4.下列电路为几进制计数器?画出状态转换图。(12分)
5.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换表、状态转换图、说明其逻辑功能。(18分)
3.
X2
X1
X0
D0D1D2D3D4D5D6D7
4.10进制计数器。从0110 1111
5.驱动方程:J1=K1=1
J2=K2=
J3=K3=
输出方程:C=
状态方程:
从000 111
同步8进制加法计数器,当计数到111状态时C输出1
《数字电子技术》试卷五
一、填空题(20分)
1.数字信号只有和两种取值。

(完整版)数字电路试题及参考答案

(完整版)数字电路试题及参考答案

《数字电路》试卷及答案一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。

1、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为( A )。

[A] RS=X0 [B] RS=0X [C] RS=X1 [D] RS=1X2、以下各电路中,( B )可以产生脉冲定时。

[A] 多谐振荡器[B] 单稳态触发器[C] 施密特触发器[D] 石英晶体多谐振荡器3、下列逻辑电路中为时序逻辑电路的是( C )。

[A] 变量译码器[B] 加法器[C] 数码寄存器[D] 数据选择器4、同步时序电路和异步时序电路比较,其差异在于后者( B )。

[A] 没有触发器[B] 没有统一的时钟脉冲控制[C] 没有稳定状态[D] 输出只与内部状态有关5、当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有( A )。

[A] 触发器[B] 晶体管[C] MOS管[D] 电容6、能将输出端直接相接完成线与的电路有( C )。

[A] TTL与门[B] 或门[C] 三态门[D] 三极管非门7、TTL与非门的多余脚悬空等效于( A )。

[A] 1 [B] 0 [C] Vcc [D] Vee8、以下哪一条不是消除竟争冒险的措施( B )。

[A] 接入滤波电路[B] 利用触发器[C] 加入选通脉冲[D] 修改逻辑设计9、主从触发器的触发方式是( D )。

[A] CP=1 [B] CP上升沿[C] CP下降沿[D] 分两次处理10、组合型PLA是由( A )构成。

[A] 与门阵列和或门阵列[B] 一个计数器[C] 一个或阵列[D] 一个寄存器11、下列四个数中,最大的数是( B )。

[A] (AF)16[B] (001010000010)8421BCD[C] (10100000)2[D] (198)1012、触发器有两个稳态,存储8位二进制信息要( B )个触发器。

(完整版)数字电路基础考试题(附参考答案)

(完整版)数字电路基础考试题(附参考答案)

数字电子技术-考试复习题一、单项选择题1.(195)H 表示( D )。

(a) 二进制数 (b) 十进制数 (c)八进制数 (d) 十六进制数2.在TTL 门电路中,能实现“线与”的门电路是( B ) (a) 与非门 (b) 集电极开路门 (c) 或非门 (d) 或非门3.用不同数制的数字来表示2007,位数最少的是 。

(a) 十六进制数 (b) 十进制数 (c) 八进制数 (d) 二进制数 4.十进制数36转换为十六进制数,结果为 。

(a )26 (b )24 (c )22 (d )20 5.8421BCD 码10000111表示的十进制数是 。

(a ) 131 (b ) 103 (c ) 87 (d ) 13 6.A/D 转换输出的二进制代码位数越多,其转换精度( ) (a) 越高 (b) 越低 (c) 不变 (d) 无法确定 7.下列逻辑表示式正确的是( ) (a) 1=++B A B A (b)B A B A A +=+(c)B A B A B A AB +=+ (d) B A AB +=8. 下列电路中,属于时序逻辑电路的是( ). (a) 数据选择器 (b) 编码器 (c) 计数器 (d) 译码器 9. 由8位寄存器组成的扭环移位寄存器可以构成 进制计数器。

(a) 4 (b) 8 (c) 16 (d) 无法确定10. 555集成定时器构成的单稳态触发器,其暂态时间t W ≈________。

(a) 0.7RC (b) RC (c) 1.1RC (d) 1.4RC11.十进制数24转换为二进制数,结果为 。

(a )10100 (b )10010 (c )01100 (d )1100012. (a) 13. (c) 14. (c) 15. (d) 12.=O )275(( )D , 。

(a )275 (b) 629 (c) 2750 (d) 220013.三态门的第三态是 。

(a )低电平 (b )高电平(c ) 高阻 (d ) 任意电平 14.具有8个触发器的二进制异步计数器最多可能有 种状态。

数字电路试题及答案

数字电路试题及答案

数字电路试题及答案一、选择题(每题10分,共20分)1. 下列数字电路元件中,属于组合逻辑的是A. 集线器B. 隧道二极管C. 寄存器D. D触发器答案:A2. 十进制数 8 的二进制表示形式为A. 1010B. 1110C. 1000D. 1001答案:C3. 十六进制数 B 的二进制表示形式为A. 1010B. 1101C. 1111D. 1011答案:D4. 以下哪个逻辑门的输出是其他逻辑门输出的非A. 与门B. 或门C. 非门D. 异或门答案:C二、填空题(每题10分,共20分)1. 使用 2 输入 AND 门,将 A 和 B 两个开关输入,如果 A 和 B 均为高电平时,输出为________答案:高电平2. 使用 2 输入 OR 门,将 A 和 B 两个开关输入,如果 A 和 B 中有一个或两个为高电平时,输出为________答案:高电平3. 使用 2 输入 XOR 门,将 A 和 B 两个开关输入,如果 A 和 B 中只有一个为高电平时,输出为________答案:高电平4. 使用 2 输入 NAND 门时,输出为低电平的条件是________答案:A 和 B 均为高电平三、简答题(每题20分,共40分)1. 请简述组合逻辑和时序逻辑的区别。

答案:组合逻辑是指电路的输出仅由当前时刻的输入确定,与之前的输入无关。

组合逻辑电路的输出仅取决于输入信号的组合,对于相同的输入,始终保持相同的输出。

而时序逻辑是指电路的输出除了与当前输入有关外,还与之前的输入和输出有关。

时序逻辑电路的输出不仅取决于输入信号的组合,还受到电路之前状态的影响。

2. 请简述二进制和十六进制之间的转换原理。

答案:二进制是一种基于2的数制,只有两个数位 0 和 1。

而十六进制是一种基于16的数制,包含了 0 到 9 的数字和 A 到 F 的六个字母。

进行二进制到十六进制的转换时,将二进制数按照每四位分组,然后将每个四位二进制数转换为相应的十六进制数,最终得到的十六进制数就是对应的表示。

数字电子技术复习题及参考答案

数字电子技术复习题及参考答案

数字电子技术复习题及参考答案一、单选题1、以下式子中不正确的是()A.1AAB.AAAC.ABABD.1A12、在数字电路中,稳态时三极管一般工作在()状态。

在图示电路中,若ui0,则三极管T(),此时uo=()A.放大,截止,5VB.开关,截止,3.7VC.开关,饱和,0.3VD.开关,截止,5V3、N个变量可以构成()个最小项。

A.NB.2NC、2ND、2N-14、图中电路为TTL门电路,为了使输出等于,选择正确答案()。

A.正确,错误,错误B.正确,错误,正确C.正确,正确,正确D.正确,正确,错误5、TTL门电路输入端悬空时,应视为();(高电平,低电平,不定)。

此时如用万用表测量其电压,读数约为()(3.5V,0V,1.4V)。

A.不定B.高电平,3.5VC.低电平,0VD.高电平,1.4V6、一个64选1的数据选择器有()个选择控制信号输入端。

A.6B.16C.32D.647、设计计数器时应选用()。

A.锁存器B.边沿触发器C.同步触发器D.施密特触发器8、欲将频率为f的正弦波转换成为同频率的矩形脉冲,应选用()。

A.多谐振荡器B.施密特触发器C.单稳态触发器D.T'触发器9、一片64k某8存储容量的只读存储器(ROM),有()。

A.64条地址线和8条数据线B.64条地址线和16条数据线C.16条地址线和8条数据线D.16条地址线和16条数据线10、ROM必须在工作()存入数据,断电()数据;RAM可以在工作中()读写数据,断电()数据。

A.中,不丢失;随时,将丢失B.前,不丢失;随时,将丢失C.前,不丢失;随时,不丢失D.前,丢失;随时,将丢失11、若逻辑表达式FAB,则下列表达式中与F相同的是()A.FABB.FABC.FABD.不确定12、下列电路中,不属于组合电路的是:()A.数字比较器;B.寄存器;C.译码器;D.全加器;13、不能用来描述组合逻辑电路的是:()A.真值表;B.卡诺图;C.逻辑图:D.驱动方程;14、利用中规模集成计数器构成任意进制计数器的方法有()A.复位法B.预置数法C.级联复位法D.以上都不是15、施密特“非”门和普通“非”门电路的阈值电压分别是()个。

数字电路试题及答案

数字电路试题及答案

数字电路试题及答案一、选择题1. 数字电路中最基本的逻辑门是以下哪一个?A. 与非门B. 或非门C. 与门D. 异或门答案:C2. 在二进制数系统中,用三个比特(bit)可以表示多少个不同的数值?A. 4B. 6C. 8D. 10答案:C3. 下列哪个触发器具有记忆功能?A. 组合逻辑B. 时序逻辑C. D型触发器D. T型触发器答案:C4. 在数字电路中,"0" 和 "1" 分别代表什么逻辑状态?A. 低电平 / 高电平B. 高电平 / 低电平C. 接地 / 供电D. 禁用 / 启用答案:A5. 以下哪种类型的逻辑门是使用晶体管实现开关功能的?A. 模拟门B. 数字门C. 模拟数字门D. 晶体管逻辑门答案:D二、填空题1. 在数字电路中,一个______门输出的高电平可以驱动多个输入端,而不会改变输出电平。

答案:或门2. _______是数字电路设计中的一种基本方法,它将复杂的电路分解为更简单的子电路。

答案:模块化设计3. 在数字电路中,一个______触发器在时钟信号的上升沿改变状态,而______触发器在下降沿改变状态。

答案:D型;JK型4. 一个4位二进制计数器的最大输出值是______。

答案:155. 在数字电路中,______是一种用于存储数据的电路,它可以在没有时钟信号的情况下保持信息。

答案:触发器三、简答题1. 请简述数字电路与模拟电路的主要区别。

答:数字电路处理的是离散的信号,通常只有两种状态(如高电平代表“1”,低电平代表“0”),而模拟电路处理的是连续变化的信号。

数字电路的主要优点是抗干扰能力强,易于实现逻辑运算和存储功能,而模拟电路则更擅长处理连续变化的信号,如音频和视频信号。

2. 什么是组合逻辑和时序逻辑?答:组合逻辑是指其输出仅依赖于当前输入信号的逻辑电路,不包含存储元件,如与门、或门和非门等。

时序逻辑则包含存储元件(如触发器),其输出不仅依赖于当前的输入信号,还依赖于历史状态,因此具有记忆功能。

(完整版)数字电路期末复习试题和答案解析

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。

2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。

3、逻辑代数又称为布尔代数。

最基本的逻辑关系有与、或、非三种。

常用的几种导出的逻辑运算为与非或非与或非同或异或。

4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。

5、逻辑函数F=A B C D+A+B+C+D= 1 。

6、逻辑函数F=ABA+++= 0 。

BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。

8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。

9、触发器有2个稳态,存储8位二进制信息要8个触发器。

10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。

11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。

12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。

13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。

14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。

15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。

17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。

二、选择题1、一位十六进制数可以用 C 位二进制数来表示。

A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。

A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。

A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。

(完整版)数字电路基础考试题(附参考答案)(可编辑修改word版)

(完整版)数字电路基础考试题(附参考答案)(可编辑修改word版)

数字电子技术-考试复习题一、单项选择题1.(195)H表示( D )。

(a) 二进制数(b) 十进制数(c)八进制数(d) 十六进制数2.在TTL 门电路中,能实现“线与”的门电路是( B )(a)与非门(b) 集电极开路门(c) 或非门(d) 或非门3.用不同数制的数字来表示2007,位数11.十进制数24 转换为二进制数,结果为。

(a)10100 (b)10010 (c)01100 (d)1100012.(a) 13.(c) 14.(c) 15.(d)最少的是。

(a)十六进制数(b) 十进制数(c) 八进制数(d) 二进制数4.十进制数36 转换为十六进制数,结果12.( )D,。

(275)O=为。

(a)275 (b) 629 (c) (a)26 (b)24(c)2750 (d) 220022 (d)20 13.三态门的第三态是。

5.8421BCD 码10000111 表示的十进制数是。

(a)131 (b)103 (c)87 (d)136.A/D 转换输出的二进制代码位数越多,其转换精度()(a)越高(b) 越低(c)不变(d) 无法确定7.下列逻辑表示式正确的是()(a)低电平(b)高电平(c)高阻(d)任意电平14.具有8 个触发器的二进制异步计数器最多可能有种状态。

(a)8 (b)128 (c)256 (d)51215.“或非”逻辑运算结果为“0”的条件是该或项的变量。

(a)全部输入“0”(b)全部输入“1”(a) A +B +AB = 1 (b)(c)任一个输入“0”(d)A +AB =A +B(c) AB +AB =AB +AB AB =A +B (d)任一个输入“1”16.当TTL 门电路输入端对地接电阻R=10k Ω时,相当于此端。

8.下列电路中,属于时序逻辑电路的是( ).(a)数据选择器(b) 编码器(c) 计数器(d) 译码器9.由8 位寄存器组成的扭环移位寄存器可以构成进制计数器。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

、填空题:1 •在计算机内部,只处理二进制数;二制数的数码为 丄、_0两个;写出从(000)000、001、010、011、100、101、110、111 。

2. 13= (1101) 2; (5A ) 16= (1011010) 2; (10001100 2= (8C ) 16。

完成二进制加法(1011) 2+1= ( 1100) 23.写出下列公式:蠱+ A =丄;佃長AB = B ; A + SB = A+B ; A+B=A B 。

4•含用触发器的数字电路属于 时序逻辑电路(组合逻辑电路、时序逻辑电路)。

TTL 、CMOS 电路中,工作电压为 5V 的是TTL ;要特别注意防静电的是 CMOS 。

5.要对256个存贮单元进行编址,则所需的地址线是8条。

6.输出端一定连接上拉电阻的是 OC 门;三态门的输出状态有 丄、丄、生阻态三种状态。

7 .施密特触发器有 2 个稳定状态.,多谐振荡器有 0 个稳定状态。

&下图是由触发器构成的时序逻辑电路。

试问此电路的功能是(图一)是 同步 时序电路(填同步还是异步),当 R D =1 时,Q 0Q 1Q 2Q 3=0000 ,当R D =0, D I =1,当第二个CP 脉冲到来后,Q 0Q 1Q 2Q 3 = 0100 02依次加1的所有3位二进制数:移位寄存R D CP1.和二进制数(111100111.001)等值的十六进制数是(B )A.(747.2) 16B.(1E7.2) 16C. (3D7.1) 16D. (F31.2) 162 .和逻辑式AC BC AB 相等的式子是(A )3. 32位输入的二进制编码器,其输出端有(D )位。

6. 三极管作为开关时工作区域是(D )7.下列各种电路结构的触发器中哪种能构成移位寄存器(A. AC+BB. BCC. BD. A BCA. 256B. 128C. 4D. 54. n 位触发器构成的扭环形计数器 ,其无关状态数为个A. 2n-nB. 2n -2nC. 2nD. 2n-15. 4个边沿JK 触发器,可以存储( A )位二进制数A. 4B. 8C. 16A. 饱和区+放大区B. 击穿区+截止区C. 放大区+击穿区D. 饱和区+截止区A.基本RS 触发器B.同步RS 触发器C. 主从结构触发器&施密特触发器常用于对脉冲波形的(C )A.定时B.计数1.八进制数(34.2 )8的等值二进制数为 11100.01;十进制数98的8421BCD 码为 10011000。

2. 试写出下列图中各门电路的输出分别是什么状态(高电平、低电平)?(其 (A ) ( B )为TTL 门电路, 而(C )为CMOST 电路)[]513(A )(B ) -Y2 (C )丫1= 023=3. 一个JK 触发器有 个稳态,它可存储 1 位二进制数。

4. 单稳态触发器有一个稳定状态和一个暂稳状态。

施密特触发器有Y1两个稳定状态、有两个不同的触发电平,具有回差特性。

多谐振荡器 没有阻容元件构成。

5•常用逻辑门电路的真值表如右图所示,则 F 1F 2、F 3分别属于何种常用逻辑门。

F 1 同或 F 2与非门 ,F 3或非6 .OC 门的输出端可并联使用,实现_线与—功能;三态门的输出状态有有关。

1. (11001101011.1012= 1647.625 10= 1011001000111.011000100101 8421BCD 2 .已知 N 的补码是 1.10110101,则 N 1.101101004. 5位扭环形计数器的无效状态为 22 。

5.如用0V 表示逻辑1,-10V 表示逻辑0,这属于 正 逻辑。

6.不会出现的变量取值所对应的最小项叫约束项。

7. 对160个符号进行二进制编码,则至少需要 _8— 位二进制数。

&逻辑函数F=A B BC 的最小项之和表达式为ABC ABC ABC ABC 。

9.三态门除了输出高电平和低电平之外,还有第三种输出状态,即状态。

10. RS 触发器的特性方程为Q n1* S RQSR=0 _稳定状态,只有两个暂稳态。

以上三种电路均可由555 定时器外接少量高阻三种状态。

7.时序逻辑电路的输出不仅和输入有关,而且还与电路原来状态的原码是 1.01001011 ,反码是3.假设乙为电路的输出,X i 为电路的输入, y i 为电路的状态,乙=f i (X 1…x n ,y 1…y n ),i=1,2…r ,乙描述的是 组合逻辑 电路; Zi=fi(x 1 …x n ), i=1,2…r ,乙描述的时序逻辑电路。

高阻态11.欲构成能记最大十进制数为999的计数器,至少需要数器,三片4位二进制加法计数器芯片。

12.时序逻辑电路中一定是含 触发器 。

13.五位扭环开计数器的无效状态有22 。

14.若一个逻辑函数由三个变量组成,则最小项共有(-00101)2=( 100101)原码=( 111011(14)10 =( 01000111)余3码=(00010100 )1.二进制码11011010表示的十进制数为 218 ,十六进制为 DA2. D 触发器的特征方程为Q n1 D ,JK 触发器的特征方程为Q n1JQ K Q 。

3.在数字电路中三极管工作在 0 和1 状态,所以数字电路只有 两个状态。

4. A=(-59) 10, A 的原码是 1111011 ,补码是 1000101 。

5.使用与非门时多余的输入端应接 高 电平,或非门多余的输入端应接 低电平。

6 •如果对72个符号进行二进制编码,则至少要 J_—位二进制代码。

7 .函数丫 A AB A(C D),其反函数为AA B(A CD),对偶式为 AA B(A CD)。

&逻辑符号如图一所示,当输入A "0",输入B 为方波时,则输出F 应为 方波9.电路如图二所示,则输出F 的表达式为Y=ABC >1 "0" 图一图二10.逻辑函数的表示方法 真值表 逻辑表达式 逻辑图 卡诺图1. (11010101)2=( D5 )16=( 213)10片十进制加法计)补码8421BC [码A. JK 触发器B. 3/8线译码器入信号相同时构成 T 触发器。

常见的脉冲产生电路有 多谐振荡器 ,常见的脉冲整形电施密特触发器n-1 。

1.在四变量卡诺图中,逻辑上不相邻的一组最小项为:2. L=AB+C 的对偶式为:(B )4. T 触发器中,当T=1时,触发器实现(C )功能。

5. 指出下列电路中能够把串行数据变成并行数据的电路应该是(2. 对于JK 触发器的两个输入端,当输入信号相反时构成D_触发器,当输3. 组合逻辑电路的冒险现象是由竞争 引起,表现为 尖峰脉冲。

4. 5.触发器有2个稳态, 存储8位二进制信息要8个触发器。

6.米利型时序电路输出信号与输入和 触发器状态有关,没有输入变量 的时序电路又称穆尔型电路。

7.如果某计数器中的触发器不是同时翻转,这种计数器称为 异步 计数器, n 进制计数器中的 n 表示计数器的 计数状态个数 ,最大计数值是、选择题:(选择一个正确答案填入括号内,每题2分,共20分)A. m 1 与 m 3B. m 4C. m 5 与 m 13D. m 2A.A+BCB . (A+B)CC.A+B+CD. ABC3.属于组合逻辑电路的部件是( A )。

A.编码器B.寄存器C.触发器D.计数器A.置1B •置0C.计数D.保持C )。

c.移位寄存器 D.十进制计数器6. 某电路的输入波形u i 和输出波形u o 下图所示,则该电路为(C )。

UiD. JK 触发器7.三极管作为开关时工作区域是(D )&已知逻辑函数F=曲+鼻74乏与其相等的函数为(D )。

B.9. 一个数据选择器的地址输入端有 3个时,最多可以有C . 33线一8线译码器有 A 。

一个五位的二进制加法计数器,初始状态为 00000,问经过201个输入脉冲 后,此计数器的状态为 ____ D若将一 TTL 异或门输入端A 、B 当作反相器使用,则A 、B 端的连接方式为A.施密特触发器B.反相器 A. 饱和区+放大区 B. 击穿区+截止区C. 放大区+击穿区D. 饱和区+截止区(C )个数据信号输出。

A. 4B. 6C. 8D. 1610.用触发器设计一个24进制的计数器,至少需要(D ) 个触发器。

A. 3 B . 41. 下列电路中不属于时序电路的是 —CA .同步计数器B .异步计数器C .组合逻辑电路D .数据寄存器2. CT74LS290计数器的计数工作方式有C —种。

A . 3条输入线,8条输出线 B . 8条输入线, 3条输出线 C . 2条输入线,8条输出线D . 3条输入线, 4条输出线A . 00111B . 00101 C. 01000 D . 01001C . F (A,B,C )=刀 m (0,2,3,4)D . F (A,B,C )=刀 m (3,4,6,7)设计一个把十进制转换成二进制的编码器,则输入端数M 和输出端数N 分别1 .数字电路中的工作信号为( A .随时间连续变化的电信号 C .直流信号A . A 或B 中有一个接1 B . A 或B 中有一个接0C . A 和B 并联使用D .不能实现6.下列各种电路结构的触发器中哪种能构成移位寄存器(C )A.基本RS 触发器 B •同步RS 触 7. C.主从结构触发器D. SR 锁存器逻辑函数F (A,B,C ) = AB+B C+AC'的最小项标准式为(D )。

A . F(A,B,C)=刀m(0,2,4)B . F(A,B,C)=刀 m(1,5,6,7) A. M=N=10B . M=10 N=: 2数 字 电路 中 的 工 作信 号为( A. 直 流信 号C. 随 时间 连 续 变 化的 电 信 L=AB+C 的对寸偶式为(A )A. A+ BCB.CA+B)CD . M=10 D. ABCN=32.逻辑符号如图一所示, 当输入A "0",输入B 为方波时,则输出 F 应为(C A •“ 1”"0"A :j1B图一3.逻辑图和输入A , B 的波形如图二所示,分析在ti 时刻输出F 为(A )。

(C )C. M=10 N=4 9 B.脉冲信 号C. A+B+C 10 B )C .方波ABi图二4.图三逻辑电路为( A .与非门 D .或非门5•逻辑电路如图四所示,输入A = 0,B = 1,C = 1,则输出F1和F2分别为(D. F 1 1,F 2 06. F AB+BC+CA 的“与非”逻辑式为( B )。

相关文档
最新文档