(完整版)数字逻辑期末试卷(B卷)试题及答案

合集下载

[VIP专享]数字逻辑期末试卷(B卷)试题及答案

[VIP专享]数字逻辑期末试卷(B卷)试题及答案

图2A) 上升沿D触发器B) 下降沿D触发器C) 下降沿T触发器D) 上升沿T触发器答案:D7. 寄存器要存放n位二进制数码时,需要( )个触发器。

A) n B) C) D) n/2nlog n22答案:A8. 下面哪种不是施密特触发器的应用: ( )A) 稳定频率脉冲输出B) 波形变换 C) 脉冲整形D) 脉冲鉴幅答案:A9. 下列哪个不能用555电路构成:( )A)施密特触发器B)单稳态触发器C)多谐振荡器D)晶体振荡器答案:D10. 对电压、频率、电流等模拟量进行数字处理之前,必须将其进行()A) D/A转换B) A/D转换C) 直接输入D) 随意答案:B三、简答题 (15分)1.用公式法化简逻辑函数:Y=A'BC +(A+B')C (7分)答:Y=A'BC +(A+B')C=(A'B)C+(A'B)' C=C2.什么叫组合逻辑电路中的竞争-冒险现象?消除竞争-冒险现象的常用方法有哪些?(8分)答:由于竞争而在电路输出端可能产生尖峰脉冲的现象叫竞争-冒险现象。

消除竞争-冒险现象的常用方法有:接入滤波电容,引入选通脉冲,修改逻辑设计。

四、分析题 (30分,每题10分)1. 试分析图3(a)所示时序电路,画出其状态表和状态图。

设电路的初始状态为0,试画出在图3(b)所示波形作用下,Q和Z的波形图。

图3答案:此电路在0001到1001这九个状态见循环,形成九进制计数器。

3. 试分析下图(图5)所示的同步时序电路,写出各触发器的驱动方程,电路的状态方程和输出方程,画出状态转换表和状态转换图。

图5答案:五、设计题(15分)设计一个三变量判偶电路,当输入变量A,B,C中有偶数个1时,其输出为1;否则输出为0。

请列出真值表并写出逻辑函数,并用3/8线译码器74HC138和适当门电路实现该电路。

其中74HC138及其功能表如图6所示。

图6 74HC138及其功能表答案:设输出为Y(1分),则依据题意可列出真值表(5分)。

2021-2022学年数字逻辑与数字系统期末试卷(B卷)

2021-2022学年数字逻辑与数字系统期末试卷(B卷)

2021—2022学年春季学期
课程名称:数字逻辑与数字系统
一.(10分)逻辑电路如图1-1所示。

试回答如下问题: (1) 在图1-1中的74161实现的是几进制计数器? (2) 已知输入波形CP ,Q 2Q 1Q 0初始值为000,
在图1-2中画出Q 2、Q 1、Q 0、以及输出F 波形; (3) 说明图1-1逻辑电路的功能?
F
图1-1
图1-2
二.(8分)逻辑电路的状态转换图如图2所示。

试回答如下问题: (1) 说明该电路的功能;
(2) 用74160和必要的逻辑门实现该电路。

图2
三.(15分)逻辑电路的状态转换图如图3所示。

试回答如下问题:
(1)说明该电路的功能;
(2)用3个上升沿有效的D触发器和必要的逻辑门实现该电路,要求写出状态方
程、输出方程和驱动方程,判断能否自启动。

图3
四.(15分)时序逻辑电路如图4所示,写出驱动方程、输出方程,状态方程,列状态转换表,画出状态转换图,说明电路功能。

X
图4
五.(13分)逻辑电路的状态转换图如图5-1所示,其中X为输入,Z为输出,Q2Q1Q0为状态。

试回答如下问题:
(1)说明该电路的功能;
(2)根据图5-1状态转换图,以及给出的Verilog源程序,填写图5-2中a1~a10、
b1~b2、c1~c3的Verilog源程序;
(3)已知输入波形,如图5-3所示,画出Q2、Q1、Q0、Z波形。

图5-1
图5-2
图5-3
六.(9分)时序逻辑电路如图6所示,X为输入,F为输出;写出输出方程,状态方程,列状态转换表,画出状态转换图,说明逻辑电路功能。

图6。

数字逻辑电路期末考试试卷及答案

数字逻辑电路期末考试试卷及答案

请浏览后下载,资料供参考,期待您的好评与关注!期末考试试题(答案)考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟 XXXX 学院 ______________系 级 班姓名 学号题号 一 二 三 四 总分 得分一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为___B___。

A .(128)10B .(64)10C .(256)10D .(8)102. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。

A .AB F = B .C AB F += C .C A AB F +=D . C B AB F +=3. 数字系统中,采用____C____可以将减法运算转化为加法运算。

A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。

A .与关系B . 异或关系C .同或关系D .无法判断 5. 连续异或1985个1的结果是____B_____。

A .0B .1C .不确定D .逻辑概念错误得分 评卷人装订线内请勿答题6. 与逻辑函数DCBAF+++=功能相等的表达式为___C_____。

DCBAF+++=B.DCBAF+++=D.DCBAF++=7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。

8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为_____D_____。

A. 500KHz B.200KHzC. 100KHz D.50KHz9.下列器件中,属于时序部件的是_____A_____。

A.计数器B.译码器C.加法器D.多路选择器装请浏览后下载,资料供参考,期待您的好评与关注!请浏览后下载,资料供参考,期待您的好评与关注!10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为____C______。

数字逻辑期末考试题及答案

数字逻辑期末考试题及答案

数字逻辑期末考试题及答案一、选择题(每题2分,共20分)1. 以下哪个是数字逻辑中的基本逻辑门?A. 与门B. 或门C. 非门D. 所有选项都是答案:D2. 一个三输入的与门,当输入全为1时,输出为:A. 0B. 1C. 随机D. 无法确定答案:B3. 一个异或门的真值表中,当输入相同时,输出为:A. 1B. 0C. 随机D. 无法确定答案:B4. 下列哪个不是触发器的类型?A. SR触发器B. JK触发器C. D触发器D. AND触发器答案:D5. 在数字电路中,同步计数器和异步计数器的主要区别在于:A. 计数范围B. 计数速度C. 计数精度D. 计数方式答案:B6. 一个4位二进制计数器,其最大计数值为:A. 15B. 16C. 32D. 64答案:A7. 以下哪个不是数字逻辑设计中常用的简化方法?A. 布尔代数简化B. 卡诺图简化C. 逻辑门替换D. 逻辑表简化答案:C8. 在数字电路中,一个信号的上升沿指的是:A. 信号从0变为1的瞬间B. 信号从1变为0的瞬间C. 信号保持不变D. 信号在变化答案:A9. 一个D触发器的Q输出端在时钟信号上升沿时:A. 保持不变B. 翻转状态C. 跟随D输入端D. 随机变化答案:C10. 以下哪个不是数字逻辑中的状态机?A. Moore机B. Mealy机C. 有限状态机D. 无限状态机答案:D二、填空题(每空2分,共20分)11. 在布尔代数中,逻辑与操作用符号______表示。

答案:∧12. 一个布尔函数F(A,B,C)=A∨B∧C的最小项为______。

答案:(1,1,1)13. 在数字电路设计中,卡诺图是一种用于______的工具。

答案:布尔函数简化14. 一个4位二进制加法器的输出端最多有______位。

答案:515. 一个同步计数器在计数时,所有的触发器都______时钟信号。

答案:接收16. 一个JK触发器在J=K=1时,其状态会发生______。

《数字逻辑》——期末复习题及答案

《数字逻辑》——期末复习题及答案

《数字逻辑》——期末复习题及答案中国⽯油⼤学(北京)远程教育学院《数字逻辑》期末复习题⼀、单项选择题1. TTL 门电路输⼊端悬空时,应视为( )A. ⾼电平B. 低电平C. 不定D. ⾼阻2. 最⼩项D C B A 的逻辑相邻项是()A .ABCDB .D BC A C .CD AB D .BCD A3. 全加器中向⾼位的进位1+i C 为( )A. i i i C B A ⊕⊕B.i i i i i C B A B A )(⊕+C.i i i C B A ++D.i i i B C A )(⊕4. ⼀⽚⼗六选⼀数据选择器,它应有()位地址输⼊变量A. 4B. 5C. 10D. 165. 欲对78个信息以⼆进制代码表⽰,则最少需要()位⼆进制码A. 4B. 7C. 78D. 106. ⼗进制数25⽤8421BCD 码表⽰为()A.10 101B.0010 0101C.100101D.101017. 常⽤的BCD 码有()A:奇偶校验码 B:格雷码 C:8421码 D:ASCII 码8. 已知Y A AB AB =++,下列结果中正确的是()A:Y=A B:Y=B C:Y=A+B D: Y A B =+9. 下列说法不正确的是()A:同⼀个逻辑函数的不同描述⽅法之间可相互转换B:任何⼀个逻辑函数都可以化成最⼩项之和的标准形式C:具有逻辑相邻性的两个最⼩项都可以合并为⼀项D:任⼀逻辑函数的最简与或式形式是唯⼀的10. 逻辑函数的真值表如下表所⽰,其最简与或式是()A: ABC ABC ABC ++ B: ABC ABC ABC ++ C: BC AB + D: BC AC +11.以下不是逻辑代数重要规则的是( ) 。

A. 代⼊规则B. 反演规则C. 对偶规则D. 加法规则12.已知函数E)D (C B A F +?+=的反函数应该是( ) 。

A. [])E (D C B A F +?+?= B. [])E D (C B A F +?+?= C. [])E (D C B A F +?+?=D. [])E D (C B A F +?+?=13.组合逻辑电路⼀般由()组合⽽成。

(完整word版)数字逻辑期末考试题

(完整word版)数字逻辑期末考试题

数字逻辑考试题数字逻辑考试题(一)一、填空(共17分,每空1分)1。

(1011。

11)B =( ) D =( )H 2. (16)D =( )8421BCD 码。

3。

三态门的输出有 、 、 三种状态。

6。

ABC C B A C AB C B A Y ++=),,( 的最简式为Y= 。

7. 由n 位寄存器组成的扭环型移位寄存器可以构成 进制计数器。

10. 四位环型计数器初始状态是1000,经过5个时钟后状态为 。

11. 在RS 、JK 、T 和D 触发器中, 触发器的逻辑功能最多。

12。

设一个包围圈所包围的方格数目为S ,消去的变量数目为N ,那么S 与N 的关系式应是 。

13. 在卡诺图化简逻辑函数时,圈1求得 的最简与或式,圈0求得 的最简与或式。

二、选择(共10分,每题1分)1。

DE BC A Y +=的反函数为Y =( )。

A 。

E D CB A Y +++⋅= B 。

E DC B A Y +++⋅=C 。

)(ED C B A Y +++⋅= D 。

)(E D C B A Y +++⋅= 3. 十进制数25用8421BCD 码表示为( )。

A 。

10101B 。

0010 0101C 。

100101 D. 101014。

若用1表示高电平,0表示低电平,则是( )。

A 。

正逻辑B 。

负逻辑C 。

正、负逻辑 D. 任意逻辑 5. 下逻辑图的逻辑表达式为( ).A. AC BC AB Y = B 。

BC AC AB Y ++= C. BC AC AB Y ++= D. BC AC AB Y = 6. 三态门的逻辑值正确是指它有( )。

A. 1个B. 2个C 。

3个D. 4个 9。

组合逻辑电路在电路结构上的特点下列不正确的是( )。

A 。

在结构上只能由各种门电路组成B. 电路中不包含记忆(存储)元件C. 有输入到输出的通路 D 。

有输出到输入的反馈回路10. 已知74LS138译码器的输入三个使能端(E 1=1,022==B A E E )时,地址码A 2A 1A 0=011,则输出07~Y Y 为( ).A. 11111101B 。

数字逻辑试题及答案

数字逻辑试题及答案

数字逻辑试题及答案# 数字逻辑试题及答案一、选择题(每题2分,共20分)1. 在数字逻辑中,逻辑“与”操作的特点是:- A. 只要有一个输入为0,输出就为0- B. 所有输入为1时,输出才为1- C. 至少有一个输入为1,输出就为1- D. 所有选项都不正确答案:A2. 下列哪个不是组合逻辑电路的特点?- A. 输出只依赖于当前的输入- B. 输出可以延迟- C. 没有记忆功能- D. 具有固定的输出响应时间答案:B3. 触发器的主要用途是:- A. 存储一位二进制信息- B. 作为逻辑门使用- C. 进行算术运算- D. 以上都不是答案:A4. 以下哪个不是数字逻辑中的布尔代数基本运算?- A. 与(AND)- B. 或(OR)- C. 非(NOT)- D. 加(ADD)答案:D5. 一个4位二进制计数器在计数到15后,下一个状态是:- A. 0- B. 1- C. 16- D. 不确定答案:A...(此处省略其他选择题,以保持总字数约1000字)二、简答题(每题10分,共30分)1. 解释什么是“异或”(XOR)逻辑门,并给出其真值表。

答案:“异或”(XOR)逻辑门是一种二输入逻辑门,其输出仅当输入不相等时为1。

如果两个输入相同,输出为0。

其真值表如下:```A |B | Y--0 | 0 | 00 | 1 | 11 | 0 | 11 | 1 | 02. 什么是同步时序逻辑电路,与异步时序逻辑电路有何不同?答案:同步时序逻辑电路是指电路中的所有触发器都由同一个时钟信号控制,状态转换是同步进行的。

而异步时序逻辑电路中,触发器的状态转换不是由统一的时钟信号控制,可能存在不同的延迟,导致状态转换可能不同步。

3. 描述一个简单的数字逻辑电路设计,实现2位二进制加法器的功能。

答案:一个2位二进制加法器可以由两个全加器和一个进位逻辑构成。

每个全加器接收两个输入位和一个进位输入,产生一个和位和一个进位输出。

《数字逻辑》期末复习题及答案

《数字逻辑》期末复习题及答案

《数字逻辑》期末复习题一、单项选择题1.以下不是逻辑代数重要规则的是( D ) 。

A. 代入规则 B. 反演规则 C. 对偶规则 D. 加法规则2.已知函数E)D (C B A F +⋅+=的反函数应该是( A ) 。

A.[])E (D C B A F +⋅+⋅= B. [])E D (C B A F +⋅+⋅= C. [])E (D C B A F +⋅+⋅= D. [])E D (C B A F +⋅+⋅=3.组合逻辑电路一般由( A )组合而成。

A 、门电路 B 、触发器 C 、计数器 D 、寄存器4.求一个逻辑函数F 的对偶式,可将F 中的( A )。

A 、“·”换成“+”,“+”换成“·”,常数中的“0”“1”互换B 、原变量换成反变量,反变量换成原变量C 、变量不变D 、常数中的“0”换成“1”,“1”换成“0”5.逻辑函数()()()()=++++=E A D A C A B A F ( A ) 。

A. AB+AC+AD+AEB. A+BCEDC. (A+BC)(A+DE)D. A+B+C+D+E6.下列逻辑电路中,不是组合逻辑电路的有( D ) A 、译码器 B 、编码器 C 、全加器 D 、寄存器7.逻辑表达式A+BC=( C ) A 、AB B 、A+C C 、(A+B)(A+C) D 、B+C8.在( A )输入情况下,“或非”运算的结果是逻辑“1”。

A.全部输入为“0”B.全部输入为“1”C.任一输入为“0”,其他输入为“1”D.任一输入为“1”9.逻辑函数()6,5,4,2m F 1∑=同 C B B A F 2+=之间关系为( A ) A.21F F = B. 21F F = C. 21F F = D.无关10.时序逻辑电路一定包含( A )A 、触发器B 、组合逻辑电路C 、移位寄存器D 、译码器11.时序逻辑电路中必须有( A )A 、输入逻辑变量B 、时钟信号C 、计数器D 、编码器12.逻辑函数()()=++++++++=C B A C B A C )B C )(A B (A F ( A ) 。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

华东师范大学期末试卷(B) 2009 — 2010 学年第 一 学期
课程名称:___数字逻辑________
学生姓名:___秦宽________________ 学 号:_2013041046__________________
专 业:____软件工程_______ 年级/班级:13级软件工程 课程性质:公共必修、公共选修、专业必修、专业选修
一、填空题 (20分,每空2分)
1. (2010)D =( )B = ( )H = ( )8421BCD 答案:(111 1101 1010)B = (7DA )H = (0010 0000 0001 0000)8421BCD
2. 仓库门上装了两把暗锁,A 、B 两位保管员各管一把锁的钥匙,必须二人同时开锁才能进库。

这种逻辑关系为 。

答案:与逻辑
3. 逻辑函数式F=AB+AC 的对偶式为 ,最小项表达式为∑=m F ( )。

答案:))((C A B A F D ++= ∑=m F (5,6,7)
2.逻辑函数D AC CD A C AB D C ABD ABC F ''''''+++++=的最简与或式是 。

答案:'D A +
4. 从结构上看,时序逻辑电路的基本单元是 。

答案:触发器
5. JK 触发器特征方程为 。

答案:Q K JQ ''+
6.A/D 转换的一般步骤为:取样,保持, ,编码。

答案:量化
二、选择题 (20分,每题2分)
1. 计算机键盘上有101个键,若用二进制代码进行编码,至少应为( )位。

A) 6 B) 7 C) 8 D) 51 答案:B
2. 在函数F=AB+CD 的真值表中,F=1的状态有( )个。

A) 2 B) 4 C) 6 D) 7 答案:D
3. 为实现“线与”逻辑功能,应选用( )。

A) 与非门 B) 与门 C) 集电极开路(OC )门 D) 三态门 答案:C
4. 图1所示逻辑电路为( )。

A) “与非”门 B) “与”门 C)“或”门 D) “或非”门
图1
答案:A
5. 在下列逻辑部件中,属于组合逻辑电路的是( )。

A) 计数器 B) 数据选择器 C) 寄存器 D) 触发器 答案:B
6. 已知某触发器的时钟CP ,异步置0端为R D ,异步置1端为S D ,控制输入端V i 和输出Q 的波形如图2所示,根据波形可判断这个触发器是( )。

B C
图2
A) 上升沿D触发器B) 下降沿D触发器
C) 下降沿T触发器D) 上升沿T触发器
答案:D
7. 寄存器要存放n位二进制数码时,需要( )个触发器。

log C) n2D) n/2
A) n B) n
2
答案:A
8. 下面哪种不是施密特触发器的应用:( )
A) 稳定频率脉冲输出B) 波形变换C) 脉冲整形D) 脉冲鉴幅
答案:A
9. 下列哪个不能用555电路构成:( )
A)施密特触发器B)单稳态触发器C)多谐振荡器D)晶体振荡器
答案:D
10. 对电压、频率、电流等模拟量进行数字处理之前,必须将其进行()
A) D/A转换B) A/D转换C) 直接输入D) 随意
答案:B
三、简答题(15分)
1.用公式法化简逻辑函数:Y=A'BC +(A+B')C (7分)
答:Y=A'BC +(A+B')C=(A'B)C+(A'B)' C=C
2.什么叫组合逻辑电路中的竞争-冒险现象?消除竞争-冒险现象的常用方法有哪些?(8分)
答:由于竞争而在电路输出端可能产生尖峰脉冲的现象叫竞争-冒险现象。

消除竞争-冒险现象的常用方法有:接入滤波电容,引入选通脉冲,修改逻辑设计。

四、分析题(30分,每题10分)
1. 试分析图3(a)所示时序电路,画出其状态表和状态图。

设电路的初始状态为0,试画出在图3(b)所示波形作用下,Q和Z的波形图。

图3
答案:
2. 试分析图4所示的计数器在M = 1和M = 0时各为几进制。

同步十进制加法计数器74160的功能表如表1所示。

图4
表1 同步十进制加法计数器74160的功能表
答案:
M=1时,电路进入1001(九)以后'
LD= 0,下一个CLK到达时将D3D2D1D0 = 0010(二)置入电路中,使Q3Q2Q1Q0 = 0010,再从0010继续做加法计数,因此电路在0010到1001这八个状态见循环,形成八进制计数器。

M=0时,电路进入1001(九)以后'
LD= 0,下一个CLK到达时将D3D2D1D0 = 0001
(一)置入电路中,使Q3Q2Q1Q0 = 0001,再从0001继续做加法计数,因此电路在0001到1001这九个状态见循环,形成九进制计数器。

3. 试分析下图(图5)所示的同步时序电路,写出各触发器的驱动方程,电路的状态方程和输出方程,画出状态转换表和状态转换图。

图5
答案:
五、设计题(15分)
设计一个三变量判偶电路,当输入变量A,B,C中有偶数个1时,其输出为1;否则输出为0。

请列出真值表并写出逻辑函数,并用3/8线译码器74HC138
和适当门电路实现该电路。

其中74HC138及其功能表如图6所示。

图6 74HC138及其功能表
答案:
设输出为Y (1分),则依据题意可列出真值表(5分)。

A B C Y
0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 1 1 1 1
可知∑=m Y (3,5,6) = )'()')'(('6'5'3653m m m m m m ••=++(5分)。

故连线图如
下(5分):。

相关文档
最新文档