数字电路期末复习考试题及答案
10套数字电路复习题带完整答案

Made by 遇见 第一套一.选择题(18分)1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( )a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( )a .“110”b .“100”c .“010”d .“000”8、下列描述不正确的是( )a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
b .寄存器只能存储小量数据,存储器可存储大量数据。
c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确 9.下列描述不正确的是( )a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便b .集成二—十进制计数器和集成二进制计数器均可方便扩展。
数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。
描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。
【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。
【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。
【】6、十进制数85的8421 BCD码是101101。
【】7、格雷码为无权码,8421 BCD为有权码。
【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
【】9、逻辑变量的取值,1比0大。
【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。
【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。
【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。
【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。
【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。
【】19、n个变量组成的最小项总数是2n个。
【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。
【】21、逻辑函数化简过程中的无关项一律按取值为0处理。
【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。
【】23、TTL或非门的多余输入端可以接高电平。
【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。
数电期末复习题答案

数电期末复习题答案一、选择题1. 在数字电路中,最基本的逻辑关系包括:A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 与、或、同或、非答案:D2. 下列哪个不是基本的逻辑门:A. NOT门B. NAND门C. NOR门D. XOR门答案:B(NAND门是基本逻辑门的一种)3. 在一个二进制系统中,3位二进制数的最大值是:A. 7B. 8C. 15D. 16答案:C二、填空题1. 数字电路中,逻辑“1”通常代表_______电平,逻辑“0”通常代表_______电平。
答案:高;低2. 一个4位二进制计数器的最大计数值为_______。
答案:153. 一个D触发器的特性方程是_______。
答案:Q(t+1) = D三、简答题1. 简述什么是时序逻辑电路,并给出一个常见的时序逻辑电路的例子。
答案:时序逻辑电路是一类包含存储元件的数字电路,其输出不仅取决于当前的输入信号,还取决于电路的当前状态。
一个常见的时序逻辑电路的例子是计数器,它可以按照输入的脉冲信号进行计数。
2. 解释什么是布尔代数,并给出一个布尔代数的基本运算规则。
答案:布尔代数是一种数学逻辑运算,用于处理二进制值的逻辑运算。
布尔代数的基本运算规则包括:与(AND)、或(OR)、非(NOT)、异或(XOR)和同或(NAND)等。
四、计算题1. 使用卡诺图化简以下逻辑表达式:F(A, B, C) = Σ(1, 3, 4, 5)答案:首先绘制卡诺图,然后圈出最小项1, 3, 4, 5,化简得到F(A, B, C) = A'B + AC。
2. 设计一个2位二进制加法器,并给出其真值表。
答案:设计一个2位二进制加法器需要使用全加器。
真值表如下:| A1 A0 | B1 B0 | S1 S0 | Cout ||-|-|-|-|| 0 0 | 0 0 | 0 0 | 0 || 0 0 | 0 1 | 0 1 | 0 || 0 0 | 1 0 | 1 0 | 0 || 0 0 | 1 1 | 1 1 | 1 || 0 1 | 0 0 | 0 1 | 0 || 0 1 | 0 1 | 1 0 | 0 || 0 1 | 1 0 | 1 1 | 0 || 0 1 | 1 1 | 0 0 | 1 || 1 0 | 0 0 | 1 0 | 0 || 1 0 | 0 1 | 1 1 | 0 || 1 0 | 1 0 | 0 0 | 1 || 1 0 | 1 1 | 0 1 | 1 || 1 1 | 0 0 | 1 1 | 0 || 1 1 | 0 1 | 0 0 | 1 || 1 1 | 1 0 | 0 1 | 1 || 1 1 | 1 1 | 1 0 | 1 |五、论述题1. 论述数字电路与模拟电路的区别,并举例说明。
数电复习题和答案

数电复习题和答案一、选择题1. 数字电路中最基本的逻辑关系有哪几种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 与、或、同或、非答案:D2. 以下哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出与输入有延时C. 没有记忆功能D. 电路结构简单答案:B3. 触发器的主要功能是什么?A. 存储一位二进制信息B. 进行算术运算C. 进行逻辑运算D. 产生时钟信号答案:A二、填空题1. 一个3输入的与门,当输入都为高电平时,输出为________。
答案:高电平2. 一个D触发器的Q端在时钟信号上升沿触发时,其输出Q与输入D的关系是________。
答案:Q=D3. 一个4位二进制计数器在计数到15后,下一个状态是________。
答案:0三、简答题1. 简述什么是布尔代数,并给出一个布尔代数的基本运算规则。
答案:布尔代数是一种数学逻辑代数,用于处理二值逻辑变量的运算。
布尔代数的基本运算规则包括交换律、结合律、分配律、德摩根定律等。
2. 解释什么是时序逻辑电路,并给出一个常见的时序逻辑电路的例子。
答案:时序逻辑电路是一种包含存储元件的数字电路,其输出不仅取决于当前的输入,还取决于电路的历史状态。
常见的时序逻辑电路包括触发器、寄存器和计数器等。
四、计算题1. 给定一个逻辑表达式Y = A + B'C,使用卡诺图化简该表达式。
答案:首先绘制卡诺图,然后圈出最小项,最后写出化简后的表达式。
化简后的表达式为Y = A + B'。
五、分析题1. 描述一个简单的同步计数器的工作原理,并说明其特点。
答案:同步计数器是一种时序逻辑电路,其所有触发器的时钟输入都连接到同一个时钟信号。
工作原理是,每个时钟脉冲触发所有触发器同时更新状态。
其特点是计数速度快,计数精度高,但电路复杂度较高。
六、实验题1. 设计一个3位二进制计数器,并说明其工作原理。
答案:3位二进制计数器可以采用3个D触发器串联实现。
数字电子技术期末复习题库及答案

数字电子技术期末复习题库及答案第1单元能力训练检测题一、填空题1、由二值变量所构成的因果关系称为逻辑关系。
能够反映和处理逻辑关系的数学工具称为逻辑代数。
2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。
3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。
在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。
4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。
十进制计数各位的基数是10,位权是10的幂。
5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。
6、进位计数制是表示数值大小的各种方法的统称。
一般都是按照进位方式来实现计数的,简称为数制。
任意进制数转换为十进制数时,均采用按位权展开求和的方法。
7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。
8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。
9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。
10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。
13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。
卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。
14、在化简的过程中,约束项可以根据需要看作1或0。
二、判断正误题1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。
(对)2、异或函数与同或函数在逻辑上互为反函数。
(对)3、8421BCD码、2421BCD码和余3码都属于有权码。
(错)4、二进制计数中各位的基是2,不同数位的权是2的幂。
(对)3、每个最小项都是各变量相“与”构成的,即n个变量的最小项含有n个因子。
(对)4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。
最基本的逻辑关系有与、或、非三种。
常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A B C D+A+B+C+D= 1 。
6、逻辑函数F=ABA+++= 0 。
BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。
8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2个稳态,存储8位二进制信息要8个触发器。
10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。
11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。
12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
二、选择题1、一位十六进制数可以用 C 位二进制数来表示。
A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。
A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。
A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。
数字电路复习题及答案

《数字电子技术基础》复习题一.选择填空题(以下每小题后均给出了几个可供选择的答案,请选择其中一个最合适的答案填入空格中)1.处理 b 的电子电路是数字电路。
(a)交流电压信号(b)时间和幅值上离散的信号(c)时间和幅值上连续变化的信号(d)无法确定2.用不同数制的数字来表示2004,位数最少的是 d 。
(a)二进制(b)八进制(c)十进制(d)十六进制3.最常用的BCD码是 b 。
(a)5421码(b)8421码(c)余3码(d)循环码4.格雷码的优点是 c 。
(a)代码短(b)记忆方便(c)两组相邻代码之间只有一位不同(d)同时具备以上三者5.两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是 a 。
(a)与非(b)或非(c)同或(d)异或6.已知F=ABC+CD,选出下列可以肯定使F=0的取值 d(a)ABC=011 (b)BC=11 (c)CD=10 (d)BCD=1117.2004个1连续异或的结果是 a 。
(a)0 (b)1 (c)不唯一(d)逻辑概念错误二、填空题(请在空格中填上合适的词语,将题中的论述补充完整)1.5的5421BCD码是0101 这个是8421码的。
2.逻辑表达式中,异或的符号是⊕,同或的符号是⊙。
3.逻辑函数常用的表示方法有真值表、逻辑函数式、逻辑图和卡诺图。
4.用代数法化简逻辑函数需要一定的经验和技巧,不容易确定化简结果是否是最简。
5.用卡诺图化简逻辑函数,化简结果一般是最简与-或式。
一.选择填空题(以下每小题后均给出了几个可供选择的答案,请选择其中一个最合适的答案填入空格中)1.实体(ENTITY)描述一个设计单元的 C D 的信息。
(a)行为、元件及连接关系(b)元件、子程序、公用数据类型(c)名称和端口的引脚等(d)可编译的设计单元2.结构体(ARCHITECTURE)用于描述设计单元的 A D 。
(a)行为、元件及连接关系(b)元件、子程序、公用数据类型(c)名称和端口的引脚等(d)可编译的设计单元3.在VHDL语言中,ARCHITECTURE中的语句都是 B 执行的语句。
10套数字电路复习题(带完整答案)

Made by 遇见第一套一.选择题(18分)1.以下式子中不正确的是()a.1?A=Ab.A+A=Ac.d.1+A=12.已知下列结果中正确的是()a.Y=Ab.Y=Bc.Y=A+Bd.3.TTL反相器输入为低电平时其静态输入电流为()a.-3mAb.+5mAc.-1mAd.-7mA4.下列说法不正确的是()a.集电极开路的门称为OC门b.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c.OC门输出端直接连接可以实现正逻辑的线或运算d利用三态门电路可实现双向传输5.以下错误的是()a.数字比较器可以比较数字大小b.实现两个一位二进制数相加的电路叫全加器c.实现两个一位二进制数和来自低位的进位相加的电路叫全加器d.编码器可分为普通全加器和优先编码器6.下列描述不正确的是()a.触发器具有两种状态,当Q=1时触发器处于1态b.时序电路必然存在状态循环c.异步时序电路的响应速度要比同步时序电路的响应速度慢d.边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象7.电路如下图(图中为下降沿Jk触发器),触发器当前状态Q3 Q2 Q1为“011”,请问时钟作用下,触发器下一状态为()a.“110” b.“100” c.“010” d.“000”8、下列描述不正确的是()a.时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
b.寄存器只能存储小量数据,存储器可存储大量数据。
c.主从JK触发器主触发器具有一次翻转性d.上面描述至少有一个不正确9.下列描述不正确的是()a.EEPROM具有数据长期保存的功能且比EPROM使用方便b.集成二—十进制计数器和集成二进制计数器均可方便扩展。
c.将移位寄存器首尾相连可构成环形计数器d.上面描述至少有一个不正确二.判断题(10分)1.TTL门电路在高电平输入时,其输入电流很小,74LS系列每个输入端的输入电流在40uA以下()2.三态门输出为高阻时,其输出线上电压为高电平()3.超前进位加法器比串行进位加法器速度慢()4.译码器哪个输出信号有效取决于译码器的地址输入信号()5.五进制计数器的有效状态为五个()6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电路期末复习题及答案
一、填空题
1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用
1 和0 来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。
最基本的逻辑关系有与、或、非三种。
常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A B C D+A+B+C+D= 1 。
6、逻辑函数F=AB
A+
+
+= 0 。
B
A
B
B
A
7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。
8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2个稳态,存储8位二进制信息要8个触发器。
10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。
11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。
12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重
要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的
七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时
序电路和异步时序电路。
二、选择题
1、一位十六进制数可以用 C 位二进制数来表示。
A.1
B.2
C.4
D. 16
2、十进制数25用8421BCD码表示为 B 。
A.10 101
B.0010 0101
C.100101
D.10101
3、以下表达式中符合逻辑运算法则的是D。
A.C·C=C2
B.1+1=10
C.0<1
D.A+1=1
4、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n
5、在何种输入情况下,“与非”运算的结果是逻辑0。
D A .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1
6、N 个触发器可以构成能寄存 B 位二进制数码的寄存器。
A.N -1 B.N C.N +1 D.2N
7、一个触发器可记录一位二进制代码,它有 C 个稳态。
A.0 B.1 C.2 D.3 E.4 8、存储8位二进制信息要 D 个触发器。
A.2 B.3 C.4 D.8
9、对于D 触发器,欲使Q n +1=Q n ,应使输入D = C 。
A.0
B.1
C.Q
D.Q 10、多谐振荡器可产生 B 。
A.正弦波
B.矩形脉冲
C.三角波
D.锯齿波 11、石英晶体多谐振荡器的突出优点是 C 。
A.速度高
B.电路简单
C.振荡频率稳定
D.输出波形边沿陡峭
12、若在编码器中有50个编码对象,则要求输出二进制代码位数为 B 位。
A.5
B.6
C.10
D.50
13、一个16选一的数据选择器,其地址输入(选择控制输入)端有 C 个。
A.1
B.2
C.4
D.16
14、一个8选一数据选择器的数据输入端有 E 个。
A.1 B.2 C.3 D.4 E.8 15、用四选一数据选择器实现函数Y =0101A A A A ,应使 A 。
A.D 0=D 2=0,D 1=D 3=1
B.D 0=D 2=1,D 1=D 3=0
C.D 0=D 1=0,D 2=D 3=1
D.D 0=D 1=1,D 2=D 3=0
16、同步计数器和异步计数器比较,同步计数器的显著优点是 A 。
A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟C P 控制。
17、把一个五进制计数器与一个四进制计数器串联可得到 D 进制计数器。
A.4
B.5
C.9
D.20
18、N 个触发器可以构成最大计数长度(进制数)为 D 的计数器。
A.N B.2N C.N 2 D.2N 19、一位8421B C D 码计数器至少需要 B 个触发器。
A.3 B.4 C.5 D.10
20、用二进制码表示指定离散电平的过程称为 D 。
A.采样 B.量化 C.保持 D.编码
21、以下四种转换器, A 是A /D 转换器且转换速度最高。
A.并联比较型 B.逐次逼近型 C.双积分型 D.施密特触发器
三、判断题
1、方波的占空比为0.5。
( √ ) 2.、8421码1001比0001大。
( × )
3、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
( √ )
4、若两个函数具有相同的真值表,则两个逻辑函数必然相等。
( √ )。
5、因为逻辑表达式A+B+AB=A+B 成立,所以AB=0成立。
( × )
6、TTL 与非门的多余输入端可以接固定高电平。
( √ )
7、当TTL 与非门的输入端悬空时相当于输入为逻辑1。
( √ )
8、普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。
( √ ) 9、三态门的三种状态分别为:高电平、低电平、不高不低的电压。
(× ) 10、TTL OC 门(集电极开路门)的输出端可以直接相连,实现线与。
( √ )
11、D 触发器的特性方程为Q n +1=D ,与Q n 无关,所以它没有记忆功能。
(×)12、R S 触发器的约束条件R S =0表示不允许出现R =S =1的输入。
(√) 13、同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。
(√)
14、对边沿J K 触发器,在C P 为高电平期间,当J =K=1时,状态会翻转一次。
(× )
15、施密特触发器有两个稳态。
(√)
16、施密特触发器的正向阈值电压一定大于负向阈值电压。
(√) 17、编码与译码是互逆的过程。
(√)
18、二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。
(√)
19、共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。
(√)
20、同步时序电路由组合电路和存储器两部分组成。
( √ ) 21、组合电路不含有记忆功能的器件。
( √ ) 22、时序电路不含有记忆功能的器件。
(√ )
四、计算题
1、用真值表证明))((B A B A B A B A ++=+。
解: 做真值表
通过真值表对应输入变量相同时,输出))((21B A B A Y Y B A B A ++===+
2、利用卡诺图化简表达式B A C B C B B A Y +++=。
(要求先列真值表,再用卡诺图化简) 解:
可以先列真值表
则:C A C B B A Y ++=
3、对应画出信号波形经过与非门后的波形图Y 。
输入波形图A 为
其中与非门一端固定输入“1”,另一端输入信号A
解:
输出波形图
4、已知某组合逻辑电路的输入A 、B 、C 与输出Y 的波形图。
求 (1)输入与输出功能表(真值表)。
(2)输出逻辑表达式。
A
B
C
Y
解: 真值表 A B C Y 0 0 0 1 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 1 1
1
1
1
表达式:AB AC BC C B A ABC C AB C B A BC A C B A Y +++=++++=
5、请用74LS161构成十二进制计数器,要求画出简单电路图。
解:
方法一:
方法二:反馈式。