数字电子电路课程期末复习考试资料
数电期末考试题库及答案

数电期末考试题库及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是:A. 与运算B. 或运算C. 非运算D. 异或运算答案:A2. 下列哪个不是TTL逻辑门的类型?A. 与非门B. 或非门C. 与门D. 异或门答案:D3. 一个D触发器的输出Q在时钟脉冲的上升沿时:A. 翻转B. 保持不变C. 变为高电平D. 变为低电平答案:A4. 在数字电路中,一个4位二进制计数器的最大计数是:A. 8B. 16C. 15D. 145. 一个简单的RS触发器具有:A. 一个稳定的输出B. 两个稳定的输出C. 一个不稳定的输出D. 两个不稳定的输出答案:A6. 以下哪个是同步时序电路的特点?A. 存储单元的时钟输入是独立的B. 存储单元的时钟输入是共享的C. 存储单元的时钟输入是异步的D. 存储单元的时钟输入是随机的答案:B7. 在数字电路设计中,使用布尔代数的目的是:A. 简化逻辑表达式B. 增加电路复杂性C. 减少电路的功耗D. 提高电路的可靠性答案:A8. 一个8位移位寄存器可以存储多少位二进制数?A. 4B. 8C. 16D. 32答案:B9. 在数字电路中,一个三态输出门可以处于以下哪种状态?B. 低电平C. 高阻态D. 所有上述状态答案:D10. 一个二进制计数器在计数过程中,如果遇到一个无效的输入,它将:A. 停止计数B. 继续计数C. 重置为零D. 跳转到下一个有效状态答案:A二、多项选择题(每题3分,共15分)1. 下列哪些是数字电路中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门E. 与非门答案:ABCDE2. 数字电路中的触发器可以用于:A. 存储数据B. 计数C. 产生时钟信号D. 作为逻辑门E. 以上都不是答案:ABC3. 下列哪些是数字电路的优点?A. 高速度B. 高可靠性C. 易于集成D. 低功耗E. 以上都不是答案:ABCD4. 在数字电路中,同步电路与异步电路的区别在于:A. 同步电路的时钟信号是共享的B. 异步电路的时钟信号是独立的C. 同步电路的时钟信号是独立的D. 异步电路的时钟信号是共享的E. 以上都不是答案:AB5. 以下哪些因素会影响数字电路的性能?A. 温度B. 电源电压C. 信号传输延迟D. 噪声E. 以上都不是答案:ABCD三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的主要区别。
数电期末考试试题及答案

数电期末考试试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是以下哪三种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 与、同或、非答案:A2. 下列哪个不是组合逻辑电路的特点?A. 有记忆功能B. 输出只依赖于当前输入C. 结构简单D. 响应速度快答案:A3. 触发器的主要用途是什么?A. 存储信息B. 放大信号C. 转换信号D. 滤波答案:A4. 以下哪个不是数字电路的优点?A. 抗干扰能力强B. 可靠性高C. 集成度高D. 功耗大答案:D5. 一个4位二进制计数器的最大计数范围是多少?A. 8B. 16C. 32D. 64答案:B6. 以下哪个是同步时序逻辑电路的特点?A. 电路中存在多个时钟信号B. 电路中的触发器是异步的C. 电路中的触发器是同步的D. 电路中的触发器是无关紧要的答案:C7. 一个D触发器的输出Q与输入D的关系是?A. Q = DB. Q = ¬ DC. Q = D + ¬ DD. Q = D * ¬ D答案:A8. 以下哪个是数字电路设计中常用的优化方法?A. 增加冗余B. 减少冗余C. 增加噪声D. 减少噪声答案:B9. 布尔代数的基本运算有哪些?A. 与、或、非B. 加、减、乘C. 同或、异或、非D. 乘、除、模答案:A10. 以下哪个是数字电路中常用的存储元件?A. 电容B. 电感C. 电阻D. 二极管答案:A二、简答题(每题10分,共30分)1. 简述数字电路与模拟电路的区别。
答案:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。
数字电路具有更高的抗干扰能力,可靠性高,易于集成,功耗相对较低。
模拟电路则在信号处理方面更为灵活,但容易受到噪声干扰,集成度相对较低。
2. 解释什么是时序逻辑电路,并给出一个例子。
答案:时序逻辑电路是一种具有存储功能的数字电路,其输出不仅取决于当前的输入,还取决于电路的历史状态。
数字电路期末知识点复习题

数字电子电路复习练习题一、填空题1.半导体具有三种特性,即:热敏性、光敏性和_________性。
2.集电极反向饱和电流I CBO是指发射极_________时,集电极与基极之间加反向电压时测得的集电极电流,良好的三极管该值较_________。
3.逻辑函数的反演规则指出,对于任意一个函数F ,如果将式中所有的_________互换,_________互换,_________互换,就得到F 的反函数⎺F 。
4.格雷码又称________码,其特点是任意两个相邻的代码中有_______位二进制数位不同。
5.从TTL 反相器的输入伏安特性可以知道两个重要参数,它们是____________和____________。
6. 输出n 位代码的二进制编码器,一般有 __________个输入信号端。
7.全加器是指能实现两个加数和____________三数相加的算术运算逻辑电路。
8. 时序电路除了包含组合电路外,还必须包含具有记忆功能的_________电路。
因此,仅用一般的逻辑函数描述时序电路的逻辑功能是不够的,必须引进_________ 变量。
9.要使触发器实现异步复位功能(Q n+1=0),应使异步控制信号(低电平有效)⎺R D =___________,⎺S D =___________。
10.JK触发器当J =K =________时,触发器Q n+1=⎺Q n 。
11.n 位二进制加法计数器有_________个状态,最大计数值为_________。
12.用555定时器构成的 单稳态触发器,若充放电回路中的电阻、电容分别用R 、C 表示,则该单稳态触发器形成的脉冲宽度t w ≈____________。
13.施密特触发器具有两个_________状态,当输出发生正跳变和负跳变时所对应的_________电压是不同的。
14.组成ROM 电路中的输出缓冲器一般由三态门组成,其作用一是实现对输出状态的______________控制,二是提高带负载能力。
数字电子电路技术期末复习重点(整理版)

4选1的数据选择器,数据输入端(D)有4个,地址输入端(A)有2个。
16选1的数据选择器有4个输入栏。
P188
10、全加器的输入端有3个输入端(考虑来自低位的进位、被加数、加数),2个输出端。
半加器的有2个输入端(不用考虑高、低位的进位,只需要考虑被加数和加数),2个输出端。
第四章(24分):选择题:4分、填空题:6分、判断题:2分、
计算大题:12分。
第五章(17分):选择题:3分、填空题:4分、计算大题:10分。
第六章(24分):选择题:3分、填空题:4分、计算大题:17分。
第七章(13分):填空题:5分、计算大题:8分。
选择
1、选择三变量的最小项。
最小项:A’B’C’ A’B’C A’BC’ A’BC AB’C’ AB’C ABC’ ABC
最大项:A’+B’+C’ A’+B’+C A’+B+C’ A’+B+C A+B’+C’ A+B’+C A+B+C’ A+B+C
2、全体最小项之和为1,两个最小项的乘积为0。P36
3、与非门电路,输入全为1时,输出为0。
4、一位16进制可用四位二进制数表示。
50位状态需要6个二进制码。2的6次方=64。
数字电子技术期末考试
题型分布:
一、选择题:15分(每题1分,共15分)
其中有一道多选题
在JK触发器中,当Q=0,Q*=1的时候,下列J和K的状态符合的是(A、B)
A.J=1,K=0 B.J=1,K=1
二、填空题:23分(每空1分,共23分)
数字电路期末考试题及答案

数字电路期末考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑(AND)B. 或逻辑(OR)C. 非逻辑(NOT)D. 异或逻辑(XOR)答案:C2. 下列哪个不是数字电路的特点?A. 精确度高B. 稳定性好C. 功耗大D. 抗干扰能力强答案:C3. 一个简单的触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A4. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 无记忆功能C. 可以进行算术运算D. 可以进行逻辑运算答案:B5. 在数字电路中,同步计数器与异步计数器的主要区别是:A. 同步计数器速度更快B. 同步计数器结构更复杂C. 同步计数器计数更准确D. 异步计数器计数更准确答案:A6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 8D. 4答案:B7. 以下哪个是数字电路中常用的存储元件?A. 电阻B. 电容C. 电感D. 晶体管答案:D8. 以下哪个不是数字电路中的逻辑门?A. NANDB. NORC. XORD. TRIAC答案:D9. 一个完整的数字电路设计流程包括以下哪些步骤?A. 需求分析B. 电路设计C. 仿真测试D. 所有选项答案:D10. 以下哪个是数字电路中的时序逻辑电路?A. 门电路B. 触发器C. 运算放大器D. 模数转换器答案:B二、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的区别。
答案:数字电路主要处理离散的数字信号,具有逻辑功能,而模拟电路处理连续的模拟信号,主要用于信号放大、滤波等。
2. 解释什么是触发器,并说明其在数字电路中的作用。
答案:触发器是一种具有记忆功能的逻辑电路,能够存储一位二进制信息。
在数字电路中,触发器用于存储数据,实现计数、定时等功能。
3. 什么是组合逻辑电路?请举例说明。
答案:组合逻辑电路是由逻辑门组成的电路,其输出只依赖于当前的输入状态,不具有记忆功能。
数字电子期末试题及答案

数字电子期末试题及答案第一部分:选择题1. 下列哪个元件可以实现将模拟信号转换为数字信号?A. 电容器B. 可变电阻C. ADC转换器D. 电位器答案:C. ADC转换器2. 在数字电子系统中,时钟信号的作用是什么?A. 控制数据传输速度B. 控制电源供应C. 控制系统温度D. 控制器件大小设计答案:A. 控制数据传输速度3. 下列哪个是二进制数字中的最小单位?A. 字节B. 位C. 字D. 比特答案:B. 位4. 在数字电子系统中,用于存储大量数据的主要设备是什么?A. 集成电路B. 处理器C. 存储器D. 音频输出设备答案:C. 存储器5. 下列哪个是代表逻辑“与”的运算符?A. ORB. ANDC. NOTD. XOR答案:B. AND6. 在逻辑电路中,由多个与门连接形成的电路被称为什么?A. 与门B. 或门C. 与非门D. 与反门答案:B. 或门7. 下列哪个是代表逻辑“或”的运算符?A. ORB. ANDC. NOTD. XOR答案:A. OR8. 在数字电子系统中,用于显示图像和文本的设备是什么?A. 集成电路B. 处理器C. 显示器D. 音频输出设备答案:C. 显示器第二部分:填空题1. 基于二进制系统的电子制品被称为__________。
答案:数字电子产品2. 数字电路中的最小单位是__________。
答案:门电路3. ADC转换器的全称为__________。
答案:模数转换器4. 使用二进制表示时,每个数字位上的值是__________。
答案:2的幂次方5. 存储器中数据的读取速度比存储速度要快,这是因为存储器中的数据是以__________的形式存储的。
答案:并行第三部分:简答题1. 请简要解释数字电子系统中的模拟信号和数字信号的区别。
答案:模拟信号是连续变化的信号,其数值可以在一段时间内连续地取值。
而数字信号是离散的信号,其数值只能在特定的离散值之间变化。
模拟信号可以是无限精细的,而数字信号则是有限的、离散的。
数字电子期末考试题及答案

数字电子期末考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系有几种?A. 2种B. 3种C. 4种D. 5种答案:B2. 以下哪个不是基本的逻辑门?A. AND门B. OR门C. NOT门D. XOR门答案:D3. 一个触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A4. 以下哪个是组合逻辑电路的特点?A. 输出状态与输入状态有关B. 输出状态与输入状态无关C. 输出状态只与当前输入状态有关D. 输出状态只与过去输入状态有关答案:A5. 以下哪个是时序逻辑电路的特点?A. 输出状态与输入状态有关B. 输出状态与输入状态无关C. 输出状态只与当前输入状态有关D. 输出状态与当前输入状态和过去输入状态都有关答案:D二、填空题(每空2分,共20分)6. 数字电路中,最基本的信号类型是______和______。
答案:数字信号;模拟信号7. 一个完整的数字系统通常由______和______两部分组成。
答案:硬件;软件8. 在数字电路中,常用的计数器类型有二进制计数器、______计数器等。
答案:十进制9. 一个8位的寄存器可以存储______个二进制位。
答案:810. 在数字电路中,信号的频率越高,其传输的______也越高。
答案:数据量三、简答题(每题10分,共30分)11. 简述数字电路与模拟电路的主要区别。
答案:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。
数字电路具有更高的抗干扰能力,且易于实现大规模集成。
模拟电路则在信号处理的精度和连续性上有优势。
12. 解释什么是触发器,并简述其在数字电路中的作用。
答案:触发器是一种具有记忆功能的电路元件,可以存储一位二进制信息。
在数字电路中,触发器常用于存储中间结果,实现寄存器、计数器等功能。
13. 描述数字电路中同步计数器和异步计数器的区别。
答案:同步计数器的时钟信号同时控制所有触发器的时钟输入,而异步计数器的触发器时钟输入是独立控制的。
(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。
最基本的逻辑关系有与、或、非三种。
常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A B C D+A+B+C+D= 1 。
6、逻辑函数F=ABA+++= 0 。
BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。
8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2个稳态,存储8位二进制信息要8个触发器。
10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。
11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。
12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
二、选择题1、一位十六进制数可以用 C 位二进制数来表示。
A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。
A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。
A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电子电路期末复习资料一、数字电子电路的基础知识数字集成电路根据所用晶体管结构和工艺的不同,可以分为双极型集成电路和金属-氧化物-半导体(MOS)集成电路两大类。
前者的主要器件是双极型晶体管;后者使用的主要器件是MOS场效应管。
循环码又称格雷码。
循环码的构成原则是:相邻两个代码之间仅有一位取值不同。
循环码的特点是,在代码传输的过程中引起的误差小。
在数字电路中,1位二进制数码0和1不仅可以表示数值的大小,也可以表示两种不同的逻辑状态。
二、逻辑变量与逻辑代数反映事物逻辑关系的变量称为逻辑变量。
与非运算是将变量A、B先进行与运算,再将与运算的结果求反得到。
同或运算表示的逻辑关系是:当两个输入变量A、B取值相同时,输出为1;取值相异时,输出为0。
逻辑代数与、或、非三种基本逻辑运算。
代入规则代入规则:在任何一个逻辑等式中,如果将等式两边出现的所有同一变量都用一个函数代替之,则等式依然成立。
利用代入规则可以把基本公式推广为多变量的形式。
反演规则反演规则:对于任意一个函数Y,如果将式中所有的与、或运算对换,0、1对换,原变量、反变量对换,就得到函数Y的反函数⎺Y。
利用反演规则可以直接得到一个函数的反函数。
对偶规则对偶规则:若两个函数式相等,则它们的对偶式也相等。
对于任意一个函数Y,如果将式中所有的与、或运算对换,0、1对换,就得到一个新的表达式Y’,Y和Y’互为对偶式。
一个逻辑函数可以用逻辑表达式、真值表、逻辑图、波形图、卡诺图以及硬件描述语言来描述。
逻辑图是用逻辑符号表示逻辑关系的图形表示方法。
真值表转换成逻辑表达式真值表转换成逻辑表达式的一般步骤如下:(1)找出函数值为1的变量取值组合,如表1-8中的第 行和第●行。
(2)将这些变量取值组合分别写成乘积项:变量取值为1的写成原变量、为0的写成反变量。
第 行可写成⎺AB、第●行可写成A⎺B。
(3)将各乘积项相加,即为表示该真值表功能的逻辑表达式Y=⎺AB+A⎺B。
最简的与或式应该是包含的“与”项个数最少,且每个“与”项中所含的变量个数最少。
最小项及其性质在一个逻辑函数Y=f(A,B,C)中,如果一个乘积项含有全部的变量A、B、C,且每个变量在乘积项中以原变量或以反变量的形式仅出现一次,那么,称这个乘积项是函数Y的最小项最小项有如下性质:(1)每个最小项只有一组变量取值使它的值为1。
如最小项⎺A⎺BC只有当ABC取值为001时,最小项⎺A⎺BC的值为1,其它变量取值情况下,其值均为0。
(2)任意两个最小项的乘积为0。
(3)全部最小项之和为1。
(4)两个相邻的最小项之和可以合并成一项,并消去一对因子。
卡诺图是一种最小项方格图,每一个小方格对应一个最小项,n变量的逻辑函数有2n个最小项。
卡诺图化简逻辑函数的一般步骤是:(1)根据变量数画出变量卡诺图。
(2)作出函数卡诺图。
(3)合并相邻项。
(4)写出最简与-或表达式。
在逻辑函数的卡诺图中,约束项用“⨯”表示,可根据化简的需要,将其当“1”处理,或将其当“0”处理。
卡诺图化简法直观方便,便于判断化简结果的准确性,但大于4变量逻辑函数的化简不太直观。
三、电路硬件—门电路的基础知识门电路中的半导体器件一般工作在开关状态。
双极型以晶体二极管和三极管作为开关元件,单极型以MOS管作为开关元件。
两者相比,双极型晶体管集成电路工作速度高、驱动能力强、但功耗大、集成度低;MOS集成电路集成度高、功耗低。
电路中元器件参数的选择满足下述条件:三极管输入高电平时三极管饱和导通,输入低电平时三极管截止。
TTL(Transistor Transistor Logic)是晶体管—晶体管逻辑电路,它是由双极型三极管组成的集成电路。
TTL与非门的电气特性包括静态特性和动态特性。
静态特性包括电压传输特性、输入特性和输出特性:输入特性中包含输入伏安特性和输入负载特性,输出特性分输出高电平和低电平两种情况。
TTL与非门静态特性包括电压传输特性三个参数:输出高电平U OH、输出低电平U OL和阈值电压U TH 。
噪声容限指在保证输出高低电平在允许的变化范围内,输入电平允许的波动范围。
TTL与非门输出特性输入负载特性描述反相器输入电压随输入端外接电阻变化的关系。
门电路的扇出系数表明门电路驱动同类门的个数。
集电极开路门又称OC门,与典型的TTL与非门相比,输出级三极管的集电极开路了,故有集电极开路门之称。
一般TTL门的输出只有两种状态:逻辑高电位和逻辑低电位。
三态TTL门除了输出逻辑高电位和逻辑低电位以外,还有第三种输出状态—高阻(禁止)态。
CMOS电路功耗低、抗干扰能力强、电源电压适用范围宽、扇出能力强;TTL电路延迟时间短、工作频率高。
CMOS电路多余输入端的处理:(1)CMOS电路多余输入端不能悬空;(2)与门和与非门的多余输入端应接高电平;(3)或门和或非门的多余输入端应接低(地)电平。
TTL电路多余输入端的处理:(1)TTL电路的输入负载特性说明输入端通过大电阻接地或悬空相当于逻辑高电平;(2)与门和与非门的多余输入端可通过大电阻接地、接高电平或悬空;(3)或门和或非门的多余输入端应接低电平或接地。
四、组合电路的基础知识组合逻辑电路和时序逻辑电路是组成数字电路的两大类电路。
组合电路特点、功能及应用组合电路任何时刻的输出仅仅取决于该时刻输入信号的状态,与电路原来的状态无关。
组合电路结构特点(1)不包含具有记忆(存储)功能的元件或电路。
(2)不存在反馈回路。
组合电路的分析就是根据给定的组合电路逻辑图,分析求解电路,找出在输入信号作用下电路输出信号的变化规律,进而说明组合电路的逻辑功能。
编码器在数字电路中,用二进制代码表示某一信息的过程称为编码,实现编码功能的电路称为编码器。
根据n个变量可以组成2n个状态的原理,若对N个输入信号进行编码,则N 2n十进制编码器是将十个输入信号编成对应的8421BCD码的电路。
十进制编码器有十个输入信号I0~I 9,四位二进制代码输出Y0~Y 3,因为四位二进制代码可以表示十六种状态。
译码是将二进制代码所表示的信息翻译出来,实现译码功能的电路称为译码器。
译码是编码的逆过程。
二进制译码器是将二进制代码翻译成对应输出信号的电路。
根据n个变量可以组成2n 个状态的原理,若有n个输入信号,N个输出信号,则N≤2n 。
为了人们观察数字的需要,被翻译出来的信号需要直观地用数字显示出来。
将译码器和显示器配合使用或直接驱动显示器的译码器称为显示译码器。
目前采用较多的是七段字符显示器或称七段数码管。
数据选择器指能按需要从多个输入信号中选择一个送到输出端的电路。
加法器是实现两个二进制数相加运算的基本单元电路。
半加器是实现两个一位二进制数相加的电路,全加器是实现两个一位二进制数和来自低位的进位信号三数相加的运算电路。
全加器也称1位加法器。
设两个相同位的加数分别为A i和B i,低位的进位信号为C i-1,S i为本位和,c i为进位。
串行进位加法器:该电路结构简单,因为是串行连接,逐级完成运算,但工作速度较慢。
超前进位加法器除了含有求和电路之外,在内部增加了超前进位的电路,目的是提高工作速度。
五、时序逻辑电路的基础知识时序逻辑电路的特点是:在任何时刻,电路的输出不仅取决于该时刻的输入,而且还取决于电路原来的状态。
时序逻辑电路通常包含两大部分:存储电路和组合逻辑电路。
或非门组成的基本RS触发器简化特性表注:0*表示触发器处于非定义状态与非门组成的基本RS触发器简化特性表注:1*表示触发器处于非定义状态。
通常将有CP信号控制的触发器称作时钟触发器。
同步RS触发器属于时钟触发器。
同步RS触发器的简化特性表注:1*表示触发器输出状态不确定。
主从JK触发器简化特性表注:↓表示CP下降沿,×表示任意值。
边沿触发器又称作边沿触发的触发器。
边沿触发器的种类较多,有维持阻塞型边沿触发器,有利用传输延迟时间的边沿触发器,还有利用CMOS传输门的边沿触发器等。
它们有一个共同的特点,就是触发器的次态仅仅取决于时钟脉冲触发沿到达时刻的输入状态。
时钟脉冲触发沿可以是上升沿或是下降沿。
与主从结构触发器相比,抗干扰能力强是边沿触发器的显著优点。
察特性表可以看出Q n+1是S、R和Q n的逻辑函数,同时也是具有约束项的函数。
利用卡诺图法或公式法,不难求出相应的逻辑函数式Q n+1 = S +R Q nSR=0 (约束条件)上式称为RS触发器的特性方程。
状态转换图:RS触发器的状态转换图比如说触发器的现态是0,如果希望次态是1,那么只要满足转换条件S=1,R=0,在时钟脉冲的作用下将能实现转换。
如果希望次态是0,那么只要满足转换条件S=0,R=×,即R可以是0也可以是1,在时钟脉冲的作用下将能实现转换。
JK触发器特性表观察特性表可以看出Q n+1是J、K和Q n的逻辑函数。
利用卡诺图法或公式法不难求出相应的逻辑函数式,即JK触发器的特性方程Q n+1 = J nQ+K Q n下图是JK触发器的状态转换图。
JK触发器的状态转换图D触发器特性表观察特性表可以看出Q n+1是D和Q n的逻辑函数。
不难求出相应的逻辑函数式,即D 触发器的特性方程Q n+1 =D下图是D触发器的状态转换图。
D触发器的状态转换图T触发器凡在时钟脉冲作用下,逻辑功能符合下表所示特性表的触发器称T触发器。
T触发器特性表从特性表可以看出,T触发器只有一个输入端T,当T=0,触发器保持原状态,当T=1,触发器翻转。
根据特性表可以写出T触发器的特性方程Q n+1 = T nQ+T Q nT触发器的状态转换图如下图所示。
T触发器的状态转换图从逻辑功能的角度将触发器分为RS触发器、JK触发器、D触发器和T触发器等四种类型,并且介绍了逻辑功能的三种描述方法:特性表、特性方程和状态转换图。
其中任一方法都能全面的反映触发器的逻辑功能。
同步时序电路的分析步骤一般如下:1. 写驱动方程。
即根据给定的逻辑图,写出各触发器的输入函数式。
2. 写状态方程。
将驱动方程代入相应触发器的特性方程就可得到状态方程。
3. 写输出方程。
即根据给定的逻辑图,写出输出函数式。
计数器和寄存器是典型的时序逻辑器件,应用非常广泛。
寄存器的功能是存储数据,移位寄存器除了可以存储数据外,还可以实现数据的串行/并行转换或并行/串行转换、数据的处理和运算,也可以构成移位寄存器型计数器。
计数器除了可以统计输入时钟脉冲的个数,还可以实现分频、定时、产生顺序脉冲或序列脉冲。
对于计数器和移位寄存器的中规模集成器件,应重点掌握其逻辑功能和应用。
序列信号发生器的功能是能够在时钟脉冲CP作用下,周期性地产生一组串行数字信号。
它既可以由计数器加组合电路实现,也可以由移位寄存器加组合电路实现。
用已有的中规模集成计数器可以构成任意进制计数器,构成方法主要采用清零法,置数法,有时需要采用级联法。