eda考试题及答案

合集下载

eda选择题等

eda选择题等

一、选择题1、对CPLD器件特点描述正确的是:A:不能多次编程 B:集成度低于PAL和GALC:内部触发器少 D:可以加密答案:D2、对FPGA器件特点描述正确的是:A:采用EEPROM工艺 B:采用SRAM工艺C:集成度比PAL和GAL低 D:断电后配置数据不丢失答案:B3、PLD器件未编程时_______:A:有逻辑功能 B:没有逻辑功能C:PAL器件有逻辑功能 D:GAL器件有逻辑功能答案:B4、GAL器件可以用擦除:A:普通光 B:紫外线 C:红外线 D:电答案:D5、可以进行在系统编程的器件是:A:EPRO B:PAL C:GAL D:CPLD答案:D6、CPLD和FPGA的不同特性:A:高密度 B:髙速度 C:在系统编程 D:加密答案:D7、CPLD内部含有多个逻辑单元块,每个逻辑单元块相当于一个()器件: A:PAL B:GAL C:FPGA D:EPROM答案:B8、可以进行在系统编程的器件是:A:EPROM B:PAL C:GAL D:FPGA答案:D9、GAL16V8的_______不可编程:A:与阵列 B:或阵列 C:输出逻辑宏单元OLMC D:A、B都答案:B10、在系统可编程器件一般使用计算机的()编程:A:串口 B:并口 C:USB口 D:VGA口答案:B11、可编程逻辑器件PLD的基本结构形式是_______:A:与——与 B:与——或 C:或——与 D:或——或答案:B12、可以多次编程的器件是_______:A:PROM B:PLA C:PAL D:GAL答案:D13、GAL16V8器件的输出引脚最多有______:A:16 B:4 C:8 D:20答案:C15、对CPLD器件特点描述正确的是:A:不能多次编程 B:可以多次编程 C:使用紫外线擦除 D:使用红外线擦除答案:B16、PAL16V8器件的输入引脚最多有_______:A:16 B:4 C:8 D:20答案:A17、只能一次编程的器件是:A:PAL B:GAL C:CPLD D:FPGA答案:A二、填空题、简答题1. 数字系统设计方法有:1、模块设计法2、自顶向下设计法 3、自底向上法等2.AHDL的全拼?A ltera H ardware D escription L anguage3.什么是实体?实体作为一个设计实体的组成部分,其功能是对这个设计实体与外部电路进行接口描述,实体是设计实体的表层设计单元,实体说明部分规定了设计单元的输入输出接口信号或引脚,它是设计实体对外的一个通信界面。

eda期末考试试题及答案

eda期末考试试题及答案

eda期末考试试题及答案EDA期末考试试题及答案一、选择题(每题2分,共20分)1. EDA(电子设计自动化)主要应用于以下哪个领域?A. 机械设计B. 建筑设计C. 电子电路设计D. 软件开发答案:C2. 在EDA软件中,以下哪个不是常见的设计流程?A. 原理图设计B. 电路仿真C. 手动布线D. 封装设计答案:C3. 下列哪个不是EDA工具的组成部分?A. 原理图编辑器B. PCB布局工具C. 3D建模软件D. 仿真分析工具答案:C4. 在EDA设计中,PCB指的是什么?A. 印刷电路板B. 个人计算机C. 程序控制板D. 功率控制板答案:A5. 以下哪个是EDA设计中常用的文件格式?A. .txtB. .pdfC. .schD. .jpg答案:C...(此处省略其他选择题)二、简答题(每题10分,共30分)1. 简述EDA设计流程的主要步骤。

答案:EDA设计流程通常包括原理图设计、电路仿真、PCB布局、布线、封装设计、测试与验证等步骤。

2. 解释什么是PCB布线,并说明其重要性。

答案:PCB布线是指在印刷电路板上将电子元件的引脚通过导电路径连接起来的过程。

布线的重要性在于它直接影响电路的性能、可靠性和生产成本。

3. 描述电路仿真在EDA设计中的作用。

答案:电路仿真在EDA设计中用于模拟电路在不同条件下的行为,帮助设计者预测电路的性能,优化设计,并在实际制造之前发现潜在的问题。

三、计算题(每题15分,共30分)1. 给定一个简单的RC电路,计算其时间常数τ。

答案:时间常数τ是电容C和电阻R的乘积,即τ = R * C。

2. 假设一个电路的输入信号频率为1kHz,计算其周期T。

答案:周期T是频率f的倒数,即T = 1/f = 1/1000Hz = 1ms。

四、设计题(20分)设计一个简单的放大器电路,并使用EDA工具绘制其原理图。

答案:(此处应有原理图,但无法提供图像,故省略)五、论述题(20分)论述在现代电子设计中,EDA工具的重要性及其对设计流程的影响。

EDA考试题题库及答案

EDA考试题题库及答案

EDA考试题题库及答案一、选择题1.一个项目的输入输出端口是定义在(A)A、实体中;B、结构体中;C、任何位置;D、进程中。

2.QuartusII中编译VHDL源程序时要求(C)A、文件名和实体可以不同名;B、文件名和实体名无关;C、文件名和实体名要相同;D、不确定。

3.VHDL语言中变量定义的位置是(D)A、实体中中任何位置;B、实体中特定位置;C、结构体中任何位置;D、结构体中特定位置。

4.可以不必声明而直接引用的数据类型是(C)A、STD_LOGIC;B、STD_LOGIC_VECTOR;C、BIT;D、ARRAY。

5.大规模可编程器件主要有FPGA、CPLD两类,下列对FPGA结构与工作原理的描述中,正确的是(C)A、FPGA全称为复杂可编程逻辑器件;B、FPGA是基于乘积项结构的可编程逻辑器件;C、基于SRAM的FPGA器件,在每次上电后必须进行一次配置;D、在Altera公司生产的器件中,MAX7000系列属FPGA结构。

6.下面不属于顺序语句的是(C)A、IF语句;B、LOOP语句;C、PROCESS语句;D、CASE语句。

7.VHDL语言是一种结构化设计语言;一个设计实体(电路模块)包括实体与结构体两部分,实体体描述的是(A)A、器件外部特性;B、器件的内部功能;C、器件的综合约束;D、器件外部特性与内部功能。

8.进程中的信号赋值语句,其信号更新是(C)A、按顺序完成;B、比变量更快完成;C、在进程的最后完成;D、都不对。

9.在EDA工具中,能完成在目标系统器件上布局布线软件称为(C)A、仿真器B、综合器C、适配器D、下载器10.VHDL常用的库是(A)A、IEEE;B、STD;C、WORK;D、PACKAGE。

11.在VHDL中,用语句(D)表示clock的下降沿。

A、clock'EVENT;B、clock'EVENT AND clock='1';C、clock='0';D、clock'EVENT AND clock='0'。

eda技术实用教程期末考试题及答案

eda技术实用教程期末考试题及答案

eda技术实用教程期末考试题及答案一、选择题(每题2分,共20分)1. EDA技术中,FPGA代表的是()。

A. 现场可编程逻辑阵列B. 现场可编程门阵列C. 现场可编程逻辑器件D. 现场可编程门器件答案:B2. 在EDA技术中,VHDL是一种()。

A. 硬件描述语言B. 软件描述语言C. 系统描述语言D. 网络描述语言答案:A3. 下列哪个不是EDA工具的主要功能()。

A. 逻辑综合B. 电路仿真C. 代码编译D. 布局布线答案:C4. 在VHDL中,下列哪个关键字用于定义并行语句()。

A. ifB. beginC. loopD. process答案:B5. 在EDA技术中,用于测试和验证数字电路的EDA工具是()。

A. 逻辑综合工具B. 电路仿真工具C. 布局布线工具D. 测试生成工具答案:B6. 下列哪个不是FPGA的配置方式()。

A. 在系统可编程B. 串行配置C. 并行配置D. 网络配置答案:D7. 在VHDL中,用于定义信号的关键字是()。

B. constantC. signalD. type答案:C8. 在EDA技术中,用于描述数字电路行为的模型是()。

A. 结构模型B. 数据流模型C. 行为模型D. 混合模型答案:C9. 在VHDL中,下列哪个关键字用于定义过程()。

A. procedureB. functionD. entity答案:C10. 在EDA技术中,用于优化电路性能的EDA工具是()。

A. 逻辑综合工具B. 电路仿真工具C. 布局布线工具D. 测试生成工具答案:C二、填空题(每题2分,共20分)1. EDA技术中的“EDA”代表的是______、______和______。

答案:电子设计自动化2. VHDL中的并发语句包括______、______、______和______。

答案:信号赋值、条件信号赋值、选择信号赋值、元件实例化3. 在FPGA设计中,______是用于存储配置数据的非易失性存储器。

EDA选择题题库(65题)_附答案

EDA选择题题库(65题)_附答案

EDA选择题题库教师组卷、学生备考用1、在EDA工具中,能完成在目标系统器件上布局布线软件称为( C )。

A.仿真器B.综合器C.适配器D.下载器2、在执行Quartus Ⅱ的( D )命令,可以精确分析设计电路输入与输出波形间的延时量。

A .Create default symbol B.SimulatorC. CompilerD.Timing Analyzer3、在Verilog HDL中,用语句( D )表示clock的下降沿。

A. posedge clockB. negedge clockC. clock==1’b0D. clock==1’b14、QuartusII中编译Verilog源程序时要求( C )。

A.文件名和实体可不同名B.文件名和实体名无关C. 文件名和实体名要相同D. 不确定5、Verilog语言对大小写是( D )。

A. 敏感的B. 只能用小写C. 只能用大写D. 不敏感6、在Verilog语言中,标识符描述正确的是( A )。

A. 必须以英文字母或下划线开头B.可以使用汉字开头C.可以使用数字开头D.任何字符都可以7、符合Verilog标准的标识符是( A )。

A. A_2B. A+2C. 2AD. 228、符合Verilog标准的标识符是( A )。

A. a_2_3B. a*2C. 2_2_aD. 2a9、不符合Verilog标准的标识符是 C 。

A. a_1_inB. a_in_2C. 2_aD. asd_110、下面数据中属于实数的是( A )。

A. 4.2B. 3C. 1’b1D. 5’b1101111、下面数据中属于位矢量的是( D )。

A. 4.2B. 3C. 1’b1D. 5’b1101112、运算符优先级的说法正确的是( A )。

A. NOT的优先级最高B. AND和NOT属于同一个优先级C. NOT的优先级最低D. 前面的说法都是错误的13、运算符优先级的说法正确的是( D )。

EDA期末试卷及答案

EDA期末试卷及答案

EDA期末试卷一、填空题1.一般把EDA技术的发展分为 MOS时代、 CMOS代和 ASIC 三个阶段。

2.EDA设计流程包括设计输入、设计实现、实际设计检验和下载编程四个步骤。

3.EDA设计输入主要包括图形输入、 HDL文本输入和状态机输入。

4.时序仿真是在设计输入完成之后,选择具体器件并完成布局、布线之后进行的时序关系仿真,因此又称为功能仿真。

5.VHDL的数据对象包括变量、常量和信号,它们是用来存放各种类型数据的容器。

6.图形文件设计结束后一定要通过仿真,检查设计文件是否正确。

7.以EDA方式设计实现的电路设计文件,最终可以编程下载到 FPGA 和 CPLD 芯片中,完成硬件设计和验证。

8.MAX+PLUS的文本文件类型是(后缀名) .VHD 。

9.在PC上利用VHDL进行项目设计,不允许在根目录下进行,必须在根目录为设计建立一个工程目录(即文件夹)。

10.VHDL源程序的文件名应与实体名相同,否则无法通过编译。

二、选择题:。

11.在EDA工具中,能完成在目标系统器件上布局布线软件称为(C )A.仿真器B.综合器C.适配器D.下载器12.在执行MAX+PLUSⅡ的(D )命令,可以精确分析设计电路输入与输出波形间的延时量。

A .Create default symbol B. SimulatorC. CompilerD.Timing Analyzer13.VHDL常用的库是(A )A. IEEEB.STDC. WORKD. PACKAGE 14.下面既是并行语句又是串行语句的是( C )A.变量赋值B.信号赋值C.PROCESS语句D.WHEN…ELSE 语句15.在VHDL中,用语句(D )表示clock的下降沿。

A. clock’EVENTB. clock’EVENT AND clock=’1’C. clock=’0’D. clock’EVENT AND clock=’0’16. IP核在EDA技术和开发中具有十分重要的地位;提供用VHDL 等硬件描述语言描述的功能块,但不涉及实现该功能块的具体电路的IP核为__________。

eda期末考试题目及答案

eda期末考试题目及答案

eda期末考试题目及答案一、选择题(每题2分,共20分)1. EDA(电子设计自动化)的主要功能是什么?A. 电路设计B. 电路仿真C. 电路测试D. 所有以上选项2. 在EDA中,HDL指的是什么?A. 高级设计语言B. 硬件描述语言C. 硬件开发语言D. 硬件描述逻辑3. 下列哪个不是EDA工具的主要组成部分?A. 原理图编辑器B. 仿真器C. 编译器D. 汇编器4. 在EDA中,FPGA代表什么?A. 现场可编程门阵列B. 固定可编程门阵列C. 功能可编程门阵列D. 快速可编程门阵列5. 以下哪个是EDA设计流程中的必要步骤?A. 原理图绘制B. 电路板布局C. 焊接D. 电路测试二、填空题(每空2分,共20分)6. 常见的EDA软件有______、______和______。

答案:Cadence, Altium Designer, Mentor Graphics7. 在EDA中,______是一种用于设计和验证数字电路的图形化编程语言。

答案:VHDL8. EDA工具可以帮助工程师进行______和______。

答案:设计优化,性能分析9. 与ASIC相比,FPGA的优点是______和______。

答案:灵活性高,开发周期短10. 在EDA设计中,布局和布线是实现______的关键步骤。

答案:电路板物理结构三、简答题(每题10分,共30分)11. 简述EDA在现代电子设计中的重要性。

答案:EDA在现代电子设计中的重要性体现在它能够提高设计效率,降低成本,缩短产品上市时间,同时提高设计的可靠性和可维护性。

12. 解释什么是仿真,并说明在EDA设计流程中仿真的作用。

答案:仿真是一种模拟实际电路在不同条件下行为的技术。

在EDA 设计流程中,仿真用于验证设计的正确性,预测电路的性能,以及发现潜在的问题,从而在实际制造之前进行必要的修改。

13. 描述FPGA与ASIC在应用上的主要区别。

答案:FPGA是一种可编程的硬件,可以在设计完成后重新配置,适用于需要快速原型开发和灵活设计调整的场景。

电子设计自动化(eda)期末考试试题及答案

电子设计自动化(eda)期末考试试题及答案

三、改错;找到5处错误并改正(10分)LIBRARY IEEE ;USE IEEE.STD_LOGIC_1164.ALL ;ENTITY CNT4 ISPORT ( CLK :IN STD_LOGIC ;Q :OUT STD_LOGIC_VECTOR(3 DOWNTO 0))END ;ARCHITECTURE bhv OF CNT ISSIGNAL Q1 : STD_LOGIC_VECTOR(3 DOWNTO 0);BEGINPROCESS (CLK)BEGINIF CLK'EVENT AND CLK THENQ1 〈= Q1 + 1 ;END PROCESS ;Q 〈= Q1 ;END bhv;四、设计,要求写出完整的vhdl代码。

(65分)1、16位硬件加法器,要求有进位输入和进位输出。

(15分)2、七段数码管译码显示电路设计(数码管共阳极接法)(12分)要求输入BCD码,输出驱动数码管显示0到93、十进制加法计数器,要求有复位功能。

(13分)4、上升沿触发的D触发器,要求用三种方式描述,实体可只写一个。

(15分)B : IN STD_LOGIC_VECTOR(15 DOWNTO 0) ;S : OUT STD_LOGIC_VECTOR(15 DOWNTO 0) ;COUT : OUT STD_LOGIC );END ADDER4B ;ARCHITECTURE behav OF ADDER16 ISSIGNAL SINT : STD_LOGIC_VECTOR(16 DOWNTO 0);SIGNAL AA,BB : STD_LOGIC_VECTOR(16 DOWNTO 0) ; BEGINAA〈='0'&A ;BB<=’0'&B ;SINT <= AA + BB + CIN ;S <= SINT(15 DOWNTO 0);COUT <= SINT(16);END behav ;实体正确7分,能完成加法5分,进位正确3分2、七段数码管译码显示电路设计(数码管共阳极接法)(12分)要求输入BCD码,输出驱动数码管显示0到9LIBRARY IEEE ;USE IEEE.STD_LOGIC_1164。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

eda考试题及答案题分为两部分~第一部分画图制pcb 版~分9个图,要分别进行练习~如下:1、用protel99画出原理图,并制出相应的3000*3000(mil)PCB板其中:U1的封装为DIP14,U2的封装为DIP16,R1、R2的封装为AXIAL0.3,C1的封装为RAD0.2,Y1的封装为XTAL1,S1的封装为DIP16,J2的封装为SIP2。

2、用protel99画出原理图,并制出相应的3000*3000(mil)PCB板其中:R1、R2、R3、R4、Rc、RL的封装为AXIAL0.4,Rw的封装为VR3,C1、C2、Ce的封装为RB.2/.4,Q1的封装为TO-92A,J1、J2的封装为SIP2。

3、用protel99画出原理图,并制出相应的2000*2000(mil)PCB板其中:R1、R2、R3的封装为AXIAL0.4,R的封装为VR2,UA741的封装为DIP8,JP1、JP2的封装为SIP2。

4、用protel99画出原理图,并制出相应的3000*3000(mil)PCB板其中:R1、R2、R3、R4、R5、R6、R7的封装为AXIAL0.4,U1、U2、DS1的封装为DIP16。

5、用protel99画出原理图,并制出相应的2000*2000(mil)PCB板其中:U1、U2的封装为DIP14,J1、J2的封装为SIP2。

6、用protel99画出原理图,并制出相应的2000*2000(mil)PCB板其中:U1的封装为DIP16,U2、U3的封装为DIP14, J2的封装为SIP3。

7、用protel99画出原理图,并制出相应的2000*3000(mil)PCB板其中:R1、R2、R3、R4、R5、R6、R7的封装为AXIAL0.4,Rw的封装为VR3,U1的封装为DIP8, J1的封装为SIP2。

8、用protel99画出原理图,并制出相应的2000*2000(mil)PCB板其中: U1的封装为DIP16,U2的封装为DIP14,J1的封装为SIP6。

9、用protel99画出原理图,并制出相应的2000*2000(mil)PCB板其中:U1的封装为DIP14,J1的封装为SIP2,R1、R的封装为SAXIAL0.4,R2的封装为VR3,C1的封装为RAD0.2。

第二部分,eda 的仿真实验~一共19种类型;如下:1、用VHDL语言编程设计四选一电路,并在MAX+PLUS?上进行仿真验证。

198页LIBRARY IEEE;USE IEEE.std_logic_1164.ALL; ENTITY MUX41 ISPORT(A,B : IN STD_LOGIC;X : IN STD_LOGIC_VECTOR(3 downto 0);Y : OUT STD_LOGIC); END ENTITY MUX41;ARCHITECTURE ART OF MUX41 ISSIGNAL SEL : STD_LOGIC_VECTOR(1 downto 0);BEGINSEL<=B&A;PROCESS (X, SEL)ISBEGINIF(SEL="00") THENY<=X(0);ELSIF (SEL="01") THENY<=X(1);ELSIF (SEL="10")THENY<=X(2);ELSEY<=X(3);END IF;END PROCESS ;END ART;2、用VHDL语言编程设计四舍五入判别电路,输入为BCD码,输入大于等于五时,输出为1,否则为0,并在MAX+PLUS?上进行仿真验证。

讲过。

LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL; ENTITY SHE ISPORT(A,B,C,D : IN STD_LOGIC;y : OUT STD_LOGIC); END SHE;ARCHITECTURE A OF SHE IS BEGINY<=D OR (C AND A)OR(C AND B);END A;3、用VHDL语言编程设计八位双向总线缓冲器,EN=0时缓冲器工作,DIR=0时,由A向B传送数据,DIR=1时,由B向A传送数据,并在MAX+PLUS?上进行仿真验证。

200页LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY BIDIR ISPORT(EN,DIR : IN STD_LOGIC;A,B : INOUT STD_LOGIC_VECTOR(7 downto 0)); END BIDIR;ARCHITECTURE a OF BIDIR ISSIGNAL AOUT,BOUT: STD_LOGIC_VECTOR(7 DOWNTO 0);BEGINPROCESS (A,EN,DIR) ISBEGINIF (EN='0')AND(DIR='1') THEN BOUT<=A;ELSE BOUT <="ZZZZZZZZ";END IF;B<=BOUT;END PROCESS ;PROCESS(B,EN,DIR) ISBEGINIF (EN='0'AND DIR='1') THEN AOUT <=B;ELSE AOUT<="ZZZZZZZZ";END IF;A<=AOUT;END PROCESS;END a;4、用VHDL语言编程设计带使能端的8-3线优先编码器,并在MAX+PLUS?上进行仿真验证。

196页LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_ARITH.ALL; ENTITY ENCODER1 ISPORT(A,B,C,D,E,F,G,H : IN STD_LOGIC;Y0,Y1,Y2 : OUT STD_LOGIC); END ENCODER1;ARCHITECTURE ART OF ENCODER1 ISSIGNAL SY: STD_LOGIC_VECTOR(2 DOWNTO 0);BEGINPROCESS (H,G,F,E,D,C,B,A)ISBEGINIF H='1' THEN SY<="111";ELSIF G='1' THEN SY<="110";ELSIF F='1' THEN SY<="101";ELSIF E='1' THEN SY<="100";ELSIF D='1' THEN SY<="011";ELSIF C='1' THEN SY<="010";ELSIF B='1' THEN SY<="001";ELSIF A='1' THEN SY<="000";ELSE SY<="XXX";END IF;END PROCESS;Y0<=SY(0);Y1<=SY(1);Y2<=SY(2);END ART;5、用VHDL语言编程设计带使能端的JK触发器,并在MAX+PLUS?上进行仿真验证。

202页LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL; ENTITY JKCFQ ISPORT(J,K,CLK : IN STD_LOGIC;Q,QB : OUT STD_LOGIC); END JKCFQ;ARCHITECTURE ART OF JKCFQ ISSIGNAL Q_S,QB_S: STD_LOGIC;BEGINPROCESS (J,K,CLK)ISBEGINIF (CLK'EVENT AND CLK='1') THENIF (J='1'AND K='0') THENQ_S<='1';QB_S<='0';ELSIF (J='0'AND K='1') THENQ_S<='0';QB_S<='1';ELSIF (J='1'AND K='1') THENQ_S<=NOT Q_S;QB_S<=NOT QB_S;END IF;END IF;Q<=Q_S;QB<=QB_S;END PROCESS;END ART;6、用VHDL语言编程设计一位全加器,并在MAX+PLUS?上进行仿真验证192页--orLIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL; ENTITY OR2A ISPORT(A, B : IN STD_LOGIC;C : OUT STD_LOGIC); END OR2A; ARCHITECTURE a OF OR2A IS BEGINC<=A OR B;END a;--h_adderLIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL; ENTITY H_ADDER IS PORT(A, B : IN STD_LOGIC;SO, CO : OUT STD_LOGIC); END H_ADDER; ARCHITECTURE a OF H_ADDER IS BEGINSO<=(A OR B)AND(A NAND B);CO<=NOT(A NAND B); END a;F_adderLIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL; ENTITY F_ADDER IS PORT(AIN,BIN,CIN : IN STD_LOGIC;SUM,CO : OUT STD_LOGIC); END F_ADDER; ARCHITECTURE a OF F_ADDER ISCOMPONENT H_ADDERPORT(A, B : IN STD_LOGIC;SO, CO : OUT STD_LOGIC);END COMPONENT;COMPONENT OR2APORT(A, B : IN STD_LOGIC;C : OUT STD_LOGIC);END COMPONENT;SIGNAL S1,S2,S3 : STD_LOGIC; BEGINU1: H_ADDER PORT MAP (AIN,BIN,CO=>S1,SO=>S2);U2: H_ADDER PORT MAP (S2,CIN,S3,SUM);U3: OR2A PORT MAP (A=>S1,B=>S3,C=>CO); END a;7、用VHDL语言编程设计一个8位的单向总线缓冲器,并在MAX+PLUS?上进行仿真验证。

相关文档
最新文档