哈工大《集成电子技术》习题答案
哈工大数字电子技术基础习题册2010-答案6-7章

哈工大数字电子技术基础习题册2010-答案6-7章第6章触发器【6-1】已知由与非门构成的基本RS触发器的直接置“0”端和直接置“1”端的输入波形如图6.1所示,试画出触发器Q端和Q端的波形。
R d SdQQ图 6.1解:基本RS触发器Q端和Q端的波形可按真值表确定,要注意的是,当dR和d S同时为“0”时,Q端和Q端都等于“1”。
d R和d S同时撤消,即同时变为“1”时,Q端和Q端的状态不定。
见图6.1(b)所示,图中Q端和Q端的最右侧的虚线表示状态不定。
R dS dQQ不定状态图6.1(b)题6-1答案的波形图【6-2】触发器电路如图6.2(a)所示,在图(b)中画出电路的输出端波形,设触发器初态为“0”。
QdS dQQR(a) (b)图6.2解:此题是由或非门构成的RS 触发器,工作原理与由与非门构成的基本RS 触发器一样,只不过此电路对输入触发信号是高电平有效。
参照题6-1的求解方法,即可画出输出端的波形,见图6.2(c)。
d S dQR 不定状态图6.2(c)【6-3】试画出图6.3所示的电路,在给定输入时钟作用下的输出波形,设触发器的初态为“0”。
“CPYZCP图 6.3解:见图6.3(b)所示,此电路可获得双相时钟。
Q Q CP Y Z图6.3(b)【6-4】分析图6.4所示电路,列出真值表,写出特性方程,说明其逻辑功能。
Q图6.4解:1.真值表(CP =0时,保持;CP =1时,如下表)D n Q n Q n+1 0 0 0 0 1 0 1 0 1 1 1 12.特性方程Q n+1=D n3.该电路为锁存器(时钟型D 触发器)。
CP =0时,不接收D 的数据;CP =1时,把数据锁存,但该电路有空翻。
【6-5】试画出在图6.5所示输入波形的作用下,上升和下降边沿JK 触发器的输出波形。
设触发器的初态为“0”。
CP J K图 6.5解:见图6.5(b)所示。
CP J KJ K QQ图6.5(b)【6-6】试画出图P6.6(a)所示电路,在图6.6(b)给定输入下的Q 端波形,设触发器初态为“0”。
计算机集成考试题及答案

计算机集成考试题及答案[题目一]1. 计算机集成电路(CIC)是指什么?答:计算机集成电路是把电子器件、线路和封装组合在一起,形成一个或多个功能完整的电路模块,在单个芯片上集成电子器件、线路和封装。
2. 请简要描述计算机集成电路的发展历程。
答:计算机集成电路的发展经历了多个阶段。
1960年代末,诞生了初级大规模集成电路,可以集成数百个逻辑门。
1970年代中期,产生了中级大规模集成电路,集成门数达到数千个。
1980年代初,出现了高级大规模集成电路,门数达到数万个。
1990年代初,随着超大规模集成电路的出现,门数更是达到了数亿个。
目前,超大规模和超大规模以上级别的集成电路已成为主流。
3. 请解释贝尔定律对集成电路发展的影响。
答:贝尔定律是指,每隔18至24个月,集成电路中所能容纳的晶体管数量将翻倍,而价格将减半。
这一定律推动了集成电路技术的快速发展,使得集成电路的性能不断提高,成本不断降低,为计算机技术的革新提供了强大的支持。
4. 请列举三种常见的计算机集成电路类型。
答:常见的计算机集成电路类型包括:数字集成电路、模拟集成电路和混合集成电路。
[题目二]1. 什么是计算机集成制造技术?答:计算机集成制造技术是指将电子器件、线路和封装等组合在一起,通过一系列制造工艺,实现对集成电路芯片的生产和加工。
2. 描述计算机集成制造技术的主要工艺流程。
答:计算机集成制造技术的主要工艺流程包括:晶圆加工、沉积、光刻、刻蚀、清洗、温度退火、封装、测试和分选等环节。
3. 请解释深亚微米工艺对计算机集成制造技术的意义。
答:深亚微米工艺是指制造集成电路中特征尺寸在0.1微米至0.25微米之间的工艺。
深亚微米工艺的采用使得集成电路的微细特征得以实现,使得芯片的密度增加、速度提高、功耗降低,从而推动了计算机集成制造技术的进步。
4. 请说明集成制造技术在计算机硬件发展中的重要性。
答:集成制造技术是计算机硬件发展中的关键技术之一。
哈工大威海电工电子技术预考核答案

试验七预考核试题1、555定时器中的得名指的是其结构中存在三个与5相关的A:电容;B:电阻;对C:电感;试题2、报警器电路中,第一个555定时器的3脚输出的电压波形为A:矩形波;对B:负脉冲;试题3、555定时器组成多谐振荡器时其工作方式为A:无稳态;B:单稳态;错C:双稳态;试题4、多谐振荡器中电容电压最大值和最小值分别为A: +Vcc和0;B:+2/3Vcc和+1/3Vcc;对C:±1/3Vcc;试题5、555定时器中的低电平触发端是A:2;B:3;错C:4;试题6、555定时器中的复位端是A:4;对B:5;C:6;试题7、555定时器是一种怎样的集成电路?A:模拟电路;B:数字电路;C:模拟与数字相混合的电路;对试题8、555定时器中的电压控制端是A:4;B:5;对C:6;试题9、下面哪一个不是555定时器的组成结构A:电压比较器;B:RS触发器;错C:放电管;D:JK触发器;试题10、单稳态触发器的输入信号为一高电平时,输出为A:高电平;错B:低电平; BC:不确定;试题1、多谐振荡器中电容电压最大值和最小值分别为A: +Vcc和0;B:+2/3Vcc和+1/3Vcc;对C:±1/3Vcc;试题2、555定时器中的得名指的是其结构中存在三个与5相关的A:电容;B:电阻;对C:电感;试题3、单稳态触发器的输入信号为一负的触发脉冲信号,对于其高低电平的要求为A:高电平大于+2/3Vcc,低电平小于+1/3Vcc;;对B:低电平大于+2/3Vcc,高电平小于+1/3Vcc;;错C:不确定;试题4、555定时器中的低电平触发端是A:2;对B:3;C:4;试题5、单稳态触发器的输入信号为一高电平时,输出为A:高电平;B:低电平;对C:不确定;试题6、单稳态触发器中,电容C的值增加,其暂稳时间twA:增加;对B:减小;C:不变;试题7、多谐振荡器的电阻R2增大时,输出波形的A:周期增大,占空比增大;错B:周期减小,占空比增大;C:周期增大,占空比减小;D:周期减小,占空比减小;试题8、555定时器组成多谐振荡器时其工作方式为A:无稳态;对B:单稳态;C:双稳态;错试题9、555定时器是一种怎样的集成电路?A:模拟电路;B:数字电路;C:模拟与数字相混合的电路;对试题10、555定时器中的高电平触发端是A:5;B:6;C:7;试题1、555芯片的管脚为A:8个;对B:14个;C:16个;D:18个;试题2、多谐振荡器中电容电压最大值和最小值分别为A: +Vcc和0;B:+2/3Vcc和+1/3Vcc;对C:±1/3Vcc;试题3、555定时器中的复位端是A:4;对B:5;C:6;试题4、555定时器中的得名指的是其结构中存在三个与5相关的A:电容;B:电阻;对C:电感;试题5、555定时器中的高电平触发端是A:5;B:6;对C:7;试题6、单稳态触发器的输入信号为一负的触发脉冲信号,对于其高低电平的要求为A:高电平大于+2/3Vcc,低电平小于+1/3Vcc;;对B:低电平大于+2/3Vcc,高电平小于+1/3Vcc;;C:不确定;试题7、555定时器中的电压控制端是A:4;B:5;对C:6;试题8、555定时器是一种怎样的集成电路?A:模拟电路;B:数字电路;C:模拟与数字相混合的电路;对试题9、下面哪一个不是555定时器的组成结构A:电压比较器;B:RS触发器;C:放电管;D:JK触发器;对试题10、.本实验中555芯片需要的直流稳压电源为A:+5V;试题5、555芯片的VCC和GND分别为A:8管脚和4管脚;B: 8管脚和1管脚;对C:5管脚和4管脚;试题7、555定时器中的放电端是C:7;对。
哈工大电路理论基础课后习题答案(PDF精品)

答案2.1解:本题练习分流、分压公式。
设电压、电流参考方向如图所示。
(a) 由分流公式得:23A 2A 23I R Ω⨯==Ω+解得75R =Ω(b) 由分压公式得:3V 2V 23R U R ⨯==Ω+解得47R =Ω答案2.2解:电路等效如图(b)所示。
20k Ω1U +-20k Ω(b)+_U图中等效电阻(13)520(13)k //5k k k 1359R +⨯=+ΩΩ=Ω=Ω++由分流公式得:220mA 2mA 20k RI R =⨯=+Ω电压220k 40V U I =Ω⨯= 再对图(a)使用分压公式得:13==30V 1+3U U ⨯答案2.3解:设2R 与5k Ω的并联等效电阻为2325k 5k R R R ⨯Ω=+Ω(1) 由已知条件得如下联立方程:32113130.05(2) 40k (3)eqR U UR R R R R ⎧==⎪+⎨⎪=+=Ω⎩由方程(2)、(3)解得138k R =Ω 32k R =Ω 再将3R 代入(1)式得210k 3R =Ω答案2.4解:由并联电路分流公式,得1820mA 8mA (128)I Ω=⨯=+Ω2620mA 12mA (46)I Ω=⨯=+Ω由节点①的KCL 得128mA 12mA 4mA I I I =-=-=-答案2.5解:首先将电路化简成图(b)。
图 题2.5120Ω(a)图中1(140100)240R =+Ω=Ω2(200160)120270360(200160)120R ⎡⎤+⨯=+Ω=Ω⎢⎥++⎣⎦ 由并联电路分流公式得211210A 6A R I R R =⨯=+及21104A I I =-= 再由图(a)得321201A 360120I I =⨯=+由KVL 得,3131200100400V U U U I I =-=-=-答案2.6xRx(a-1)图2.6解:(a )设R 和r 为1级,则图题2.6(a)为2级再加x R 。
哈工大 数字电子技术基础 参考答案

A
B
A
C
F
B
C
(a)
(b)
图 4.7
解:
当 C = 1 时, F = AB ;
当 C = 0 时, F = A B = A + B 。
于是,逻辑表达式 F = ABC + ( A + B)C F 的波形见解图所示。
A
B C F
【4-6】图 4.8 所示电路中 G1 为 TTL 三态门,G2 为 TTL 与非门,万用表的内阻 20kΩ/V,
变);仅 Rc 减小时,饱和程度 减轻 (减轻,加深,不变)。图中 C 的作用是 加速 (去
耦,加速,隔直)。
+5V
+3V
C ui Rb
Rc
T
uo
G1
G2
A
B
G3
图 4.1
图 4.2
2.由 TTL 门组成的电路如图 4.2 所示,已知它们的输入短路电流为 IS=1.6mA,高电
平输入漏电流 IR=40μA。试问:当 A=B=1 时,G1 的灌(拉,灌)电流为 3.2mA ;A=0
3V V4
3. 6 V 3. 6 V
0 .3V V5
图 4.9
【4-8】如图 4.10(a)所示 CMOS 电路,已知各输入波形 A、B、C 如图(b)所示,R=10kΩ,请 画出 F 端的波形。
A
F
A
B
B
C
C
R
(a)
(b)
图 4.10
解:
当 C=0 时,输出端逻辑表达式为 F= A + B ;当 C=1 时,F = A ,即,F = A + B C + A C。
哈工大电路习题答案

哈工大电路习题答案哈工大电路习题答案在学习电路课程的过程中,我们经常会遇到各种各样的习题。
这些习题不仅能够帮助我们巩固所学的知识,还能够提高我们的解题能力。
然而,有时候我们可能会遇到一些难以解答的问题,这时候就需要一些参考答案来帮助我们。
下面,我将为大家提供一些哈工大电路习题的参考答案。
1. 电路基础习题1.1 电阻与电流关系题目:一个电阻为10欧姆的电路中,通过的电流为2安培,求电路中的电压是多少?答案:根据欧姆定律,电压等于电流乘以电阻,所以电压等于2安培乘以10欧姆,即20伏特。
1.2 串联电路题目:有两个电阻分别为5欧姆和10欧姆的电路,串联连接在一起,通过的电流为3安培,求电路中的总电阻是多少?答案:串联电路中的总电阻等于各个电阻之和,所以总电阻等于5欧姆加上10欧姆,即15欧姆。
1.3 并联电路题目:有两个电阻分别为5欧姆和10欧姆的电路,并联连接在一起,通过的电流为2安培,求电路中的总电阻是多少?答案:并联电路中的总电阻等于各个电阻的倒数之和的倒数,所以总电阻等于(1/5 + 1/10)的倒数,即6.67欧姆。
2. 电路分析习题2.1 戴维南定理题目:有一个电阻为10欧姆的电路,通过的电流为2安培,求该电路中的电压是多少?答案:根据戴维南定理,可以通过测量电阻两端的电压来求解。
由于电阻为10欧姆,电流为2安培,所以电压等于电阻乘以电流,即20伏特。
2.2 超节点法题目:有一个包含电流源和电阻的电路,其中一个节点既有电流源又有电阻,如何应用超节点法来简化电路分析?答案:超节点法是一种简化复杂电路分析的方法,可以将包含电流源和电阻的节点分解为两个节点,其中一个节点为电流源连接的节点,另一个节点为电阻连接的节点。
然后根据电流源和电阻之间的关系,可以求解出电路中的电流和电压。
3. 电路设计习题3.1 电路的功率计算题目:有一个电阻为10欧姆的电路,通过的电流为2安培,求该电路的功率是多少?答案:根据功率公式,功率等于电流的平方乘以电阻,所以功率等于2安培的平方乘以10欧姆,即40瓦特。
电子技术_哈尔滨工业大学中国大学mooc课后章节答案期末考试题库2023年

电子技术_哈尔滨工业大学中国大学mooc课后章节答案期末考试题库2023年1.电路如图所示,试判断4个二极管的工作状态并求电位。
二极管的正向压降可忽略不计。
答案:6V2.当放大电路接入一个内阻等于零的电压信号源时,测得的输出电压为4V,在信号源内阻增大到1kΩ,其它条件不变时,测得输出电压为3V,该放大电路的输入电阻为()kΩ。
答案:33.对由NPN晶体管构成的共射极组态固定式偏置放大电路,观察发现输出电压波形出现了底部削平的失真,说明静态工作点设置太(),若要通过调节RB消除失真,则应该()。
答案:高,增大RB4.在多级放大电路的阻容耦合、直接耦合与变压器三种耦合方式中,()耦合便于集成。
答案:直接5.放大电路如图所示,(1)是否具有稳定静态工作点的功能?(2)设UCC=20V,RC=10k,RF=330k ,,试求其静态UCE。
答案:(1)有,(2)8.5V6.为提高共模抑制能力,集成运放的输入级一般都采用什么样的电路结构?答案:差动(差分)放大电路7.电路如下图所示,输出电压Uo为()。
答案:-118mV8.产生正弦波振荡的振荡条件是()。
答案:AF=19.在下图所示电路中,已知,,求输出电压为多少伏?()答案:-5V10.将八进制数1725转换为十六进制数,结果为()。
答案:3D511.答案:A12.答案:ABC+D13.答案:14.图示组合逻辑电路的逻辑功能是()。
答案:判断一致15.设计一个三变量判奇电路(输入中有奇数个变量为1,其输出就为1),其逻辑表达式为()。
答案:16.低电平有效的8线-3线优先编码器74LS148,如果输出Y2Y1Y0是010,则以下错误的是()。
答案:I4肯定为117.图示电路的波形为()。
答案:18.如果Q0Q1Q2Q3的初始值均为0,则图示电路可实现()进制计数器功能。
答案:619.图示电路是由计数器和多路数据选择器构成的顺序脉冲发生器,如果Q3Q2Q1Q0的初始状态为1001,则一个计数循环内,输出脉冲为()。
哈工大电路练习册第14章 习题解答

磁通最大值:
Φm
=
U 4.44 fN
=
111 4.44 50 200
=
2.510−3 Wb
Bm
= Φm S
=
2.5 10 −3 2.0 10−3
= 1.25T ,
查表得: H
= 6A/cm
I = Hl = 6 50 = 1.5A N 200
225
规格严格 功夫到家
A.13 某铁心线圈在 f=50Hz 时,其涡流损耗等于磁滞损耗,且总的铁损为 1.0kW。如果在 f=60Hz 时,铁心中磁通密度的幅值保持不变,问此时铁损应是多少?
1034.5A
由基尔霍夫磁位差定律得: NI = Um +U = 336.1+1034.5 = 1370.6 A
I = 1370.6 1.371A 103
A.4 如果图 A.2 所示的镯环线圈气隙长度从原来的 1mm 增大到 2mm,但仍须保 持气隙磁感强度为 1.3T,问线圈电流应该增大多少? 解:若气隙长度增大一倍,气隙磁感强度不变,则气隙磁位差也增大一倍。即
当变压器工作在额定状态下铁心已接近饱和由400hz变到50hz且变压器输入电压有效值不变时主磁通将显著增大变压器工作在磁化曲线高度饱和段励磁电流增大且波形严重畸变因此电流的各次谐波也增大影响变压器及电路中其它器件的正常工作
规格严格 功夫到家
附录 A 习题解答
A.1 图示磁路,恒定电压为 US,线圈电阻为 R,匝数为 N,铁心平均长度为 l, 横截面积为 S,磁导率为 ,气隙长度为 ,不计边缘效应和漏磁。求磁通势、总磁 阻、磁通及气隙磁位差表达式。
所以磁通 = = 6.07210−4 Wb
A.10 磁路横截面积 S=33cm2,励磁线圈匝数 N=300,所加工频正弦电压 U=220V,不计线圈电阻和漏磁。试求磁感应强度的最大值 Bm。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
第九章 集 成 触 发 器9--1R d S d Q Q不定9--2 (1CP=1时如下表)(2) 特性方程Q n+1=D(3)该电路为锁存器(时钟型D 触发器)。
CP=0时,不接收D 的数据;CP=1时,把数据锁存。
(但该电路有空翻)9--3 (1)、C=0时该电路属于组合电路;C=1时是时序电路。
(2)、C=0时Q=A B +; C=1时Q n+1=B Q BQ n n+=(3)、输出Q 的波形如下图。
A B C Q9--4CP D Q 1Q 29--5DQ QCPT图9.5Q1CP Q2Q3Q4Q 1n 1+=1 Q 2n 1+=Q 2n Q n 13+=Q n3 Q Q 4n 14n +=9--7 1、CP 作用下的输出Q 1 Q 2和Z 的波形如下图; 2、Z 对CP 三分频。
DQ QCPQ1DQ QQ2ZRd CP Q1Q2Z19--8 由Q D J Q KQ J Q KQ n 1n n n n +==+=⋅得D 触发器转换为J-K 触发器的逻辑图如下面的左图;而将J-K 触发器转换为D 触发器的逻辑图如下面的右图CPD Q QJKQ DQ QJ KCP9--9CP B CA9--10CP X Q1Q2ZQ Q D Rd CPR C5VCPu cu cQ1.4V9--121、石英晶体的作用是稳定频率,因为石英晶体选频特性非常好。
2、振荡器的输出频率是1MH Z3、控制信号C=0是停振。
9--13图9.13(a)为由555定时器和D 触发器构成的电路,请问: 1、555定时器构成多谐振荡器 2、u c, u o 1, u o 2的波形u c u o 1u o 2t t t 1.67V3.33V3、u o 1的频率f 1=1074501316..H z ⨯⨯≈ u o 2的频率f 2=158H z4、如果在555定时器的第5脚接入4V 的电压源,则u o 1的频率变为1113001071501232....H z ⨯⨯+⨯⨯≈9—14 (a)是由555定时器构成的单稳态触发电路。
1、工作原理(略);2、暂稳态维持时间t w =1.1RC=10ms(C 改为1μF);3、u c 和u o 的波形如下图:u ou ct t tu i (ms)(ms)(ms)5 10 25 30 45 503.33V4若u i 的低电平维持时间为15m s ,要求暂稳态维持时间t w 不变,可加入微分电路 9--15由555定时器构成的施密特触发器如图9.8(a)所示 1、电路的电压传输特性曲线如左下图; 2、u o 的波形如右下图;u o u i (V)(V)2 4 6246u ot t 4V 2Vu i3、为使电路能识别出u i 中的第二个尖峰,应降低555定时器5脚的电压至3V 左右。
4、在555定时器的7脚能得到与3脚一样的信号,只需在7脚与电源之间接一电阻。
9--16延迟时间t d =1.1×1×10=11s 扬声器发出声音的频率f=1071500110..kH z ⨯⨯≈第十章 时 序 数 字 电 路10--1 (请同学自己总结)10--2 1、指出下列各种触发器中,哪些能组成移位寄存器,哪些不能;如果能,在( )内打对号,否则打×。
(1) 基本R-S 触发器 ( × ); (2) 同步R-S 触发器( 能 ); (3) 主从J-K 触发器 ( 能 ); (4) 维持阻塞D 触发器(能 ); (5) 边沿J-K 触发器 ( 能 ); (6) CMOS 主从D 触发器(能 )。
2、某512位串行输入串行输出右移寄存器,已知时钟频率为4MH Z ,数据从输入端到达输出端被延迟多长时间?(128μs )10--3 根据题意D 2=XQ XD 0nI ⋅,很容易画出下面的逻辑图:DQ QQQ QQCPFF0FF1FF2DD XD I10--41、对应CP 和输入A 的输出端Q 0 Q 1 Q 2和Q 3的波形如下图。
2、电路的逻辑功能为环形计数器。
Sd J K QQ J K QQ RdJ KQ Q RdJK QQRdCP AFF0FF1FF2FF3CPA Q0Q1Q2Q310--6在二进制异步计数器中,请将正确的进位端或借位端(Q或Q )填入下表10--6(1)驱动方程:J Q 13n = K Q Q 12n 3n=⋅ J Q Q 21n 3n =⋅ K Q 23n = J K Q Q 331n 2n ==⋅(2)把驱动方程代入J-K 触发器的特性方程可得计数器的状态方程(略) (3)(4)状态转换图 (5)该电路为五进制加法计数器023456712不能自启动,只需令J 3=1即可。
10--7 1、由FF 1和FF 0构成的是三进制加法计数器(过程从略)2、整个电路为六进制计数器。
状态转换表(略),完整的状态转换图 和CP 作用下的波形图如下图。
CP Q0Q1Q2124563710--8 1、工作原理(略) 2、使电路清零更可靠10--9 1电路的状态方程和输出方程:Q XQ Q Q 1n 11n 2n 1n+=+ Q Q Q 2n 11n 2n +=⊕Z Q Q CP 12=⋅⋅2分别列出X=0和X=1两种情况下的状态转换表见下表,其逻辑功能: 当X=0X=1时为三进制减法计数器。
3、X=1时,在CP 脉冲作用下的Q 1 Q 2和输出Z 的波形如下图:CP Q1Q2Z10--10分析过程略,状态转换图见下图(Q 1为高位),其功能为跳全”0”的三位扭环型计数器。
6143250710--11 1、根据题中给出的波形,要设计的计数器为六进制,故需要三个触发器; 2、用次态卡诺图法设计该电路:001Q 2n Q 1nQ 0nQ 2n+1Q 1n+1Q 0n+10100 01 11 10100011101010000状态方程: 驱动方程 图略Q Q Q Q Q Q Q Q Q Q Q 0n 11n 0n 1n 0n 1n 12n 1n2n 10n 2n ++⋅+=⋅+=⋅=⋅⎧⎨⎪⎪⎩⎪⎪ J K Q J Q J Q K K 1001n 12n 20n12======⎧⎨⎪⎪⎩⎪⎪ 3、经检验该电路能自启动。
10--12 1、状态转换图12536407131281514910112、Qd 对CP 十分频,Qd 的占空比是50%。
10--13图(a)是七进制计数器,图(b)是十进制计数器,图(c)是十进制计数器 (6 7 ... 15 6)1、若将图(a)中与非门G 的输出改接至C r 端,而令L D =1,电路变为六进制2、图(b)电路的输出采用的是余三码10--14图(a)为三进制,图(b)为四进制,图(c)为七进制,图(d)为十二进制,图(e)为 三十七进制10--15 1、对应CP 的输出Q a Q d Q c 和Qb 的波形和状态转换图如下图:1234012891011CPQ aQ c Q dQ b2、按Q a Q d Q c Qb 顺序电路给出的是BCD5421码3、按Q d Q c QbQ a 顺序电路给出的编码如下图:123408965710--16当MN 为各种不同输入时,可组成四种不同进制的计数器(将各个触发器第十一章 D/A 和 A/D 转 换 器11--1填空1、8位D/A 转换器当输入数字量只有最高位为高电平时输出电压为5V,若只有最低位为高电平,则输出电压为 40mV 。
若输入为10001000,则输出电压为 5.32V 。
2、A/D 转换的一般步骤包括 采样 、 保持 、 量化 和 编码 。
3、已知被转换信号的上限频率为10kH Z ,则A/D 转换器的采样频率应高于20kH Z 。
完成一次转换所用时间应小于50 s 。
4、衡量A/D 转换器性能的两个主要指标是 精度 和 速度 。
5、就逐次逼近型和双积分型两种A/D 转换器而言, 双积分型抗干扰能力强; 逐次逼近型 转换速度快。
11-2输出电u o =1.54V ;分辨率为1/(28-1)。
11--32R 2R 2R 2R2R R R R 2R Q0 Q1 Q2 Q33RRRU O&-+-+CP ui+ -四位二进制计数器RdV AG首先将二进制计数器清零,使U o=0。
加上输入信号(U i>0),比较器A输出高电平,打开与门G,计数器开始计数,U o增加。
同时U i亦增加,若U i>U o,继续计数,反之停止计数。
但只要U o未达到输入信号的峰值,就会增加,只有当U o=U imax 时,才会永远关闭门G,使之得以保持。
11--41、若被检测电压U I(max)=2V,要求能分辨的最小电压为0.1mV,则二进制计数器的容量应大于20000;需用15位二进制计数器2、若时钟频率f CP=200kH Z,则采样时间T1=215×5μs=163.8ms3、TRC2V5V1⨯=RC=409.5ms11--51、完成一次转换需要36μs2、A/D转换器的输出为01001111第十二章存储器和可编程器件12--1 填空1、按构成材料的不同,存储器可分为磁芯和半导体存储器两种。
磁芯存储器利用正负剩磁来存储数据;而半导体存储器利用器件的开关状态来存储数据。
两者相比,前者一般容量较大;而后者具有速度快的特点。
2、半导体存储器按功能分有ROM 和RAM 两种。
3、ROM主要由地址译码器和存储矩阵两部分组成。
按照工作方式的不同进行分类,ROM可分为固定内容的ROM 、PROM 和EPROM 三种。
4、某EPROM有8数据线,13位地址线,则其存储容量为213×8 。
5、在系统可编程逻辑器件简称为ISPPLD 器件,这种器件在系统工作时可以(可以、不可以)对器件的内容进行重构,它包括ISPGAL 、ISPGDS 、ISPLSI 三种系列的产品。
6、对isp器件进行编程时不需要(需要、不需要)专门的编程器,对GAL器件进行编程时需要(需要、不需要)专门的编程器。
7、对GAL器件和ispLSI器件进行编程时可以选用下列那几种输入方式。
a)原理图方式b)ABEL-HDL语言c)VHDL语言d)原理图与ABEL语言混合输入方式e)FM输入方式GAL 器件 : a) b )c) d) e) ispLSI 器件: a) b )c) d)12--2 D 0A 0D 1m (3,6,9,12,15)D 2A 1A 0D 3m (0,5,9,13)==∑=⋅=∑⎧⎨⎪⎪⎪⎩⎪⎪⎪ 12--3地址译码器A1A0D3 D2 D1 D0B1B0m 0m 1512--4 1。
F Q Q Q Q Q Q Q F Q Q Q Q Q Q Q Q Q F Q Q 110212102210210210310=⋅+⋅+⋅=⋅⋅+⋅+⋅⋅=⋅⎧⎨⎪⎪⎩⎪⎪2、CP F1F2F312--5AA B B C C i-1i-1S i C i12—61、状态转换表000111100001111000011110Qe =0D aQ a Q b c Q Q d Q e =1100011101注:卡诺图中的空格为约束项。