数电试题及答案

合集下载

数字电路试题五套(含答案)

数字电路试题五套(含答案)
四、如下图所示维持阻塞D触发器,设初态为0。根据CP脉冲及A输入波形画出Q波形。(8分)
五、用74LS161构成六进制计数器,用两种方法实现,并画出状态图。74LS161的功能表
如下所示。(16分)
六、试分析下图的逻辑电路,写出电路的驱动方程、状态方程、列出状态转换真值表、画出状态转换图,说明电路的逻辑功能。(20分)
2、1) 2)
《数字电子技术》试卷三
一、填空题(共19分,每空1分)
1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD
4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其 和 端应接电平。
2.判断函数 是否会出现竞争冒险现象。(10分)
3.用数据选择器实现函数Z=F(A,B,C)=Σm(0,2,4,5,6,7)(10分)
X2
X1
X0
D0D1D2D3D4D5D6D7
4.下列电路为几进制计数器?画出状态转换图。(12分)
5.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换表、状态转换图、说明其逻辑功能。(18分)
3.
X2
X1
X0
D0D1D2D3D4D5D6D7
4.10进制计数器。从0110 1111
5.驱动方程:J1=K1=1
J2=K2=
J3=K3=
输出方程:C=
状态方程:
从000 111
同步8进制加法计数器,当计数到111状态时C输出1
《数字电子技术》试卷五
一、填空题(20分)
1.数字信号只有和两种取值。

(完整版)数字电路试题及参考答案

(完整版)数字电路试题及参考答案

《数字电路》试卷及答案一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。

1、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为( A )。

[A] RS=X0 [B] RS=0X [C] RS=X1 [D] RS=1X2、以下各电路中,( B )可以产生脉冲定时。

[A] 多谐振荡器[B] 单稳态触发器[C] 施密特触发器[D] 石英晶体多谐振荡器3、下列逻辑电路中为时序逻辑电路的是( C )。

[A] 变量译码器[B] 加法器[C] 数码寄存器[D] 数据选择器4、同步时序电路和异步时序电路比较,其差异在于后者( B )。

[A] 没有触发器[B] 没有统一的时钟脉冲控制[C] 没有稳定状态[D] 输出只与内部状态有关5、当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有( A )。

[A] 触发器[B] 晶体管[C] MOS管[D] 电容6、能将输出端直接相接完成线与的电路有( C )。

[A] TTL与门[B] 或门[C] 三态门[D] 三极管非门7、TTL与非门的多余脚悬空等效于( A )。

[A] 1 [B] 0 [C] Vcc [D] Vee8、以下哪一条不是消除竟争冒险的措施( B )。

[A] 接入滤波电路[B] 利用触发器[C] 加入选通脉冲[D] 修改逻辑设计9、主从触发器的触发方式是( D )。

[A] CP=1 [B] CP上升沿[C] CP下降沿[D] 分两次处理10、组合型PLA是由( A )构成。

[A] 与门阵列和或门阵列[B] 一个计数器[C] 一个或阵列[D] 一个寄存器11、下列四个数中,最大的数是( B )。

[A] (AF)16[B] (001010000010)8421BCD[C] (10100000)2[D] (198)1012、触发器有两个稳态,存储8位二进制信息要( B )个触发器。

数电试题及答案

数电试题及答案

数电试题及答案一、选择题(每题5分,共20分)1. 在数字电路中,以下哪个不是基本的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D2. 一个触发器可以存储的二进制数是:A. 1位B. 2位C. 3位D. 4位答案:A3. 以下哪个不是组合逻辑电路的特点?A. 无记忆功能B. 输出只依赖于当前输入C. 有记忆功能D. 输出与输入的逻辑关系固定答案:C4. 一个8位二进制计数器的计数范围是:A. 0-7B. 0-15C. 0-255D. 0-511答案:C二、填空题(每题5分,共20分)1. 在数字电路中,最小的可存储单元是______。

答案:触发器2. 一个D触发器的输出Q与输入D的关系是:当时钟脉冲上升沿到来时,Q变为D的______。

答案:值3. 在数字电路中,一个4位的二进制数可以表示的最大十进制数是______。

答案:154. 一个5进制计数器的计数范围是______。

答案:0-4三、简答题(每题10分,共30分)1. 请解释什么是同步电路和异步电路,并说明它们的主要区别。

答案:同步电路是指电路中的所有触发器都由同一个时钟信号控制,从而确保所有触发器在同一时刻更新其状态。

异步电路则没有统一的时钟信号,触发器的状态更新是独立进行的,可能会因为触发器的响应时间不同而导致时序问题。

2. 什么是摩尔斯电码,它在数字通信中有什么应用?答案:摩尔斯电码是一种早期的数字编码系统,通过不同的点(短脉冲)和划(长脉冲)的组合来表示字母、数字和标点符号。

在数字通信中,摩尔斯电码用于无线电通信,因为它可以有效地在嘈杂的信道中传输信息。

3. 解释什么是寄存器,并说明它在计算机系统中的作用。

答案:寄存器是一种高速的存储设备,用于存储指令、数据或地址。

在计算机系统中,寄存器用于快速访问和处理信息,它们是CPU内部的存储单元,用于执行算术和逻辑操作。

四、计算题(每题10分,共30分)1. 假设有一个4位的二进制计数器,起始计数值为0000,每次计数增加1。

数字电路试题及答案

数字电路试题及答案

数字电路试题及答案一、选择题1. 数字电路中最基本的逻辑门是以下哪一个?A. 与非门B. 或非门C. 与门D. 异或门答案:C2. 在二进制数系统中,用三个比特(bit)可以表示多少个不同的数值?A. 4B. 6C. 8D. 10答案:C3. 下列哪个触发器具有记忆功能?A. 组合逻辑B. 时序逻辑C. D型触发器D. T型触发器答案:C4. 在数字电路中,"0" 和 "1" 分别代表什么逻辑状态?A. 低电平 / 高电平B. 高电平 / 低电平C. 接地 / 供电D. 禁用 / 启用答案:A5. 以下哪种类型的逻辑门是使用晶体管实现开关功能的?A. 模拟门B. 数字门C. 模拟数字门D. 晶体管逻辑门答案:D二、填空题1. 在数字电路中,一个______门输出的高电平可以驱动多个输入端,而不会改变输出电平。

答案:或门2. _______是数字电路设计中的一种基本方法,它将复杂的电路分解为更简单的子电路。

答案:模块化设计3. 在数字电路中,一个______触发器在时钟信号的上升沿改变状态,而______触发器在下降沿改变状态。

答案:D型;JK型4. 一个4位二进制计数器的最大输出值是______。

答案:155. 在数字电路中,______是一种用于存储数据的电路,它可以在没有时钟信号的情况下保持信息。

答案:触发器三、简答题1. 请简述数字电路与模拟电路的主要区别。

答:数字电路处理的是离散的信号,通常只有两种状态(如高电平代表“1”,低电平代表“0”),而模拟电路处理的是连续变化的信号。

数字电路的主要优点是抗干扰能力强,易于实现逻辑运算和存储功能,而模拟电路则更擅长处理连续变化的信号,如音频和视频信号。

2. 什么是组合逻辑和时序逻辑?答:组合逻辑是指其输出仅依赖于当前输入信号的逻辑电路,不包含存储元件,如与门、或门和非门等。

时序逻辑则包含存储元件(如触发器),其输出不仅依赖于当前的输入信号,还依赖于历史状态,因此具有记忆功能。

数电考试题及答案

数电考试题及答案

数电考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 下列哪个不是数字电路的特点?A. 高速度B. 低功耗C. 高成本D. 可靠性高答案:C3. 一个D触发器具有几个输入端?A. 1B. 2C. 3D. 4答案:B4. 一个完整的数字系统通常包括哪些部分?A. 输入、处理、存储B. 输入、处理、输出C. 输入、存储、输出D. 存储、处理、输出答案:B5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出在输入改变后立即改变C. 有记忆功能D. 结构简单答案:C6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 255D. 1023答案:B7. 在数字电路中,逻辑门的输入端可以连接多少个其他逻辑门的输出端?A. 1个B. 2个C. 3个D. 无限制答案:D8. 一个简单的数字钟电路至少需要几个计数器?A. 1B. 2C. 3D. 4答案:B9. 逻辑门的输出电压通常分为哪两个电平?A. 高电平、低电平B. 正电平、负电平C. 直流电平、交流电平D. 标准电平、非标准电平答案:A10. 下列哪个是数字电路设计中常用的仿真软件?A. MATLABB. AutoCADC. PhotoshopD. SolidWorks答案:A二、填空题(每空2分,共20分)1. 数字电路中最基本的逻辑关系包括______、______和非逻辑。

答案:与逻辑,或逻辑2. 一个3-8译码器有______个输入端,______个输出端。

答案:3,83. 在数字电路中,常用的计数器类型包括二进制计数器、______计数器和______计数器。

答案:十进制,BCD4. 一个8位寄存器可以存储______位二进制数。

答案:85. 触发器的两个稳定状态是______和______。

答案:0,1三、简答题(每题10分,共30分)1. 请简述数字电路与模拟电路的主要区别。

数电考试题及答案

数电考试题及答案

数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。

A. 与运算B. 或运算C. 非运算D. 异或运算2. 一个逻辑门的输入端悬空时,相当于输入()。

A. 0B. 1C. 低电平D. 高电平3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 输出与输入之间没有记忆功能D. 输出与输入之间存在时延4. 在数字电路中,一个触发器可以存储()位二进制信息。

A. 1B. 2C. 4D. 85. 一个4位二进制计数器可以计数的最大值是()。

A. 7B. 15C. 16D. 2556. 下列哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路状态B. 具有记忆功能C. 输出与输入之间存在时延D. 输出只依赖于当前输入7. 在数字电路中,一个D触发器的输出Q与输入D的关系是()。

A. Q=DB. Q=非DC. Q=D的非D. Q=非D的非8. 一个3线-8线译码器可以译码的输入信号有()种。

A. 2B. 4C. 8D. 169. 在数字电路中,一个JK触发器可以工作在()状态。

A. 稳定状态B. 振荡状态C. 稳定状态和振荡状态D. 以上都不是10. 一个8位A/D转换器的量化步长是()。

A. 1/8B. 1/16C. 1/256D. 1/512二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的符号是___________。

2. 一个2进制计数器的计数范围是___________。

3. 一个3位二进制数可以表示的最大十进制数是___________。

4. 在数字电路中,逻辑“或”运算的符号是___________。

5. 一个4位二进制数可以表示的最大十进制数是___________。

6. 在数字电路中,逻辑“非”运算的符号是___________。

7. 一个5位二进制数可以表示的最大十进制数是___________。

数电试题及答案

数电试题及答案

数电试题及答案一、选择题1. 在数字电路中,最基本的逻辑关系有哪几种?A. 与、或、非B. 与、异或、同或C. 与、或、非、异或D. 与、或、非、同或、非门答案:C2. 下列哪个不是数字电路的特点?A. 抗干扰能力强B. 功耗低C. 运算速度快D. 模拟信号处理答案:D3. 逻辑门电路中,"0"和"1"分别代表的电压值是:A. 低电压和高电压B. 高电压和低电压C. 低电压和任意电压D. 任意电压和高电压答案:A二、填空题1. 数字电路是由_______和_______构成的电路。

答案:逻辑门;组合逻辑2. 一个基本的逻辑门至少需要_______个输入端。

答案:13. 一个完整的数字系统通常包括_______、_______和_______。

答案:输入设备;处理单元;输出设备三、简答题1. 请简述数字电路与模拟电路的区别。

答案:数字电路主要处理离散的数字信号,使用二进制逻辑来表示和处理信息,具有抗干扰能力强、功耗低、运算速度快等特点。

而模拟电路处理连续变化的模拟信号,能够模拟自然界的物理量变化,但易受干扰,运算速度相对较慢。

2. 什么是组合逻辑电路?它有哪些特点?答案:组合逻辑电路是由逻辑门组成的电路,其输出只依赖于当前的输入状态,不包含存储元件。

其特点是输出对输入具有即时响应,没有记忆功能,且输出状态的确定性使得电路设计和分析相对简单。

四、计算题1. 给定一个逻辑表达式:Y = A'B + AB',其中A和B是输入变量,Y是输出。

如果A=1,B=0,求Y的值。

答案:将A=1,B=0代入表达式,得到Y = 1'0 + 10' = 0 + 0 = 0。

2. 计算以下逻辑电路的输出Z,当A=1,B=0,C=1时。

逻辑电路表达式:Z = (A + B')(A' + B + C)答案:将A=1,B=0,C=1代入表达式,得到Z = (1 + 0')(1' + 0 + 1) = (1)(1 + 1) = 2,但由于逻辑运算中只考虑0和1,因此Z的实际值为1。

数字电路试题及答案

数字电路试题及答案

数字电路试题及答案一、选择题(每题2分,共20分)1. 数字电路中最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 以下哪个不是数字电路的优点?A. 高速度B. 低功耗C. 可编程性D. 易于制造3. 一个3输入的与门,当所有输入都为1时,输出为:A. 0B. 1C. 2D. 34. 触发器的主要用途是:A. 存储一位二进制信息B. 进行算术运算C. 执行逻辑判断D. 放大信号5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出可以延迟输入C. 没有记忆功能D. 可以进行复杂的逻辑运算二、填空题(每空2分,共20分)6. 一个典型的数字电路由________、________和输出三部分组成。

7. 一个4位二进制计数器可以计数的最大数值是________。

8. 一个D触发器的两个主要输入端是________和________。

9. 在数字电路中,________是一种常用的同步信号,用于协调电路的时序。

10. 一个3-8译码器可以将3位二进制信号转换为________种可能的输出状态。

三、简答题(每题15分,共30分)11. 简述数字电路与模拟电路的主要区别。

12. 解释什么是时钟信号,并说明它在数字电路中的作用。

四、计算题(每题15分,共30分)13. 给定一个逻辑表达式 Y = A'B + AB',使用卡诺图化简该表达式,并画出相应的逻辑电路图。

14. 设计一个2位二进制计数器,使用D触发器实现,并说明其工作原理。

答案一、选择题1. 答案:A(与逻辑)2. 答案:D(易于制造)3. 答案:B(1)4. 答案:A(存储一位二进制信息)5. 答案:B(输出可以延迟输入)二、填空题6. 答案:输入、处理7. 答案:15(2^4 - 1)8. 答案:数据输入(D)、时钟输入(CLK)9. 答案:时钟信号(Clock Signal)10. 答案:8三、简答题11. 数字电路与模拟电路的主要区别在于:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

F
点的电位为 2。KΩ
5、(本小题 30.分3V)A八选一&数据选F择F器电路如图,该电路实现的逻辑函数是
F=
3K。Ω
6、(本小题 3 AB分)由AAA集012 八成选异一步数计据数选器择器74LS290 构成图示电路,该电路实
现的是
进D制0 D计1 D数2 D器3 D。4Q0D5Q1D6Q2D7Q3
且 S2 S3 0 时,它进行译码操作,即当 A2A1A0 从 000 到 111 变化时 Y1 ~ Y7 依次 被选中而输出低电平。T1153 为四选一数据选择器。试问当 MN 为 10 时计数器
是几进制?列出状态转换表。(15 分)
《 数字电子技术基础》期末考试 A 卷补考卷
标准答案及评分标准
《 数字电子技术基础》期末考试 A 卷
标准答案及评分标准 《 数字电路 》期末考试 A 卷
题目: 一、求解下列各题:(本题共 20 分,每小题 4 分) 1、用公式法化简逻辑函数 2、用卡诺图化简逻辑函数
F (A, B, C, D) m4 (0,3,5,6,8,13) 无关最小项为 d (1,4,10) ;
(本题 12 分)
CP
五、由移位寄存器 74LS194 和 3—8 译码器组成的时序电路如图所示,分析该 电路。(1)画出 74LS194 的状态转换图;(2)说出 Z 的输出序列。(本
CP
题 13 分) 六、已知某同步时序电路的状态转换图如图所示。(1)作出该电路的状态转 换表;(2)若用 D 触发器实现该电路时写出该电路的激励方程;(3)写出输 出方程。(本题 15 分) 七、电路由 74LS161 和 PROM 组成。(1)分析 74LS161 的计数长度;(2)写
D1 D0
四、
“1”
五、
D 每个图 6 分
74LS194 状态图为:Q1Q2Q3
000
111→110→101→010→100→001→011 画出 194 状态图得 10 分。
Z 输出的序列为:010011,010011 六、(1)状态转换表
得3分
Q
n 2
Q1n
X
0000 0 0
写出转换表得 4 分
“1
P T
QA QB QC QD
PC
四.某同步时序系统的原始状态表如图示(本题 15 分)
1. 用隐含表法化简;
X
0
1
Qn
A
B/0 A/1
B
C/0 A/0
2. 自然序编码;
3. 用 JK 触发器及适当门设计电路;
4. 检查是否可以自启动。
数字电子技术基础(A 卷)
一、 填空题(本大题共 22 分)
式。(4 分)
3.图 1 中电路为 TTL 门电路,若用高内阻电压表各图 M 点的电压,估算一下
量测出 M 点的电压为多少伏,并说明理由。(5 分)
5V

1
M
A
+
V
“0”
4.由 555 定时器构成的施密特触发器如图 2(a)所示,试求:
1、在图(b)中画出该电路的电压传输特性曲线;
2、如果输入 Ui 为图(c)的波形,画出对应输出 UO 的波形。(8 分)
择器画出电路图得 6 分。
CD AB 00 01 11 10
F
从卡00诺图1可直接1画出电路图
01 1 1 1 1
A
三、A>1B1 时:1S 1A B反 1 BA B
S2 S1
Y
八6选分一数据选择器
E
10
1
C
A<B 时:S B A反 1 B A
S0 D7 D6 6D5分D4 D3 D2
《 数字电子技术基础 》期末考试卷
题目:
一、求解下列问题: 1.求函数 f1 A(B C) CD 的反函数和对偶函数。(4 分) 2.用卡诺图将具有约束项的逻辑函数
F ( A, B,C, D) m(2,5,6,7,10,12,13,14) d (0,1,3,8,9,11) 化简为最简与或式。(6 分)
(a)
(b)
图3
三、按图 4 所示 JK 触发器的输入波形,试画出主从触发器及负边沿 JK 触发器 的输出波形。(8 分) 图4
四、图 5 是由两片同步十六进制计数器 74LS161 组成的计数器,试分析两片串 联起来是多少进制?(12 分)
五、图 6 是由集成异步计数器 74LS290 构成的电路,试分别说&明它是多少进制的计数器,

二、(本题 10 分)图示电路中,A、B 是输入数据变量,C3、C2、C1、C0 是控制 变量。写出输出 Y 的逻辑表达式,并说明该电路 C3、C2、C1、C0 为不同控制 状态时是何种功能电路?
三、(本题 8 分)写出图示 ROM 阵列输出函数的逻辑表达式,列出真值表,说 明逻辑功能。
A0
四、(本1题 8 分)用 3 线—8 线译码器和必要的门电路实现逻辑函数。
3.图 1 中,G1 为 TTL 三态门,G2 为 TTL 与非门。当 C=0 和 C=1 时,试分别说明
在下列情况下,万用表的读数?输出电压 uo 各为多少伏?(5 分)
(1)波段开关 S 接到①
C
端。
(2)段开关 S 接到②端。
A1
五A2、(本1题 10 分)已知 JK 信号如图所示,请分别画出主从 JK 触发器和负边
沿 JK1 触发器的输出波形。设触发器初始状态为 0。
F0
CP
F1
六J、(本题 15 分)图示为序列信号发生器电路,它由一个计数器和一个四选一 数据选择器构成。分析计数器的工作原理,确定其模值和状态转换关系;
1
求出 D1 得 4 分
01 X1
00 00
1
01 11 10
1
Z Q2X Q1X
求出 Z 得 3

01 1 1
七、
(1)说出 161 的计数长度得 6 分。
(2)写出 W、X、Y、Z 函数表达式得 6 分。
(3)写出输出序列得 4 分。
《 数字电子技术基础 》补考试卷
题目:
一、求解下列问题:(25 分) 1.求函数 F ABCB DA B 的对偶函数。(4 分) 2.将具有约束项的逻辑函数 F m4 (0,2,3,5,7,8,10,11) + d(14,15) 化简为最简与或
4. 用 OC 门驱动发光二极管电路如图,若 VF=2V,IF=20mA,试完善电路并
计算电阻 R=?
5. 画出图示电路的输出波形
A
B
6.
主A -从
B
JK
触发器,已知
&
CP、YJ、K
信C 号波形如图示,画出输出波形(初始
状态为C0)。 En
Y
CP J K Q
电路 8.
示电
路中触发器:
建立时间 tsu= 20ns, 保持时间 th = 5ns,
7. 分析函数 F AB ABC 所组成的 存在何种险象。
DQ CP CK G
传输迟延时间 tpdcp-Q,/Q = 30ns, 门 G 迟延 tpdG = 10ns, 时钟脉冲 Fmax = ? 二. 逻辑函数 F (A, B,C) ABC BC AC (本题共 14 分,每小题 7 分)
0 0
(012)求10 激励00 方程11
0 0
0 1
D01020X00Q
n1011 20
1Q11112
Q110
0 Q1 2
Q1X
1 0
求出 D2 得 4 分
1 1
001 1
XD1 1
101Q2 Q101X
Q002 Q1 X
10Q2 Q1X
Q 2 Q1X
Q2
Q1
X
00 01 11 10
1 100 1 1 0 1 1
三、由四位加法器 74LS283、四位比较器 74LS85 构成的逻辑电路如图所示,
A=A3A2A1A0,B=B3B2B1B0,A、B 为四位二进制数,试分析该电路的逻辑功能。 (本题 12 分)
74LS85
四、逻辑电路和各输入信号波形如图所示,画出各触发器 Q 端的波形。各触发 器的初始状态为 0。
K 确定在计数器输出控制下,数据选择器的输出序列。设触发器初始状态为
000。
七、(本题 12 分)画出用 74161 的异步清零功能构成的 80 进制计数器的连线
图。
八、(本题 15 分)用 D 触发器设计一个按自然态序进行计数的同步加法计数
器。要求当控制信号 M=0 时为 5 进制,M=1 时为 7 进制(要求有设计过程)。
1. 用 3-8 译码器及适当门电路实现。
2. 用“四选一”数据选择器及适当门电路实现。
三.分析下列电路所实现的逻辑功能(本题共 16 分,每小题 8 分)
QA QB QC QD
CK1
CP
CK2
1. 由 2-5-10 进制异步计数器构成的电路。 2. 由 74LS163 构成计数器电路。
“1
P QA QB QC QD T PC
出 W、X、Y、Z 的函数表达式;(3)在 CP 作用下。分析 W、X、Y、Z 端顺 序输出的 8421BCD 码的状态(W 为最高位,Z 为最低位),说明电路的功能。 (本题 16 分)
《 数字电子技术基础》期末考试 A 卷

TP 74LS161 DCBA
标准答案及评分标
W
一、
X Y
Z
1、
评分标准:分步酌情给分。
1、(本小题 3 分)十进制数 126,对应 8421BCD 码
,二进制

,十六进制数

2、(本小题 2 分)二进制负整数 –1011011,补码表示为
相关文档
最新文档