长沙理工大学数字电子技术基础试卷数电试卷题库(01-10)
数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,下列哪个器件不是基本逻辑门?A. 与门B. 或门C. 非门D. 三极管答案:D2. 二进制数1011转换为十进制数是多少?A. 8B. 9C. 11D. 13答案:C3. 触发器的输出状态由什么决定?A. 输入信号B. 时钟信号C. 触发器的当前状态D. 以上都是答案:D4. 下列哪个不是数字电路的优点?A. 高抗干扰性B. 易于集成C. 功耗大D. 逻辑功能明确答案:C5. 在数字电路中,一个D触发器有几个输入端?A. 1B. 2C. 3D. 4答案:B6. 异步计数器和同步计数器的主要区别是什么?A. 异步计数器的输出端数量不同B. 异步计数器的触发器时钟信号不同C. 异步计数器的触发器时钟信号相同D. 异步计数器的触发器时钟信号不同答案:D7. 下列哪个不是数字电路中的存储元件?A. 触发器B. 寄存器C. 计数器D. 门电路答案:D8. 在数字电路中,一个四位二进制计数器可以产生多少个不同的状态?A. 8B. 16C. 32D. 64答案:B9. 逻辑门电路中的输入信号和输出信号之间的关系是什么?A. 线性关系B. 非线性关系C. 指数关系D. 逻辑关系答案:D10. 一个简单的RS触发器由几个基本逻辑门构成?A. 1B. 2C. 3D. 4答案:B二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“0”通常表示为电压______,逻辑“1”通常表示为电压______。
答案:低电平,高电平2. 一个完整的触发器由两个______门和一个______门构成。
答案:与非,或非3. 在数字电路中,一个______触发器可以存储1位二进制信息。
答案:D4. 一个8位二进制寄存器可以存储的最大十进制数是______。
答案:2555. 在数字电路中,一个计数器的进位输出通常是由______触发器的输出端提供的。
答案:最高位6. 一个简单的二进制计数器,其计数过程是从0开始,计数到______后回到0。
最新长沙理工大学数字电子技术基础试卷数电试卷题库参考答案(01-10)

精品文档数字电子技术试卷(1)参考答案 一.填空1、1111011,7B2、86 13、与,或,非4、0,1,高阻5、真值表,逻辑图,逻辑表达式,卡诺图,波形图(时序图) 6 、波形的整形 7、20伏 8、并行A/D,串并行A/D,逐次比较A/D,双积分A/D (三种) 二.判断题1.× 2.√ 3.× 4.√ 5.√ 三.化简1.D B A Y +=-2.--+=D B A Y四.C B A Y ⊕⊕=,C B A AB C )(1++=,全加器,Y 为和,C1为进位。
五.AQ Q Q n +=-+1,A Qn =+1六.采用D 触发器,-=122Q Q D ,--=231Q Q D,1230Q Q Q D -+=电路图略。
将非工作状态101,110,111带入方程得次态,101→001,110→101→001,111→001,电路可以自启动。
七.f=6 5Hz数字电子技术试卷(2)参考答案 一、填空题(16 )1、100011.110,23.C2、0,13、当前输入,原状态4、0,1,高阻;任何时候,只能有1个三态门被选通。
5、有两个稳态,在触发信号作用下状态可相互转变,有记忆功能6 、延时 7、5.5v 8、13 二、判断题(10)1.√ 2.× 3.× 4.√ 5.√ 三、化简题(14)1、B Y = 2、-++=D A C B Y四、(15)CD A B A Y --+=五、(15)--+=B A Q n 11,Q B Q A Qn ---++=21六.(15)驱动方程:1,121=⊕=-K Q X J ,1,212=⊕=K Q X J 逻辑功能:X=0时,同步三进制计数器;X =1时,同步三进制减法计数器。
该电路为同步三进制可逆计数器,并且能自启动。
七.(15)数字电子技术试卷(3)参考答案 一、填空题(16 ) 1、1010110,10000110 2、7 3、16 ,6 4、状态转换表,状态转换图,特性方程 5、0 6 、256 ×4BIt7、5.275伏8、转换精度,转换速度 二、回答问题(10)不正确。
长沙理工大学模拟电子模拟试题及答案1-10套

长沙理工大学考试试卷………………………………………………………………………………………………………………试卷编号01 拟题教研室(或教师)签名电子教研室教研室主任签名………………………………………………………………………………………………………………课程名称(含档次)模拟电子技术课程代号专业电类相关专业层次(本、专)本科考试方式(开、闭卷)闭卷一、填空(本题共20分,每空1分):1.整流电路的任务是__________;滤波电路的任务是__________。
2.在PN结的形成过程中,载流子的扩散运动是由于__________而产生的,漂移运动是__________作用下产生的。
3.放大器有两种不同性质的失真,分别是__________失真和__________失真。
4.在共射阻容耦合放大电路中,使低频区电压增益下降的主要原因是__________的影响;使高频区电压增益下降的主要原因是__________的影响。
5.在交流放大电路中,引入直流负反馈的作用是__________;引入交流负反馈的作用是___________。
6.正弦波振荡电路一般由__________、__________、__________、__________这四个部分组成。
7.某多级放大器中各级电压增益为:第一级25dB 、第二级15dB 、第三级60dB ,放大器的总增益为__________,总的放大倍数为__________。
8.在双端输入、单端输出的差动放大电路中,发射极公共电阻R e对__________信号的放大无影响,对__________信号的放大具有很强的抑制作用。
共模抑制比K CMR为__________之比。
9.某放大电路的对数幅频特性如图1(在第三页上)所示,当信号频率恰好为上限频率时,实际的电压增益为__________dB。
二、判断(本题共10分,每小题1分,正确的打√,错误的打×):1、()构成各种半导体器件的基础是PN结,它具有单向导电和反向击穿特性。
长沙理工大学 数字电子技术基础复习试卷及答案 (10)

长沙理工大学数字电子技术基础复习试卷及答案数字电子技术试卷(11)一、选择(20分)1、一个四输入端与非门,使其输出为0的输入变量取值组合有 种。
A.15B.7C.3D.12、对于JK 触发器,若J=K ,则可完成 触发器的逻辑功能。
A.R SB.DC.TD.T ˊ 3、为实现将JK 触发器转换为D 触发器,应使 。
A.J =D ,K =DB. K =D ,J =DC.J =K =DD.J =K =D 4、多谐振荡器可产生 。
A.正弦波B.矩形脉冲C.三角波D.锯齿波 5、石英晶体多谐振荡器的突出优点是 。
A.速度高B.电路简单C.振荡频率稳定D.输出波形边沿陡峭6、把一个五进制计数器与一个四进制计数器串联可得到 进制计数器。
A.4B.5C.9D.20 7、N 个触发器可以构成最大计数长度(进制数)为 的计数器。
A.NB.2NC.2ND. 2N 8、同步时序电路和异步时序电路比较,其差异在于后者 。
A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关 9、五个D 触发器构成环形计数器,其计数长度为 。
A.5B.10C.25D.32 10、一位8421BCD 码计数器至少需要 个触发器。
A.3B.4C.5D.10 二、填空题(20分)1、逻辑函数F=A +B+C D 的反函数F = 。
2、逻辑函数F=A (B+C )·1的对偶函数是 。
3、已知函数的对偶式为B A +BC D C ,则它的原函数为 。
4、时序逻辑电路按照其触发器是否有统一的时钟控制分为 时序电路和 时序电路。
5、如下图题2-5a 和图题2-5b 所示的电路,写出对应的逻辑关系表达式Y1= , Y2= 6、完成数制转换(11011.110)2 =( )10 = ( )16 (29)10 =( )2 = ( )16三、(12分)用卡诺图法化简下列函数为最简与或..式,并用与非..门实现电路 (1) F1(A ,B ,C ,D )=∑m (2,3,6,7,8,10,12,14) (2) F2(A ,B ,C ,D )=D C AB C B A C B C A B A ++++四、(15分)试画出用3线-8线译码器74LS138和必要的门电路产生如下多输出逻辑函数的逻辑图⎪⎩⎪⎨⎧+=++==CAB C B Y BC C B A C B A Y AC Y 32174LS138 4,74LS138逻辑电路图如图题4 S 1 32S S + A2A1 A0 0Y 1Y 2Y3Y 4Y5Y 6Y 7Y⨯⨯ ⨯ ⨯ 11 1 11 11 1 ⨯1 ⨯⨯⨯1 1 1 1 1 1 1 1 1 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 1 1 0 1 1 1 1 1 1 1 0 0 1 0 1 1 0 1 1 1 1 1 1 0 0 1 1 1 1 1 0 1 1 1 1 111111111图题2-5a 图题2-5b表题41010********* 1011011111101 1011111111110五、(13分)施密特触发器CT1014组成图题5a所示电路,图题5b为CT1014的电压传输特性曲线,试定性画出Va和Vo处的波形。
长沙理工大学 数字电子技术基础复习试卷及答案 (6)

长沙理工大学数字电子技术基础复习试卷及答案数字电子技术试卷(06)一、数制转换(12)1、(10010111)2=( )16=( )102、(8C)16=( )2=( )103、( 127 )10=( )2=( )164、( 110101.11)8=( )165、(-1101B)原码=( )反码=( )补码二、选择填空题(12)1)、以下的说法中,——是正确的。
a) 一个逻辑函数全部最小项之和恒等于0b )一个逻辑函数全部最大项之和恒等于0c )一个逻辑函数全部最大项之积恒等于1d )一个逻辑函数全部最大项之积恒等于02)、若将一个TTL异或门(输入端为A、B)当作反相器使用,则A、B端应——连接。
a )A或B有一个接1 b )A或B有一个接0c )A和B并联使用d )不能实现3)、已知R、S是或非门构成的基本RS触发器的输入端,则约束条件为——。
a )RS=0 b )R+S=1c )RS=1d )R+S=04)、用8级触发器可以记忆——种不同的状态。
a )8b )16c )128d )2565)、由3级触发器构成的环形和扭环形计数器的计数模值依次为——。
a )8和8b )6和3c )6和8d )3和6三、用卡诺图化简法将下列逻辑函数化为最简与或形式(12)(1)、D C A D C A C B A D C ABD ABC Y +++++=(2)、D C B A D C B A D C A Y ++++=,给定约束条件为:0=+++++ABCD D ABC D C AB D C AB CD B A D C B A四、证明下列逻辑恒等式(方法不限)(12)(1)、1))(()(=+++++C B D B A C B D C C B A(2)D C A D C B A D AC D C B D C A ⊕+=+++⊕+)(五、设计一位二进制全减器逻辑电路。
(D=A-B-CI,A:被减数,B:减数,CI:借位输入,D:差,另有CO:借位输出)(16)六、分析如下时序电路的逻辑功能。
长沙理工大学 数字电子技术基础复习试卷及答案 (8)

长沙理工大学数字电子技术基础复习试卷及答案数字电子技术试卷(08)一、数制转换(10):1、(11.001)2=( )16=( )102、(8F.FF)16=( )2=( )103、( 25.7)10=( )2=( )164、(+1011B)原码=( )反码=( )补码5、(-101010B)原码=( )反码=( )补码二、选择填空题(10)1)、主从JK触发器是——。
a )在CP上升沿触发b )在CP下降沿触发c )在CP=1稳态触发d )与CP无关2)、T触发器的特性方程是——。
a )n n n Q T TQ Q +=+1b )n n Q T Q =+1c )n n n Q T Q T Q +=+1 d) n n Q T Q=+1 3)、用8级触发器可以记忆——种不同的状态。
a )8b )16c )128d )2564)、存在约束条件的触发器是——。
a )基本RS触发器b )D 锁存器c )JK触发器d )D触发器5)、构成模值为256的二进制计数器,需要——级触发器。
a )2b )128c )8d )256三、判断题:判断下列说法是否正确,正确的打“√”,错误的打“Χ”。
(10) 1)、1001个“1”连续异或的结果是1。
( )2)、已知逻辑A+B=A+C,则B=C。
( )3)、已知逻辑AB=AC,则B=C。
( )4)、函数F连续取100次对偶,F不变。
( )5)、正“与非”门也就是负“或非”门。
( )四、用卡诺图化简法将下列逻辑函数化为最简与或形式(10)(1)、C B AC B A Y ++=(2)、D C A C B A B A D C Y ++⊕=)(,给定约束条件为:AB+CD=0五、证明下列逻辑恒等式(方法不限)(15)(1)、B A B A B B A +=++ (2)、1))(()(=+++++C B D B A C B D C C B A(3)、D B D B C A C A D C B A ABCD D C B A D C B A +++=+++六、试画出用3线-—8线译码器74LS138和门电路产生如下多输出逻辑函数的逻辑电路图。
长沙理工大学数字电子技术试卷

长沙理工大学考试试卷2………………………………………………………………………………………………………试卷编号 2 拟题教研室(或教师)签名 教研室主任签名………………………………………………………………………………………………………课程名称(含档次) 课程代号专 业 电子信息工程 层次(本、专) 本科 考试方式(开、闭卷) 闭卷 一、填空(每空1分,共20分)1、二进制数101001对应的八进制数为 、十六进制数为 。
2、十进制数59对应的二进制数为 、8421BCD 码为 。
3、逻辑函数D C AB L +=的对偶函数为 、反函数为 。
4、逻辑函数C A AB C B A L +=),,(的最小项表达式为 。
5、描述时序电路逻辑功能的方程有输出方程、激励方程和 方程。
6、555定时器构成的基本施密特触发器没有外接控制电压时,正、负向阈值电压分别为 和 ,回差电压为 。
7、8位并行比较型A/D 转换器中的电压比较器有 个。
8、7位D/A 转换器的分辨率为 。
9、A/D 转换器的一般工作过程有取样与 , 与编码。
10、集成单稳态触发器分为 和 两种类型。
11、555定时器由 、电压比较器、 、放电三极管和 组成。
二、选择题(10分)1、 与图1所示波形相对应的真值表是 。
第 1 页 (共4 页)2、欲将正弦信号转换成与之频率相同的脉冲信号,应用 。
A.T ,触发器 B.施密特触发器 C.A/D 转换器 D.移位寄存器3、译码器的输入地址线为4根,那么输出线为多少根A 、8B 、12C 、16D 、204、 某时序电路的状态图如图4所示,该电路为 。
A 、 四进制加计数器;B 、 四进制计数器;C 、 五进制加计数器;D 、 五进制计数器。
5、某时序电路如图5所示,若在输入端CP 加入10Z KH 的脉冲波形,则该电路输出端Z 的频率为 。
A 、Z KH 5.2;B 、Z KH 5;C 、 Z KH 20D 、 Z KH 40 。
长沙理工大学数字电子技术基础试卷数电试卷题库(01-10)

数字电子技术试卷(1)一、填空(16)1.十进制数123的二进制数是 ;十六进制数是 。
2.是8421BCD 码,其十进制为。
3.逻辑代数的三种基本运算是 , 和。
4.三态门的工作状态是 ,,。
5.描述触发器逻辑功能的方法有。
6.施密特触发器的主要应用是 。
7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 8.实现A/D 转换的主要方法有 , , 。
二、判断题(10)1.BCD 码即8421码 ( ) 2. 八位二进制数可以表示256种不同状态。
( ) 3.TTL 与非门与CMOS 与非门的逻辑功能不一样。
( )4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。
( ) 5.计数器可作分频器。
( ) 三、化简逻辑函数(14) 1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。
2.用卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(, 化为最简与或表达式。
五.触发器电路如图2(a),(b)所示,⑴写出触发器的次态方程;⑵对应给定波形画出Q端波形(设初态Q=0)(15)六.试用触发器和门电路设计一个同步的五进制计数器。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O,V C的工作波形,并求出振荡频率。
(15)数字电子技术试卷(2)一.填空(16)1.十进制数的二进制数是 ;十六进制数是 。
2.逻辑代数中逻辑变量得取值为 。
3.组合逻辑电路的输出状态只与 有关而与电路 。
4.三态门的输出有 ,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意。
5.触发器的基本性质有。
6.单稳态触发器的主要应用是 。
7.设6位D/A 转换器的满度输出电压位伏,则输入数字量为110111,输出模拟电压为8.一个8K 字节的EPROM 芯片,它的地址输入端的个数是 。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 ;十六进制数是 。
2.1是8421BCD 码,其十进制为 。
3.逻辑代数的三种基本运算是 , 和 。
4.三态门的工作状态是 , , 。
5.描述触发器逻辑功能的方法有 。
6.施密特触发器的主要应用是 。
7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 8.实现A/D 转换的主要方法有 , , 。
二.判断题(10)1.BCD 码即8421码 ( )2.八位二进制数可以表示256种不同状态。
( ) 3.TTL 与非门与CMOS 与非门的逻辑功能不一样。
( )4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。
( ) 5.计数器可作分频器。
( ) 三.化简逻辑函数(14) 1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。
2.用卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(, 化为最简与或表达式。
四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。
(15)五.触发器电路如图2(a ),(b )所示, ⑴写出触发器的次态方程;⑵对应给定波形画出Q 端波形(设初态Q =0)(15)六.试用触发器和门电路设计一个同步的五进制计数器。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。
(15)数字电子技术试卷(2)三.填空(16)1.十进制数35.85的二进制数是 ;十六进制数是 。
2.逻辑代数中逻辑变量得取值为 。
3.组合逻辑电路的输出状态只与 有关而与电路 。
4.三态门的输出有 ,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意 。
5.触发器的基本性质有 。
6.单稳态触发器的主要应用是 。
7.设6位D/A 转换器的满度输出电压位6.3伏,则输入数字量为110111,输出模拟电压为 8.一个8K 字节的EPROM 芯片,它的地址输入端的个数是 。
四.判断题(10)1.数字电路中,化简逻辑函数的目的是为了所设计的逻辑电路更简单,更经济,而且其功能不变。
( ) 2.二进制数1001和二进制代码1001都表示十进制数。
( ) 3.触发器的输出状态完全由输入信号决定。
( )4.模拟量送入数字电路前,须经A/D 转换。
( ) 5.多谐振荡器常作为脉冲信号源使用。
( ) 三.化简逻辑函数(14)1.用公式法化简---+++++=C B BD ABC D BC ABD D ABC Y ,化为最简与或表达式。
2.用卡诺图化简∑∑=m dD C B A Y )()+(15,10,5,014,11,8,7,3,2),,,(,化为最简与或表达式。
四.设计一个8421码的检码电路。
要求当输入大于等于3、小于等于7时电路输出为1,否则电路输出为0。
要求列出真值表,写出逻辑函数式,画出逻辑图。
(15)五.触发器电路如图1(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)。
(15)六.分析图2电路实现何种逻辑功能,其中X 是控制端,对X =0和X =1分别分析,设初态为1,112==Q Q 。
(要能,并说明电路能否自启动)(15)七.试用8选1数据选择器和74LS161芯片设计序列信号发生器。
芯片引脚图如图3所示,序列信号为11001101(左位为先)。
(15)数字电子技术试卷(3)五.填空(16)1.十进制数86的二进制数是 ;8421BCD 码是 。
2.在Y=AB+CD 的真值表中,Y =1的状态有 个。
3.4位二进制数码可以编成 个代码,用这些代码表示0~9十进制输的十个数码,必须去掉 代码。
4.描述触发器逻辑功能的方法有 。
5.若Q =1,J=0,K=1,则=+1n Q 。
。
6.设ROM 地址为70~A A ,输出为30~Y Y ,则ROM 的容量为。
7.一个8位二进制D/A 转换器的分辨率为0.025,则输入数字量为11010011时,输出模拟电压为 。
8. 和 是衡量A/D 、D/A 转换器性能优劣的主要指标。
六.回答问题(10)1.已知XY=XZ ,则Y=Z ,正确吗?为什么?2.五位环形计数器的时钟频率为10KHz,其输出波形的频率是多少? 三.化简逻辑函数(14) 1.用公式法化简C B BC BC A BCD A A Y --++++=____,化为最简与或表达式。
2.用卡诺图化简∑∑=m d D C B A Y )()+(11,10,9,3,2,113,8,6,4,0),,,(,化为最简与或表达式。
四.由双4选1数据选择器组成的电路如图1所示, ①写出21,Y Y 的表达式。
②列出21,Y Y 的真值表。
(15)五.某室由3台计算机工作站,请用红、黄、绿3种指示灯设计一个监视电路,要求:3台计算机正常工作时,绿灯亮;只一台出故障时黄灯亮;有两台出故障时,红灯亮;若3台计算机同时出故障时,则黄灯和红灯都亮。
试用门电路设计。
要求:列出真值表,写出逻辑函数式,画出逻辑电路图。
(15)六.触发器电路及输入波形如图2所示,要求:写出电路方程,画出21,Q Q 与Y 的对应波形。
(设21,Q Q 的初态为11)(15)七.试用中规模集成十六进制计数器74LS161芯片设计一个十三进制计数器,要求必须包括0000和1111状态,利用C 端左进位输出。
芯片引脚图如图3所示。
(15)数字电子技术试卷(4)七.填空(16)1.十进制数3.5的二进制数是;8421BCD 码是。
2.在()B A A Y ⊕=的结果是 。
3.D 触发器的状态方程为 ,如果用D 触发器来实现T 触发器的功能,则T 、D 间的关系为 。
4.一个64选1的数据选择器,它的选择控制端有 个。
5.6位D/A 转换器满度输出电压为10伏,输入数字为001010时对应的输出模拟电压为 V 。
6.一片64K×8存储容量的只读存储器ROM ,有 条地址线,有 条数据线。
7. 由555定时器构成的单稳态触发器,输出脉宽≈W T 。
8.和是衡量A/D 、D/A 转换器性能优劣的主要指标。
八.回答问题(10)1.已知XY=XZ ,则Y=Z ,正确吗?为什么? 2.已知X+Y=XY ,则X=Y ,正确吗?为什么? 三.化简逻辑函数(14)1.用公式法化简C B AC C B A Y +++=---,化为最简与或表达式。
2.用卡诺图化简∑∑=m d D C B A Y )()+(11,5,4,3,210,8,1,0),,,(,化为最简与或表达式。
四.分析图1所示电路,要求列出21,Y Y 的逻辑表达式和真值表,并说出电路的逻辑功能指出输入变量和输出函数的含义。
(15)五.触发器电路如图2(a),(b)所示,⑴写出触发器的次态方程;⑵对应给定波形画出Q端波形(设初态Q=0)(15)六.试用D触发器及少量门器件设计,状态转换图为①→②→③模为3的同步计数器。
要求有设计过程。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O,V C的工作波形,并求出振荡频率。
(15)数字电子技术试卷5一.选择题(共20分)1.将十进制数(3.5)10转换成二进制数是()①11.11 ②10.11 ③10.01 ④11.102.三变量函数()BC=,F+,的最小项表示中不含下列哪项()①m2 ②m5 ③m3 ④m7ACBA3.一片64k×8存储容量的只读存储器ROM,有()条地址线和()条数据线。
①64、8②64、16③16、8④16、164.在ADC工作过程中,包括保持a,采样b,编码c,量化d四个过程,其先后顺序为()①abcd②bcda③cbad④badc5.以下各种ADC中,转换速度最慢的是()①并联比较型②逐次逼进型③双积分型④以上各型速度相同6.一个时钟占空比为1:4,则一个周期内高低电平持续时间之比为()①1:3 ②1:4 ③1:5 ④1:67.当三态门输出高阻状态时,输出电阻为()①无穷大②约100欧姆③无穷小④约10欧姆8.通常DAC中的输出端运算放大器作用是()①倒相②放大③积分④求和9.16个触发器构成计数器,该计数器可能的最大计数模值是()①16 ②32 ③162 ④21610.一个64选1的数据选择器有()个选择控制信号输入端。
()①6 ②16 ③32 ④64二.判断题(20分)1.两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器()2.三态门输出为高阻时,其输出线上电压为高电平()3.前进位加法器比串行进位加法器速度慢()4.译码器哪个输出信号有效取决于译码器的地址输入信号()5.五进制计数器的有效状态为五个()6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。
()7.当时序逻辑电路存在无效循环时该电路不能自启动()8.RS 触发器、JK 触发器均具有状态翻转功能() 9.D/A 的含义是模数转换()10.构成一个7进制计数器需要3个触发器() 三、简答题(每小题5分,共10分)1.用基本公式和定理证明下列等式:()ABC BC A C AB B C AB ++=+。
2请写出RS 、JK 触发器的状态转移方程,并解释为什么有的触发器有约束方程。
四.用卡诺图化简以下逻辑函数(每小题5分,共10分) 1.D C A C B A D C D C A ABD ABC Y ++⋅+++=2.()D C A C B A B A D C Y ⋅++⊕=,给定约束条件为AB +CD =0五.一个组合电路具有3个输入端A,B,C,一个输出端Y ,其输入和输出波形如图1所示,使用或非门设计电路(15分)六.8选1数据选择器CC4512的逻辑功能如表1所示。
试写出图2所示电路输出端Y 的最简与或形式的表达式。
(10分)七.如图3所示电路的计数长度N 是多少?能自启动吗?画出状态转换图。
(15分)数字电子技术试卷(06) 一、数制转换(12)1、(10010111)2=( )16=( )10 2、(8C )16=( )2=( )10 3、(127)10=( )2=( )16 4、(110101.11)8=( )16 5、(-1101B )原码=( )反码=( )补码 二、选择填空题(12)1)、以下的说法中,——是正确的。
A )一个逻辑函数全部最小项之和恒等于0B )一个逻辑函数全部最大项之和恒等于0C )一个逻辑函数全部最大项之积恒等于1D )一个逻辑函数全部最大项之积恒等于02)、若将一个TTL异或门(输入端为A、B)当作反相器使用,则A、B端应——连接。