教你区分LVDS屏线及屏接口定义(精)

合集下载

LVDS屏接口定义解析

LVDS屏接口定义解析

常见LVDS 屏接口定义讲解很多初学者对于如何区分屏的接口类型很是头疼,是LVDS 屏,TTL 屏还是RS DS 屏?总是很难搞清出。

如何快速识别出液晶屏的接口类型则需要一些经历的,下面从屏的屏线接口的样式来对接口类型做出分类的介绍,帮助大家快速识别屏的接口类型。

以下方法是个人认识,缺乏之处请大家谅解。

〔1〕TTL 屏接口样式:D6T 〔单6位TTL 〕:31扣针,41扣针。

对应屏的尺寸主要为笔记本液晶屏〔8寸,10寸,11寸,12寸〕,还有局部台式机屏15寸为41扣针接口。

S6T 〔双6位TTL 〕:30+45针软排线,60扣针,70扣针,80扣针。

主要为台式机的14寸,15寸液晶屏。

D8T 〔单8位TTL 〕:很少见S8T 〔双8位TTL 〕:有,很少见80扣针〔14寸,15寸〕 〔2〕LVDS 屏接口样式:D6L 〔单6位LVDS 〕:14插针,20插针,14片插,30片插〔屏显基板100欧姆电阻的数量为4个〕主要为笔记本液晶屏〔12寸,13寸,14寸,15寸〕 D8L 〔单8位LVDS 〕:20插针〔5个100欧姆〕〔15寸〕S6L 〔双6位LVDS 〕:20插针,30插针,30片插〔8个100欧姆〕〔14寸,15寸,17寸〕S8L 〔双8位LVDS 〕:30插针,30片插〔10个100欧姆电阻〕〔17寸,18寸,19寸,20寸,21寸〕 〔3〕RSDS 屏接口样式:50排线,双40排线,30+50排线。

主要为台式机〔15寸,17寸〕液晶屏。

上面我们知道了屏的型号和接口了,但是我们还不知道这个是多少位的屏和多少的供电,为了让大家轻松搞会这一步,我们拿一个单6位LVDS 的屏来解析一下,此款屏的型号为:LP141*3〔20针插接口〕屏接口定义在液晶屏的规格书里面都有这一个页面在屏的接口定义中我们看出液晶屏的供电为3.3这里面出现了两组数据每组中都有一对时钟信号,这个屏我们就能看出这是一个30针双8位屏,屏的供电为5V。

lvds液晶屏幕接口详解

lvds液晶屏幕接口详解

1.LVDS输出接口概述之答禄夫天创作液晶显示器驱动板输出的数字信号中,除了包含RGB数据信号外,还包含行同步、场同步、像素时钟等信号,其中像素时钟信号的最高频率可超出28MHz。

采取TTL接口,数据传输速率不高,传输距离较短,且抗电磁干扰(EMI)能力也比较差,会对RGB数据造成一定的影响;另外,TTL多路数据信号采取排线的方式来传送,整个排线数量达几十路,不单连接方便,而且不适合超薄化的趋势。

采取LVDS输出接口传输数据,可以使这些问题迎刃而解,实现数据的高速率、低噪声、远距离、高准确度的传输。

那么,什么是LVDS输出接口呢?LVDS,即Low Voltage Differential Signaling,是一种低压差分信号技术接口。

它是美国NS公司(美国国家半导体公司)为克服以TTL电平方式传输宽带高码率数据时功耗大、EMI电磁干扰大等缺点而研制的一种数字视频信号传输方式。

LVDS输出接口利用非常低的电压摆幅(约350mV)在两条PCB走线或一对平衡电缆上通过差分进行数据的传输,即低压差分信号传输。

采取LVDS输出接口,可以使得信号在差分PCB线或平衡电缆上以几百Mbit/s的速率传输,由于采取低压和低电流驱动方式,因此,实现了低噪声和低功耗。

目前,LVDS输出接口在17in及以上液晶显示器中得到了广泛的应用。

2.LVDS接口电路的组成在液晶显示器中,LVDS接口电路包含两部分,即驱动板侧的LVDS输出接口电路(LVDS发送器)和液晶面板侧的LVDS输入接口电路(LVDS接收器)。

LVDS发送器将驱动板主控芯片输出的17L电平并行RGB数据信号和控制信号转换成低电压串行LVDS信号,然后通过驱动板与液晶面板之间的柔性电缆(排线)将信号传送到液晶面板侧的LVDS接收器,LVDS接收器再将串行信号转换为TTL电平的并行信号,送往液晶屏时序控制与行列驱动电路。

图1所示为LVDS接口电路的组成示意图。

常见LVDS屏接口定义

常见LVDS屏接口定义

2常见屏的接口LVDS接口:比较常见的接口,有14针插接口,20P针插、30针插和片插等多为LVDS接口LVDS常用的驱动板:2023(支持17寸以下含17寸的所有LVDS屏VGA烧录模式)2025(支持19寸以下含19寸以下的所有LVDS屏VGA烧录模式)NTA91B(支持22寸或1680*1050以下的所有LVDS屏VGA烧录模式)2621免程序驱动板(直接跳线就可支持14-19等LVDS屏免烧录)TTL接口:(与LVDS的屏线区别TTL的屏线相对较多)TTL屏要求驱动板输入单或双6位/8位的三基色的TTL电平,所以连接线用得比较多,一般有31扣41扣30软排线+40软排线60扣70扣80扣等,特点线比较多驱动板:RTMC7B(新款TTL驱动板支持所有TTL接口协议还可支持TMDS TCON接口屏代替2013 2533 2033等驱动板)鼎科2033V免程序驱动板RSDS接口:单50软排线、双40软排线(50+30)软排线一般为RSDS接口。

驱动板:MA4B:支持双40 30+50 单50软排线RSDS专用驱动板TCON接口:Timing Controller(不常用)现在很多的型号的液晶屏接受的是LVDS信号,而Driver IC收到的是RSDS信号,这中间就是由TCON实现的转换,不少屏是RSDS接口的,是PANEL厂家为了减少PANEL成本,省掉了TCON芯片,因为目前的很多驱动板IC都可以直接处理RSDS 信号了。

TMDS接口(不常用)是一种类似于LVDS的接口。

该接口在液晶发展中属于昙花一现。

典型的有三星公司出的LT181E2-131、LT170E2-131、日立的TX38D21V、LG的LP141X1等。

最新到货!!超小体积四灯小口高压板特价销售,联想方正系列超小体积电源高压一体板疯狂特价销•上面我们知道了屏的型号和接口了,但是我们还不知道这个是多少位的屏和多少的供电,为了让大家轻松搞会这一步,我们拿一个单6位LVDS的屏来解析一下,知识点:TTL接口的屏线明显比LVDS的屏线多常见31扣41扣30+50 60扣70扣80扣TTL的屏也有单组数据和双组数据之分以此类推就可以了常见TTL屏线D6T(单6位TTL):31扣针,41扣针。

lvds液晶屏幕接口详解

lvds液晶屏幕接口详解

1.LVDS输出接口概述液晶显示器驱动板输出的数字信号中,除了包括RGB数据信号外,还包括行同步、场同步、像素时钟等信号,其中像素时钟信号的最高频率可超过28MHz。

采用TTL接口,数据传输速率不高,传输距离较短,且抗电磁干扰(EMI)能力也比较差,会对RGB数据造成一定的影响;另外,TTL多路数据信号采用排线的方式来传送,整个排线数量达几十路,不但连接不便,而且不适合超薄化的趋势。

采用LVDS输出接口传输数据,可以使这些问题迎刃而解,实现数据的高速率、低噪声、远距离、高准确度的传输。

那么,什么是LVDS输出接口呢?LVDS,即Low Voltage Differential Signaling,是一种低压差分信号技术接口。

它是美国NS公司(美国国家半导体公司)为克服以TTL电平方式传输宽带高码率数据时功耗大、EMI电磁干扰大等缺点而研制的一种数字视频信号传输方式。

LVDS输出接口利用非常低的电压摆幅(约350mV)在两条PCB走线或一对平衡电缆上通过差分进行数据的传输,即低压差分信号传输。

采用LVDS输出接口,可以使得信号在差分PCB线或平衡电缆上以几百Mbit/s的速率传输,由于采用低压和低电流驱动方式,因此,实现了低噪声和低功耗。

目前,LVDS输出接口在17in及以上液晶显示器中得到了广泛的应用。

2.LVDS接口电路的组成在液晶显示器中,LVDS接口电路包括两部分,即驱动板侧的LVDS输出接口电路(LVDS发送器)和液晶面板侧的LVDS输入接口电路(LVDS接收器)。

LVDS发送器将驱动板主控芯片输出的17L电平并行RGB数据信号和控制信号转换成低电压串行LVDS信号,然后通过驱动板与液晶面板之间的柔性电缆(排线)将信号传送到液晶面板侧的LVDS接收器,LVDS接收器再将串行信号转换为TTL电平的并行信号,送往液晶屏时序控制与行列驱动电路。

图1所示为LVDS接口电路的组成示意图。

图1 LVDS接口电路的组成示意图在数据传输过程中,还必须有时钟信号的参与,LVDS接口无论传输数据还是传输时钟,都采用差分信号对的形式进行传输。

LVDS接口定义及标准

LVDS接口定义及标准

LVD LVD 低電對多線,廣泛盟)199公佈範,現,纜。

高傳LVD 成,很高mV 在有的M 理很輸入1)S 接口定義DS 接口又稱電壓差分信多點的連接,也可以是平泛的應用。

)的ANSI/T 95年11月佈了IEEE ,對於生產工,其供電電。

標準推薦傳輸速率可DS 接口的原一個簡單,如圖1所高,驅動器電V 。

通過驅有些最新生MAX9121/9在LVDS 很簡單,因為入端產生的來傳送信號表1是LV 表2是接義及標準稱RS-644信號,這種技接,具有低功平衡電纜。

目前,流行TIA/EIA -6,以美國國1596.3標準工藝、傳輸電壓可以從+薦的最高數據可達1.923G 原理及電特單的LVDS 傳所示。

驅動器電流大部分驅動器的開關生產的LVDS 9122等。

系統中,採為一對差分效果是相互號,從而可VDS 驅動器接收器的主要4總線接口技術的核心是功耗、低誤。

LVDS 在對行的LVDS 技644標準,國家半導體準。

這兩個輸介質和供電+5V 到+3.3據傳輸速率Gbps 。

特性傳輸系統由器的電流源分直接流過關,改變直S 接收器中採用差分方分線對上的電互抵消的,可以大大提高器的主要電要電特性參,是20世紀是採用極低誤碼率、低串對信號完整技術規範有另一個是體公司為主推個標準注重於電電壓等則3V ,甚至更率是655Mbp 一個驅動器源(通常為3100Ω的終直接流過電阻中,100Ω左方式傳送數據電流方向是因而對信號高數據傳輸電特性參數參數。

紀90年代低的電壓擺幅串擾和低輻整性、低抖動有兩個標準IEEE 159推出了ANS 於對LVDS 則沒有明確更低;其傳輸ps ,而理論器和一個接3.5mA )來終端電阻,從阻的電流的左右的電阻直據,有著比是相反的,當號的影響很輸速率和降低才出現的一幅高速差動輻射等特點動及共模特:一個是T 96.3標準。

SI/TIA/EIA S 接口的電。

LVDS 可輸介質可以論上,在一收器通過一來驅動差分線從而在接收的有無,從而直接集成在比單端傳輸方當共模方式很小。

液晶屏接口定义详解

液晶屏接口定义详解

18:clk+ 19:地 20:r3- 21:r3+ 22:地 23:空 24:空 25:空 26:空 27:空 28空 29空 30空
每组信号线之间电阻为(数字表100欧左右)指针表20 -100欧左右(5组相同阻值)
30pin双6定义:
1:电源2:电源3:地 4:地 5:r0- 6:r0+ 7:地 8:r1- 9:r1+ 10:地 11:r2- 12:r2+ 13:地 14:clk- 15:clk+ 16:地 17:
19 空 20空
每组信号线之间电阻为(数字表100欧左右)指针表20 -100欧左右(4组相同阻值)
20pin双6定义:
1:电源2:电源3:地 4:地 5:r0- 6:r0+ 7:r1- 8:r1+ 9:r2- 10:r2+ 11:clk- 12:clk+ 13:ro1- 14:ro1+ 15:ro2- 16:ro2+
字表100欧左右)指针表20 -100欧左右(4组相同阻值)二。20PIN双6定义: 1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:R1- 8:R1+ 9
:R2- 10:R2+ 11:CLK- 12:CLK+ 13:RO1- 14:RO1+ 15:RO2- 16:RO2+ 17:RO3- 18:RO3+ 19:CLK1- 20:CLK1+ 每组信号线之间电阻
每组信号线之间电阻为(数字表100欧左右)指针表20 -100欧左右(5组相同阻值)
30pin单6定义:
1:空2:电源3:电源 4:空 5:空 6:空 7:空 8:r0- 9:r0+ 10:地 11:r1- 12:r1+ 13:地 14:r2- 15:r2+ 16:地 17:clk-

lvds液晶屏幕接口详解

1.LVDS输出接口概述液晶显示器驱动板输出的数字信号中,除了包括RGB数据信号外,还包括行同步、场同步、像素时钟等信号,其中像素时钟信号的最高频率可超过28MHz。

采用TTL接口,数据传输速率不高,传输距离较短,且抗电磁干扰(EMI)能力也比较差,会对RGB数据造成一定的影响;另外,TTL多路数据信号采用排线的方式来传送,整个排线数量达几十路,不但连接不便,而且不适合超薄化的趋势。

采用LVDS输出接口传输数据,可以使这些问题迎刃而解,实现数据的高速率、低噪声、远距离、高准确度的传输。

那么,什么是LVDS输出接口呢LVDS,即Low Voltage Differential Signaling,是一种低压差分信号技术接口。

它是美国NS公司(美国国家半导体公司)为克服以TTL电平方式传输宽带高码率数据时功耗大、EMI电磁干扰大等缺点而研制的一种数字视频信号传输方式。

LVDS输出接口利用非常低的电压摆幅(约350mV)在两条PCB走线或一对平衡电缆上通过差分进行数据的传输,即低压差分信号传输。

采用LVDS输出接口,可以使得信号在差分PCB线或平衡电缆上以几百Mbit/s的速率传输,由于采用低压和低电流驱动方式,因此,实现了低噪声和低功耗。

目前,LVDS输出接口在17in及以上液晶显示器中得到了广泛的应用。

2.LVDS接口电路的组成在液晶显示器中,LVDS接口电路包括两部分,即驱动板侧的LVDS输出接口电路(LVDS发送器)和液晶面板侧的LVDS输入接口电路(LVDS接收器)。

LVDS发送器将驱动板主控芯片输出的17L电平并行RGB数据信号和控制信号转换成低电压串行LVDS信号,然后通过驱动板与液晶面板之间的柔性电缆(排线)将信号传送到液晶面板侧的LVDS接收器,LVDS接收器再将串行信号转换为TTL电平的并行信号,送往液晶屏时序控制与行列驱动电路。

图1所示为LVDS接口电路的组成示意图。

图1 LVDS接口电路的组成示意图在数据传输过程中,还必须有时钟信号的参与,LVDS接口无论传输数据还是传输时钟,都采用差分信号对的形式进行传输。

显示器芯片级维修课程-LVDS 屏线以及接口(第十讲)

3、看驱板型号、根据板的型号写驱动板程序。 例:R.RM3331B
4、根据屏参数选择对应的驱动程序。 例: PC-202S
指SCALER 芯片型号
例:LTM150XN07-XGA-5V-SI8L-NA-5KEY 注:尺寸、显示模式、色差对得上的程序都可以刷,没有原程序后找其他程序。
注:薄屏全部3.3V供电,厚屏全部红5V供电。 如何确定屏接口类型:
1、量供电脚和接地脚。 2、量每组差分之间值一致,在100欧或120欧左右。
点屏配板和刷写程序 1、根据屏的型号确定屏的参数:
例:LTM150XKN07-
生产厂家(三星) 屏幕大小尺寸(15寸) XGA显示模式:1280*768
2、根据客户需求配板: 接口: PC+DVI AV TV HDMI USB SD CF
1
3
5
7
11
13 15
17 时 19 色 21 23
25 27 时 29 色 31
色度差分
钟度

差 色度差分
钟度 差差
分分
分分
SI6L(四组双绞线) SI8L(五组双绞线)
D06L(八组双绞线)
D08L(十组双绞线)
LVDS屏线采用双绞差分传输,按接口类型分为: 片插:FIX 30P/SI6L 、SI8L、D06L、D08L 20P/SI6L、SI8L 针插:DF-14(最厚、孔最大):30P/D08L 20P/D06L、SI6L、SI8L DF-19(最薄、孔最小):14P/SI6L 20P/SI6L、SI8L 30P/D08L 51146:20P/SI6L、SI8L、D06L 30P/D08L LG专用 D08L东芝专用 FIS:IBM早期专用
偶数

lvds液晶屏幕接口详解

1.LVDS输出接口概述液晶显示器驱动板输出的数字信号中,除了包括RGB数据信号外,还包括行同步、场同步、像素时钟等信号,其中像素时钟信号的最高频率可超过28MHz。

采用TTL接口,数据传输速率不高,传输距离较短,且抗电磁干扰(EMI)能力也比较差,会对RGB数据造成一定的影响;另外,TTL 多路数据信号采用排线的方式来传送,整个排线数量达几十路,不但连接不便,而且不适合超薄化的趋势。

采用LVDS输出接口传输数据,可以使这些问题迎刃而解,实现数据的高速率、低噪声、远距离、高准确度的传输。

那么,什么是LVDS输出接口呢?LVDS,即Low Voltage Differential Signaling,是一种低压差分信号技术接口。

它是美国NS公司(美国国家半导体公司)为克服以TTL电平方式传输宽带高码率数据时功耗大、EMI电磁干扰大等缺点而研制的一种数字视频信号传输方式。

LVDS输出接口利用非常低的电压摆幅(约350mV)在两条PCB走线或一对平衡电缆上通过差分进行数据的传输,即低压差分信号传输。

采用LVDS输出接口,可以使得信号在差分PCB线或平衡电缆上以几百Mbit/s的速率传输,由于采用低压和低电流驱动方式,因此,实现了低噪声和低功耗。

目前,LVDS输出接口在17in及以上液晶显示器中得到了广泛的应用。

2.LVDS接口电路的组成在液晶显示器中,LVDS接口电路包括两部分,即驱动板侧的LVDS输出接口电路(LVDS发送器)和液晶面板侧的LVDS输入接口电路(LVDS接收器)。

LVDS发送器将驱动板主控芯片输出的17L电平并行RGB数据信号和控制信号转换成低电压串行LVDS信号,然后通过驱动板与液晶面板之间的柔性电缆(排线)将信号传送到液晶面板侧的LVDS接收器,LVDS接收器再将串行信号转换为TTL电平的并行信号,送往液晶屏时序控制与行列驱动电路。

图1所示为LVDS接口电路的组成示意图。

图1 LVDS接口电路的组成示意图在数据传输过程中,还必须有时钟信号的参与,LVDS接口无论传输数据还是传输时钟,都采用差分信号对的形式进行传输。

各种液晶屏接口定义TCON,TTL,LVDS

TTL电平TTL电平信号被利用的最多是因为通常数据表示采用二进制规定,+5V等价于逻辑“1”,0V等价于逻辑“0”,这被称做TTL(晶体管-晶体管逻辑电平)信号系统,这是计算机处理器控制的设备内部各部分之间通信的标准技术。

TTL电平信号对于计算机处理器控制的设备内部的数据传输是很理想的,首先计算机处理器控制的设备内部的数据传输对于电源的要求不高以及热损耗也较低,另外TTL电平信号直接与集成电路连接而不需要价格昂贵的线路驱动器以及接收器电路;再者,计算机处理器控制的设备内部的数据传输是在高速下进行的,而TTL接口的操作恰能满足这个要求。

TTL型通信大多数情况下,是采用并行数据传输方式,而并行数据传输对于超过10英尺的距离就不适合了。

这是由于可靠性和成本两面的原因。

因为在并行接口中存在着偏相和不对称的问题,这些问题对可靠性均有影响。

数字电路中,由TTL电子元器件组成电路使用的电平。

电平是个电压范围,规定输出高电平>2.4V,输出低电平<0.4V。

在室温下,一般输出高电平是3.5V,输出低电平是0.2V。

最小输入高电平和低电平:输入高电平>=2.0V,输入低电平<=0.8V,噪声容限是0.4V。

英文全称为:transistor transistor logic“TTL集成电路的全名是晶体管-晶体管逻辑集成电路(Transistor-Transistor Lo gic),主要有54/74系列标准TTL、高速型TTL(H-TTL)、低功耗型TTL(L-TTL)、肖特基型TTL(S-TTL)、低功耗肖特基型TTL(LS-TTL)五个系列。

标准TTL输入高电平最小2V,输出高电平最小2.4V,典型值3.4V,输入低电平最大0.8V,输出低电平最大0.4V,典型值0.2V。

S-TTL输入高电平最小2V,输出高电平最小Ⅰ类2.5 V,Ⅱ、Ⅲ类2.7V,典型值3.4V,输入低电平最大0.8V,输出低电平最大0.5V。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

教你区分 LVDS 屏线及屏接口定义
现在碰到液晶屏大多是 LVDS 屏线 ,
经常碰到什么单 6, 双 6 单 8双 8. 如何区分呢 ?
我以前也不知道 , 后在网上收集学习后才弄明白
方法 1
数带“ +-”的这种信号线一共有几对,有 10对的减 2对就是双 8, 有 8对的减 2对就是双 6。

有 5对的减掉 1对是单 8, 有 4对的减掉 1对是单 6,数 +/-线一共有多少对。

说通俗点就是
4对————单 6
5对————单 8
8对————双 6
10对————双 8
方法 2
拧开螺丝看看主板里面的电路,一般每对数据线之间都有一个 100欧姆的电阻,看到 4个的话就是单 6位的屏,看到 8个的话就是双六位, 5个的话一般是单 8位, 有10个一般就是双 8位,当然有资料的话就不用这么麻烦, 也有 TMDS 也用这种
20PIN 的连接头的,比如 LG 的 LP141X1,不过基本上很少
lvds 的接口的定义
20PIN 单 6定义:
1:电源 2:电源 3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地14:CLK- 15:CLK+ 16空 17空 18空 19 空 20空
每组信号线之间电阻为(数字表 120欧左右
,20PIN 双 6定义
1:电源 2:电源 3:地 4:地 5:R0- 6:R0+ 7:R1- 8:R1+ 9:R2- 10:R2+ 11:CLK-
12:CLK+ 13:RO1- 14:RO1+ 15: RO2- 16:RO2+ 17:RO3- 18:RO3+;
19:CLK1- 20:CLK1+
每组信号线之间电阻为(数字表 120欧左右
20PIN 单 8定义:
1:电源 2:电源 3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地14:CLK- 15:CLK+ 16:R3- 17:R3+
每组信号线之间电阻为(数字表 120欧左右
30PIN 单 6定义:
1:空 2:电源 3:电源 4:空 5:空 6:空 7:空 8:R0- 9: R0+ 10:地 11:R1- 12:R1+ 13:地14:R2- 15:R2+ 16:地 17:CLK- 18:CLK+ 19:地 20:空 - 21:空 22:空 23:空 24:空 25:空26:空 27:空 28空 29空 30空
每组信号线之间电阻为(数字表 120欧左右
30PIN 单 8定义:
1:空 2:电源 3:电源 4:空 5:空 6:空 7:空 8:R0- 9: R0+ 10:地 11:R1- 12:R1+ 13:地14:R2- 15:R2+ 16:地 17:CLK- 18:CLK+ 19:地 20:R3- 21:R3+ 22:地 23:空 24:空 25:空26:空 27:空 28空 29空 30空
每组信号线之间电阻为(数字表 120欧左右
30PIN 双 6定义:1:电源 2:电源 3:地 4:地 5:R0- 6: R0+ 7:地 8:R1- 9:R1+ 10:地11:R2- 12:R2+ 13:地 14: CLK- 15:CLK+ 16:地 17:RS0- 18:RS0+ 19:地 20:RS1- 21:RS1+ 22:地 23:RS2- 24:RS2+ 25:地 26:CLK2- 27: CLK2+
每组信号线之间电阻为(数字表 120欧左右
30PIN 双 8定义:
1:电源 2:电源 3:电源 4:空 5:空 6:空 7:地 8:R0- 9:R0+ 10:R1- 11:R1+ 12:R2- 13:R2+ 14:地 15:CLK- 16:CLK+ 17:地 18:R3- 19:R3+ 20:RB0-21:RB0+ 22: RB1- 23:RB1+ 24:地 25:RB2- 26:RB2+ 27:CLK2- 28: CLK2+ 29:RB3- 30:RB3+
每组信号线之间电阻为(数字表 120欧左右。

相关文档
最新文档