组成原理复习题目1

合集下载

组成原理习题1

组成原理习题1

组成原理习题一、名词解释1. 指令流;2. 数据流;3. 机器数;4. 定点数;5.浮点数;6.符号数据;7.数值数据;8.机器字长;9.存储容量;10.分布式软件系统;11.指令周期;12.存取时间;13.存储周期;14.存储器带宽;15.单元地址;16.数据字;17.指令字;18. 向量地址;19. 存储体;20.刷新周期;21. 字长位数扩展;22. 字存储容量扩展;23. 地址映射;24.;CISC 25. RISC;26.命中率;27.多重中断; 28.流水线的建立时间;29. 高速缓冲存储器;30.寻址方式;31.微程序;32.微指令;33. 微命令;34. 微操作;35.总线仲裁;36.超流水线;37.总线的物理特性;38. 总线的功能特性;39.总线的电气特性;40. 总线的时间特性;41.总线带宽;42.总线占用期;43. 磁盘存储容量;44.磁盘阵列RAID;45.显示分辨率;46.图形;47.图像;48.通道二、选择题1.8位定点字长的字,采用2的补码表示时,一个字所能表示的整数范围是______。

A .–128 ~ +127 B. –127 ~ +127 C. –129 ~ +128 D.-128 ~ +1282.定点16位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是______。

A -215 ~ +(215 -1)B -(215 –1)~ +(215 –1)C -(215 +1)~ +215D -215 ~ +2153. 在机器数______中,零的表示是唯一的。

A原码B补码C移码D反码4.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校校验的字符码是______。

A. 11001001 B 11010110 C 11000001 D 110010115. 假定下列字符码中有奇偶校验位,但没有数据错误,采用奇校校验的字符码是______。

A 11001010 B. 11000110 C. 11000001 D. 110010016. 某机字长32位,存储容量64MB,若按字编址,它的寻址范围是______。

计算机组成原理存储器(1)(1)

计算机组成原理存储器(1)(1)

计算机组成原理存储器(1)(1)1.存储器⼀、单选题(题数 54,共7 )1在下述存储器中,允许随机访问的存储器是()。

(1.2分)A、磁带 B 、磁盘 C 、磁⿎ D 、半导体存储器正确答案 D2若存储周期250ns,每次读出16位,则该存储器的数据传送率为()。

(1.2分)A、4×10^6字节/秒B、4M字节/秒C、8×10^6字节/秒D、8M字节/秒正确答案 C3下列有关RAM和ROM得叙述中正确的是()。

IRAM是易失性存储器,ROM是⾮易失性存储器IIRAM和ROM都是采⽤随机存取⽅式进⾏信息访问IIIRAM和ROM都可⽤做CacheIVRAM和ROM都需要进⾏刷新(1.2分)A、仅I和IIB、仅I和IIIC、仅I,II,IIID、仅II,III,IV正确答案 A4静态RAM利⽤()。

(1.2分)A、电容存储信息B、触发器存储信息C、门电路存储信息D、读电流存储信息正确答案 B5关于计算机中存储容量单位的叙述,其中错误的是()。

(1.2分)A、最⼩的计量单位为位(bit),表⽰⼀位“0”或“1”B、最基本的计量单位是字节(Byte),⼀个字节等于8bC、⼀台计算机的编址单位、指令字长和数据字长都⼀样,且是字节的整数倍D、主存容量为1KB,其含义是主存中能存放1024个字节的⼆进制信息正确答案 C6若CPU的地址线为16根,则能够直接访问的存储区最⼤容量为()。

(1.2分)A、1MB、640KC、64KD、384K正确答案 C7由2K×4的芯⽚组成容量为4KB的存储器需要()⽚这样的存储芯⽚。

(1.2分)A、2B、4C、8D、16正确答案 B8下⾯什么存储器是⽬前已被淘汰的存储器。

(1.2分)A、半导体存储器B、磁表⾯存储器C、磁芯存储器D、光盘存储器正确答案 C9下列⼏种存储器中,()是易失性存储器。

(1.2分)A、cacheB、EPROMC、FlashMemoryD 、 C D-ROM正确答案 A10下⾯关于半导体存储器组织叙述中,错误的是什么。

组成原理复习题目

组成原理复习题目

填空题:1.计算机的硬件包括〔运算器〕、〔存储器〕、〔掌握器〕、适配器、输入输出设备。

2.按 IEEE754 标准,一个浮点数由〔符号位 S〕、〔阶码 E〕、(尾数 M)三个域组成。

3.计算机承受多级存储体系构造,即〔cache〕、〔主存〕和〔外存〕。

4.形成指令地址的方式,称为〔指令寻址方式〕。

有〔挨次寻址〕和〔跳动寻址〕两种,由指令计数器来跟踪。

5.CPU 是计算机的中心处理器部件,具有〔指令掌握〕、〔操作掌握〕、时间掌握、〔数据加工〕的根本功能。

6.为了解决〔多个〕主设备同时竞争总线〔掌握权〕的问题,必需具有总线〔仲裁部件〕。

7.磁外表存储器由于存储容量大,〔位本钱低〕,在计算机系统中作为〔关心〕大容量存储器使用,用以存放系统软件、大型文件、数据库等大量程序与数据信息。

〔2〕1.早期将〔运算器〕和〔掌握器〕合在一起称为Cpu〔中心处理器〕。

2.数的真值变成机器码时有四种表示方法:原码表示法,(反码表示法),(补码表示法),(移码表示法)。

3.Cache 是一种〔高速缓冲〕存储器,是为了解决CPU 和主存之间〔速度〕不匹配而承受的一项重要的〔硬件〕技术4.形成操作数地址的方式,称为〔数据寻址方式〕。

操作数可放在专用存放器、〔通用存放器〕、内存和〔指令〕中。

5.CPU 中至少要有如下六类存放器:〔指令存放器〕、〔程序计数器〕、〔地址存放器〕、数据缓冲器、通用存放器、状态条件存放器。

6.接口部件在它动态联结的两个功能部件间起着〔缓冲器〕和〔转换器〕的作用,以便实现彼此之间的〔信息传送〕。

7.外围设备的功能是在计算机和〔其他机器〕之间,以及计算机与〔用户〕之间供给联系。

〔3〕1.〔存储〕程序并按〔地址〕挨次执行是冯·诺依曼型计算机的〔工作原理〕。

2.移码主要用于表示浮点数的(阶码E),以利于比较两个指数的(大小)和(对阶)操作。

3.存储器的技术指标有〔存储容量〕、〔存取时间〕、〔存储周期〕、存储器带宽。

组成原理复习资料

组成原理复习资料

【1】单项选择题(每个空格只有一个正确答案,35分,每题5分)1.冯•诺依曼型计算机的设计思想是存储 H 并按 G 顺序执行,它的主要组成部分包括:运算器、F、B、适配器与A。

A. I/O设备B. 控制器C. 缓冲器D. 译码器E. 寄存器F. 存储器G. 地址H. 程序2.为了提高浮点数的表示精度,当尾数不为 C 时,通过修改阶码并移动小数点,使尾数域的最高有效位为 D ,这称为浮点数的规格化表示。

在IEEE754标准中,对于一个规格化的32位浮点数,其尾数域所表示的值是 B ,这是因为规格化的浮点数的尾数域最左(最高有效位)总是 D ,故这一位经常不予存储,而认为隐藏在小数点的左边,这可以使尾数表示范围多一位,达 G 位。

A. 0.MB. 1.MC. 0D. 1E. 22F. 23G. 24H. 253.cache是介于CPU和 E 之间的 H 容量存储器,能高速地向CPU提供 A 和数据,从而加快程序的执行速度。

cache由高速的 F 组成,全部功能都由 C 实现,因而对程序员是透明的。

A. 指令B. DRAMC. 硬件D. 软件E. 主存F. SRAMG. 大H. 小4.堆栈是一种特殊的 H 寻址方式,采用“ F ”原理。

计算机的CPU中有一组专门的寄存器,称为串联堆栈,又称为 A 堆栈。

而 B 堆栈则是由程序员设置出来作为堆栈使用的一部分 C 。

A. 寄存器B. 存储器C. 主存储器D. 辅助存储器E. 先进先出F. 先进后出G. 指令H. 数据5.广义地讲, F 有着两种含义:一是 G ,指两个以上事件在 A 发生;二是 H ,指两个以上事件在 C 间隔内发生。

A. 同一时刻B. 不同时刻C. 同一时间D. 不同时间E. 串行性F. 并行性G. 同时性H. 并发性6.RISC的三个基本要素是:(1)一个有限的 E 的 C ;(2)CPU配备大量的 B ;(3)强调对指令 G 的 D 。

组成原理复习题库更新版(1)课案

组成原理复习题库更新版(1)课案

组成原理复习题库更新版(1)课案计算机组成原理复习题⼀、选择题1.假设同⼀套指令集⽤不同的⽅法设计了PC A和PC B,PC A和PC B的时钟周期分别为1.2ns,2ns。

某个程序在A上运⾏的CPI为2,在B上运⾏的CPI 为1,则对于该程序来说,PC A和PC B速度⽐例为(D )。

A、1:2B、2:1C、6:5D、5:62.假设x为8位的定点整数(其中最⾼位为符号位,低7位为数据位),已知[x]补=1011 0110,则[-x]补等于( D )。

A、0011 0010B、1011 0011C、1100 1101D、0100 10103.在总线结构中,( B )需要在ALU的两个输⼊端加上两个缓冲寄存器。

A、双总线结构B、单总线结构C、三总线结构D、以上都正确4.某数为IEEE754单精度浮点数格式表⽰为45100000H,则该数的值是(B )。

A、1.125×210B、1.125×211C、-1.125×211D、-1.125×2105.假设程序P在装置M执⾏时间为20秒,编译优化后,P执⾏的指令数是以前的70%,但CPI为以前的1.2倍,则现在P在M上的执⾏时间为( D )。

A、8.4秒B、11.7秒C、14.0秒D、16.8秒6.假定某⼀个实数x=-0101 0101B,在计算机内部表⽰为0010 1011B,则该数所⽤的编码形式为( D )。

A、原码B、反码C、补码D、移码7.某机字长8位,最⾼位为⼀位的符号位,则最⼤正整数是(A )。

A、+(27-1)B、+(27-1)C、+27D、+278.下列寻址⽅式中,与所执⾏的指令地址有关的寻址⽅式是( A )。

A、相对寻址B、寄存器寻址C、⽴即寻址D、直接寻址9.CPU中的控制器的功能是( C )。

A、产⽣时序信号B、完成算术逻辑运算C、从主存中取出指令、分析指令并产⽣有关的操作控制信号D、从主存中取出指令并完成数据基本运算10.PCI总线是⼀个⾼带宽且与处理器⽆关的标准总线,下列的描述错误的是( b )。

计算机组成原理试题期中考试复习卷1

计算机组成原理试题期中考试复习卷1

计算机组成原理试题一、选择题1、目前的计算机中,代码形式是()CA、指令以二进制的形式存放,数据以十进制的形式存放。

B、指令以十进制的形式存放,数据以二进制的形式存放。

C、指令和数据均以二进制的形式存放。

D、指令和数据均以十进制的形式存放。

2、目前普遍使用的微型计算机采用的电路是( )DA、电子管B、晶体管C、集成电路D、超大规模集电成路3、完整的计算机系统应包括()DA、运算器、存储器、控制器B、外部设备和主机C、主机和应用程序D、配套的硬件设备和软件系统4、计算机语言有许多种,其中与硬件直接相关的是( ) CA、网络语言B、操作系统C、机器语言D、高级语言5、在8421码表示的二—十进制数中,代码1001表示( ) CA、3B、6C、9D、16.代码10101逻辑右移一位后得( ) DA、10010B、10011C、01011D、010107、下列数中最小的数是()。

BA、(1010010)2B、(0101000)BCDC、(512)8D、(235)168、下列数中最大的数是()BA、(10010101)2B、(227)8C、(96)16D、(143)109、设寄存器的位数为8位,机器数采用补码形式(一位为符号位)对应于十进制为-27,寄存器内为()CA、(27)16B、(9B)16C、(E5)16D、(5A)1610、立即寻址是指() BA、指令中直接给出操作数地址B、指令中直接给出操作数C、指令中间接给出操作数D、指令中间接给出操作数地址11、输入输出指令的功能是() CA、进行算术运算和逻辑运算B、进行主存与CPU之间的数据传送C、进行CPU与I/O设备之间的数据传送D、改变程序执行的顺序12、在主存和CPU之间增加Cache的目的是()。

CA、扩大主存的容量B、增加CPU中通用寄存器的数量C、解决CPU和主存之间的速度匹配D、代替CPU中寄存器工作13、计算机系统的输入输出接口是()之间的交接界面。

计算机组成原理》复习题一

计算机组成原理》复习题一

一、填空题1.指令的编码中,操作码用来表明(所完成的操作),N位操作码最多表示(2^N )中操作。

2.静态RAM采用(双稳态触发器)原理存储信息,动态RAM采用(电容)原理存储信息。

3.典型的冯·诺依曼计算机是以(运算器)为核心的。

4.计算机硬件由(控制器)、(运算器)、(存储器)、(输入设备)和(输出设备)五大部件组成。

5.系统总线按系统传输信息的不同,可分为三类:(地址)、(控制)、(数据)。

6. 使用虚拟存储器的目的是为了解决(内存空间不足)问题。

7. Cache介于主存与CPU之间,其速度比主存(快),容量比主存(小)很多。

它的作用是弥补 CPU 与主存在(速度)上的差异。

8. 一台计算机所具有的各种机器指令的集合称为该计算机的(指令集)。

9. 选择型DMA控制器在物理上可以连接(多)个设备,而在逻辑上只允许连接(一)个设备,它适合于连接(高速)设备。

10. DMA控制器中的字计数器用于记录要传送数据块的(长度),每传输一个字后字计数器(加1 )。

二、选择题1.下列元件中存取速度最快的是()。

A.cacheB.寄存器C.内存D.外存2.某一SRAM芯片,其容量为512×8位,除电源端和接地端外,该芯片引出线的最小数目应为()。

A.23B.25C.50D.193.某RAM芯片,其存储容量为1024×16位,该芯片的地址线和数据线数目分别为()。

A. 10,16B.20,8C.1024,8D.1024,164.运算器的主要功能是进行()。

A. 逻辑运算B.算术运算C. 逻辑运算和算术运算D.只做加法5.运算器虽由许多部件组成,但核心部分是()。

A. 数据总线B.算术逻辑运算单元C. 多路开关D.累加寄存器(累加器)6.计算机中表示地址时使用()。

A. 无符号数B.原码C. 反码D.补码7.浮点数的表示范围和精度取决于()。

A. 阶码的位数和尾数的位数B. 阶码采用的机器码和尾数的位数C. 阶码采用的机器码和尾数采用的机器码D.阶码的位数和尾数采用的机器码8.主机中能对指令进行译码的器件是()。

组成原理试卷1及答案.doc

组成原理试卷1及答案.doc

1、为提高CPU的速度,可采用的技术有( )(本题为多选题)A 流水线B 在CPU中设置许多寄存器C Cache2、主存贮器和CPU之间增加cache的目的是 A 解决CPU和主存之间的速度匹配问题3、在机器数______中,零的表示是唯一的。

B 补码4、半导体静态存储器SRAM的存储原理是______。

A. 依靠双稳态电路5、同步控制是______。

C.由统一时序信号控制的方式6、四片74181ALU和一片74182CLA器件相配合,具有如下进位传送功能______。

B.组内先行进位,组间先行进位7、假设下列字符码中有奇偶位校验,但没有数据错误,采用偶校验的字符码是D. 110010018、操作控制器的功能是D. 从主存中取出一条指令,完成指令操作码译码,产生有关的操作控制信号9、某机字长32位,其中1位符号位,31位表示尾数。

若用定点小数表示,由最大正小数为_________。

B. +(1-2-31)二、填空题(每空1分,共28分)1、总线是多个系统部件之间进行数据传送的公共通路,一般可由传输线、总线接口逻辑、总线控制器组成。

2 存与cache的地址映射有直接映象、全相联映象、组相联映象三种方式。

其中组相联映象方式适度地兼顾了前二者的优点,又尽量避免其缺点,从灵活性、命中率、硬件投资来说较为理想。

3 浮点加法运算中,主要的操作内容及步骤是对阶、尾数相加减、结果规格化、舍入操作4微程序设计技术是利用A 软件方法设计B 硬件的一门技术。

具有规整性、可维护性、. 灵活性等一系列优点。

5现代计算机的存储器采用三级存储系统,它们是Cache、主存储器、辅存储器6一个完善的指令系统应该具备的性能有完整性、高效性、规整性、兼容性7流水CPU中的主要问题有分支控制相关、流水线的拥挤问题、数据相关。

为此需要采用相应的技术对策,才能保证流水畅通而不断流。

8-14的原码是A 1001110、B.反码是11110001、C.补码是11110010D.移码是01110010(用8位二进制表示)。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

填空题:1.计算机的硬件包括(运算器)、(存储器)、(控制器)、适配器、输入输出设备。

2.按IEEE754标准,一个浮点数由(符号位S)、(阶码E)、(尾数M)三个域组成。

3.计算机采用多级存储体系结构,即(cache)、(主存)和(外存)。

4.形成指令地址的方式,称为(指令寻址方式)。

有(顺序寻址)和(跳跃寻址)两种,由指令计数器来跟踪。

5.CPU是计算机的中央处理器部件,具有(指令控制)、(操作控制)、时间控制、(数据加工)的基本功能。

6.为了解决(多个)主设备同时竞争总线(控制权)的问题,必须具有总线(仲裁部件)。

7.磁表面存储器由于存储容量大,(位成本低),在计算机系统中作为(辅助)大容量存储器使用,用以存放系统软件、大型文件、数据库等大量程序与数据信息。

(2)1.早期将(运算器)和(控制器)合在一起称为Cpu(中央处理器)。

2.数的真值变成机器码时有四种表示方法:原码表示法,(反码表示法),(补码表示法),(移码表示法)。

3.Cache是一种(高速缓冲)存储器,是为了解决CPU和主存之间(速度)不匹配而采用的一项重要的(硬件)技术4.形成操作数地址的方式,称为(数据寻址方式)。

操作数可放在专用寄存器、(通用寄存器)、内存和(指令)中。

5.CPU中至少要有如下六类寄存器:(指令寄存器)、(程序计数器)、(地址寄存器)、数据缓冲器、通用寄存器、状态条件寄存器。

6.接口部件在它动态联结的两个功能部件间起着(缓冲器)和(转换器)的作用,以便实现彼此之间的(信息传送)。

7.外围设备的功能是在计算机和(其他机器)之间,以及计算机与(用户)之间提供联系。

(3)1.(存储)程序并按(地址)顺序执行是冯·诺依曼型计算机的(工作原理)。

2.移码主要用于表示浮点数的(阶码E),以利于比较两个指数的(大小)和(对阶)操作。

3.存储器的技术指标有(存储容量)、(存取时间)、(存储周期)、存储器带宽。

4.RISC指令系统的最大特点是:①(指令条数少);②指令长度固定,指令格式和寻址方式种类少;③只有取数/存数指令访问(存储器),其余指令的操作均在(寄存器)之间进行5.互斥的微操作,是指不能(同时)或不能在(同一个节拍内)并行执行的微操作。

可以(编码)。

6.当代流行的标准总线内部结构包含:①(数据传送总线)(由地址线、数据线、控制线组成);②(仲裁总线);③中断和同步总线;④(公用线)(电源、地线、时钟、复位灯信号线)。

7.中断系统是计算机实现中断功能的(软硬件)总称。

一般在CPU中设置中断机构,在外设接口中设置中断控制器,在软件上设置相应的(中断服务程序)。

选择题1.下面哪一项不是冯.诺依曼型计算机的最根本特征。

( B )。

A、以运算器为中心B、指令并行执行C、存储器按地址访问D、数据以二进制编码,并采用二进制运算2.下列对高级语言和低级语言的表述中,错误的是(A)。

A、在超级计算机中,高级语言的执行时间和低级语言的执行时间有可能相同B、程序员采用低级语言编程时,需要具有硬件的知识C、汇编语言和机器语言都属于低级语言D、高级语言不依赖计算机的硬件和指令系统3.改善计算机性能的重要技术途径是(D )。

A、采用冯.诺依曼体系结构B、扩大内存容量C、采用并行处理技术D、提高CPU的主频4.假设x为8位的定点整数(其中最高位为符号位,低7位为数据位),已知[x]补=0011 0010,则[-x]补等于(D )。

A、0011 0010B、1011 0011C、1100 1101D、1100 11105.假设x为8位的定点整数(其中最高位为符号位,低7位为数据位),已知[x]补=0111 1111,则x的原码等于( A )。

A、0111 1111B、1000 0001C、0000 0001D、以上答案都不对6.假定某一个实数x=-0100 0101B,在计算机内部表示为0011 1011B,则该数所用的编码形式为( D )。

A、原码B、反码C、补码D、移码7.在机器数( B )中,0的表示形式不是唯一的。

A、原码和补码B、原码和反码C、移码和补码D、只有补码8.若一个寄存器的内容为FCH,则该内容的十进制数为(A )。

A、-4B、252C、-252D、49.计算机系统中运用补码进行运算的目的是( A )。

A、简化运算器的设计B、提高运算的精度C、原码计算无法实现减法运算D、硬件只能识别补码10.运算器可以采用多种总线结构,需要在ALU的两个输入端加上两个缓冲寄存器是( B )。

A、双总线结构B、单总线结构C、三总线结构D、以上都正确11.若采用双符号位,则两个正数相加产生溢出时,其双符号位为( C )。

A、00B、10C、01D、1112.若采用双符号位,则两个负数相加产生溢出时,其双符号位为( B )。

A、00B、10C、01D、1113.下列描述错误的是( B )。

A、随机存储可随时存取信息,断电后信息丢失B、主存储器的信息是不可改变的C、E2PROM是可电改写的只读存储器D、PROM制成后只可写入一次。

14.下列寻址方式中,与所执行的指令地址有关的寻址方式是(A)。

A、相对寻址B、寄存器寻址C、立即寻址D、直接寻址15.下列寻址方式中,具有多重存储器访问的是(C)。

A、相对寻址B、寄存器寻址C、间接寻址D、堆栈寻址16.下列对指令系统的描述中,错误的是(C)。

A、CISC的指令系统一般多达二三百条B、RISC的指令系统的指令条数较少C、RISC的指令长度不固定,使用比较灵活D、RISC的指令系统中仅有取数和存数指令访问存储器,其它指令的操作都在寄存器之间进行。

17.下列对指令系统的描述中,正确的是(C)。

A、RISC的指令系统一般多达二三百条B、CISC的指令系统的指令条数较少C、RISC的指令长度固定D、RISC的指令系统中所有指令都能访问存储器18.CPU中的控制器的功能是(A)。

A、从主存中取出指令、分析指令并产生有关的操作控制信号B、完成算术逻辑运算C、产生时序信号D、从主存中取出指令并完成数据基本运算19.下列关于计算机系统的概念中,正确的是(C)。

A、CPU只能识别指令,无法识别总线上的数据B、运算器完成算术逻辑运算,并实现取指操作C、在执行周期中,CPU根据对指令操作码的译码或测试,进行指令所要求的操作D、CPU周期是由若干个指令周期组成。

20.下列关于计算机系统的概念中,错误的是(C)。

A、CPU能识别指令和数据B、运算器完成算术逻辑运算C、在取指周期中,CPU根据对指令操作码的译码或测试,进行指令所要求的操作D、指令周期是由若干个CPU周期组成。

21.对于单处理系统而言,内部总线是指( C )。

A、CPU同计算机系统的其它高速功能部件相连接的总线B、CPU同IO设备之间相互连接的总线C、CPU内部连接各寄存器及运算器件之间的总线D、IO设备之间互相连接的总线22.对于单处理系统而言,系统总线是指( A )。

A、CPU同计算机系统的其它高速功能部件相连接的总线B、CPU同IO设备之间相互连接的总线C、CPU内部连接各寄存器及运算器件之间的总线D、IO设备之间互相连接的总线23.下列对于总线的描述,正确的是( D )。

A、CPU同其它高速功能部件相连接的总线,称为内部总线B、CPU同IO设备之间相互连接的总线,称为IO总线C、CPU内部连接各寄存器及运算器件之间的总线,称为外部总线D、IO设备之间互相连接的总线,称为IO总线24.关于总线的内部结构的描述中,错误的是(C )。

A、在早期总线结构中,CPU是总线上唯一的主控者B、当代总线结构是一些标准总线,它与结构、CPU无关C、当代总结结构中,系统不允许存在多个处理器模块D、当代总结结构中,总线控制器的作用是完成几个总线请求者之间的协调与仲裁25.按照数据传送的格式不同,总线可以分为是( B )。

A、数字总线和模拟总线B、串行总线和并行总线C、同步总线和异步总线D、内部总线和IO总线26.在集中式仲裁方式中,( A )对硬件电路故障最敏感,如果第i个设备的接口中有关链的电路有故障,那么第i个以后的设备都不能工作。

A、链式查询方式B、计数器定时查询方式C、独立请求方式D、链式查询方式和计数定时查询方式27.在集中式仲裁方式中,( A )优先级是固定不变的。

A、链式查询方式B、计数器定时查询方式C、独立请求方式D、链式查询方式和计数定时查询方式28.在集中式仲裁方式中,( C )的总线仲裁器中有一个排队电路,它根据一定的优先级次序首先响应哪个设备的请求,给设备以授权信号。

A、链式查询方式B、计数器定时查询方式C、独立请求方式D、链式查询方式和计数定时查询方式29.在集中式仲裁方式中,( D )的特点之一是总线上设备的优先级次序是可以改变的。

A、链式查询方式B、计数器定时查询方式C、独立请求方式D、独立请求方式和计数定时查询方式判断题:1.模拟计算机的特点是数值用连续量来表示。

(√)2.运算器是数据的加工处理部件,但不是CPU的重要组成部分。

(×)3.存取时间、存储周期、储存器带宽三个概念反应了主存的速度指标。

(√)4.寄存器间接寻址方式中,操作数在主存单元。

(√)5.指令周期是指CPU从主存取出一条指令加上执行一条指令的时间。

(√)6.在集中式总线仲裁中独立请求方式响应时间最快。

(√)7.发生中断请求的条件是一条指令执行结束。

(√)8.DMA是主存与外设之间交换数据的方式,也可用于主存与主存之间的数据交换。

(×)9.ROM既可以读也可以写。

(×)10.逻辑非也称求反。

(√)11.运算器不是CPU的组成部分。

(×)12.ALU只可以进行加减乘除等算术运算,不可以做逻辑运算。

(×)13.主存储器简称外存,但它是小容量辅助存储器。

(×)14.RISC访内指令中,操作数的物理位置一般安排在两个主存单元。

(×)15.CPU中跟踪指令后续地址的寄存器是程序计数器。

(√)16.从信息流的传输速度来看,多总线系统工作效率最低。

(×)17.CPU响应中断时,暂停运行当前程序,自动转移到中断服务程序。

(√)18.为了便于实现多级中断,保存现场信息最有效的办法是采用堆栈。

(√)19.冯诺依曼机工作的基本方式的特点是按地址访问并顺序执行指令。

(√)20.浮点数的取值范围由阶码的位数决定,而精度由尾数的位数决定。

(√)21.Cache和虚拟存储器的存储管理策略都利用了程序的局部性原理。

(√)22.每一个基本操作就叫做一条指令,而解算某一问题的一串指令序列,叫做该问题的计算程序,简称程序。

(√)23.流水线中造成控制相关的原因是条件转移指令而引起。

相关文档
最新文档