哈工大2014年数电期末试题 答案资料

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

哈尔滨工业大学 2014 学年 秋 季学期

数字电子技术基础 试 题

8. 由TTL门组成的电路如图1-4所示,设逻辑门的输出U OH=3.6V,U OL=0.3V,电压表内阻

为20k /V。当输入ABC = 001,用万用表测出U1= ,U2= ;当输入ABC = 100,测得U1= ,U2= 。

图1-4

二、简答题:(8分)

1. 电路如图2-1(a)所示,设各触发器的初态为“0”。已知电路的输入波形如图2-1(b)

所示,试画出Q1、Q2端的波形。

CP1

2

Q0

CP0

1234567

Q1

Q2

CP1

8

(a) (b)

图2-1

2. 已知某时序逻辑电路的状态转换如图2-2(a)所示,设以Q3为最高位,Q1为最低位。将Q3Q2Q1连接到如图2-2(b)所示的ROM的地址输入端,请在ROM矩阵中实现特定的逻辑电路,

使得电路输出

07

~

Y Y上获得顺序脉冲(在

07

~

Y Y上依次产生一个低电平脉冲信号,每个低电平信号占一个时钟周期)。

Q3n Q2n Q1n0

W

1

W

2

W

3

W

4

W

5

W

6

W

7

W

Q3

CP

Q2

Q1

BIN/OCT

Y0

Y1

Y2

Y3

Y4

Y5

Y6

Y7

B1

E3

E2

E1

B2

B0

"1"

74LS138

Y0

Y1

Y2

Y3

Y4

Y5

Y6

Y7

(a) (b)

图2-2

五、用下降沿触发的JK 触发器和门电路实现图5(a)所示的状态转换图,X 为输入信号,Z 为电路的输出信号。试求:(10分) 1. 说明当X =1时电路的逻辑功能;

2. 请画出该电路的次态卡诺图和输出函数Z 的卡诺图;

3. 写出电路的驱动方程和输出方程,并在图5(b)中画出电路图。

图5(a)

1J

1K

C 1Q 1

FF 11J

1K

C 1Q 0

FF 0

图5(b)

七、由555定时器构成的电路如图7(a)所示,设输出高电平为5V ,输出低电平 为0V 。试问:(10分)

1.写出虚线框I 内555定时器所构成电路的功能;

2.分析虚线框II 内电路构成几进制计数器,并画出其完整状态转换图(要求以

Q d 为高位);

3.计算Q a 和Q b 的频率;

4.设电路输出u o2的初始状态为0,请在图7(b)中画出Q a 、Q b 和u o2的波形。

u o2

+5V

图7(a)

5

Q a t /s

5

Q b 5

u o2 t /s

t /s

图7(b)

2. 题8-2中硬件描述语言实现的电路逻辑功能是什么?可选答案为:

(a) 双稳态触发器;(b) 可重触发单稳态触发器;(c) 不可重触发单稳态触发器;(d) 多谐振荡器。

题8-2

相关文档
最新文档