实验译码显示电路

合集下载

实验6.6 计数、译码和显示电路(60进制)

实验6.6 计数、译码和显示电路(60进制)

数字电子技术实验实验6.6 计数、译码和显示电路一、实验目的1.学习计数器、译码器和七段显示器的使用方法。

2.掌握计数器、译码器和七段显示器的综合应用。

3.掌握用示波器测试计数器输出波形的方法。

二、实验任务用74LS161计数器、4511译码器、BS311201显示器各两片和74LS00一片实现一个带显示的60进制计数器。

完成表6-6-1及6-6-2测试,个位波形测试。

三、实验设备数字电路实验箱(74LS161、4511、BS311201、74LS00数字集成芯片、脉冲源)、数字万用表、示波器、导线。

四、实验原理74LS161引脚图4511引脚图七段数码管显示笔段BS311201共阴极显示器,COM接地;BS311101共阳极显示器,COM 接电源+5V 。

输入低位CC4511 BCD 码七段译码器,驱动共阴数码管BS311201集成片。

当译码器输入码超过“1001”时,译码器的输出为全为0,数码管熄灭。

译码输出输入高位74LS161逻辑符号输出高位74LS161DQ C Q B Q AQ DCBACR CPLDET EPCo输入输出端说明CR :异步清零端,低电平有效;LD :同步置数端,低电平有效;ET 、EP :使能端,高电平有效;CP :计数器时钟;D 、C 、B 、A :数据输入端;Q D 、Q C 、Q B 、Q A :数据输出端;Co :进位端。

输入输出CR LD ET EP CP D C B AQ D Q C Q B Q A××××××××10×× d c b a1111××××1 1 0 ××××××1 1 ×0 ×××××0 0 0 0d c b a加计数保持保持74LS161功能表低电平有效74LS161是一个可预置的4位二进制同步加法计数器,它的计数长度是16。

译码显示电路实验报告

译码显示电路实验报告

一、实验目的1. 熟悉译码显示电路的基本原理和组成;2. 掌握译码器和显示器的功能及使用方法;3. 通过实验,验证译码显示电路的工作性能;4. 培养动手实践能力和团队协作精神。

二、实验原理译码显示电路是一种将数字信号转换为可直观显示的图形或字符的电路。

它主要由译码器和显示器两部分组成。

译码器将输入的数字信号转换为对应的控制信号,显示器则根据这些控制信号显示相应的图形或字符。

1. 译码器:译码器是一种多输入、多输出的组合逻辑电路,其作用是将输入的二进制代码转换为输出的一组控制信号。

常见的译码器有二进制译码器、十进制译码器等。

2. 显示器:显示器用于显示译码器输出的控制信号。

常见的显示器有七段显示器、液晶显示器等。

本实验采用七段显示器,它由七个独立的段组成,通过控制每个段的亮与灭,可以显示0-9的数字以及其他符号。

三、实验仪器与器材1. 实验箱;2. 译码器(例如:74LS47);3. 显示器(例如:七段显示器);4. 连接线;5. 示波器(可选);6. 电源。

四、实验步骤1. 熟悉实验箱和实验器材,了解译码器和显示器的功能及使用方法。

2. 按照实验原理图连接译码器和显示器,确保连接正确无误。

3. 在译码器输入端输入二进制代码,观察显示器是否按照预期显示相应的数字或符号。

4. 调整译码器的输入代码,验证译码器的工作性能。

5. (可选)使用示波器观察译码器和显示器的信号波形,进一步分析电路工作原理。

6. 记录实验数据,撰写实验报告。

五、实验结果与分析1. 当译码器输入端输入二进制代码时,显示器按照预期显示相应的数字或符号。

2. 调整译码器的输入代码,显示器能够正确显示相应的数字或符号。

3. 通过实验,验证了译码显示电路的基本原理和组成,掌握了译码器和显示器的功能及使用方法。

4. 在实验过程中,注意观察译码器和显示器的信号波形,有助于理解电路工作原理。

六、实验总结1. 本实验成功实现了译码显示电路的基本功能,验证了译码器和显示器的工作性能。

计数译码显示电路实验报告

计数译码显示电路实验报告

计数译码显示电路实验报告实验目的:掌握编码与解码的基本原理和技术。

设计与实现一个计数译码显示电路。

提高电子电路设计与实验能力。

实验原理:计数译码显示电路是利用数字集成电路实现的一种数字计数显示方法。

它通过计数器将输入的时钟信号转化为二进制数码输出,然后通过译码器将二进制数码转为七段数码管的控制信号,从而使得七段数码管实现相应的数字显示。

实验器材:1.CD4017计数器芯片2.CD4511译码器芯片3.七段共阳数码管4.电阻、电容、电源、开关等实验步骤:1. 将CD4017计数器芯片的1脚连接到电源Vcc,16脚连接到地GND。

2.连接计数器的时钟输入脚13和复位输入脚15到电路中适当位置,并设置相应的电源和开关。

3. 将译码器CD4511的Vcc脚和GND脚连接到电源和地,将A、B、C、D四个输入脚连接到计数器的Q0-Q3输出脚。

4.将译码器的a、b、c、d、e、f、g七个输出脚连接到七段数码管的a、b、c、d、e、f、g控制脚。

5. 连接七段数码管的共阳脚到电源Vcc。

实验结果:通过调整计数器CD4017的时钟频率、复位电平和输入信号,我们可以观察到七段数码管显示出不同的数字,从0到9循环显示。

实验分析:计数译码显示电路利用计数器进行计数和译码器进行解码,通过将二进制数码转换为七段数码管的控制信号,实现了数字的显示。

实验中需要注意选择适当的电阻、电容等元器件,以确保电路的稳定工作。

另外,对于七段数码管的显示,还可以通过连接额外的译码器和复用技术进行更复杂的显示设计。

实验总结:通过本实验,我们掌握了计数译码显示电路的基本原理与设计方法,提高了对数字集成电路的理解和应用能力。

实验结果令人满意,并加深了对数字电路的认识。

在今后的学习和实践中,我们将继续加强对电子电路设计与实验的掌握,提高自己的技术水平。

计数译码显示电路实验报告总结

计数译码显示电路实验报告总结

计数译码显示电路实验报告总结本次实验是关于计数译码显示电路的搭建和测试。

通过实验,我们掌握了计数器的原理和译码显示电路的工作原理,并能够正确地搭建和测试这些电路。

实验中,我们使用的计数器是74LS161,它是一种同步4位二进制计数器,能够实现递增和递减计数,并能够输出位宽为4位的计数值。

我们将其与译码显示电路74LS47相连,通过74LS47将计数器的输出值转换成7段数码管所显示的数字。

在实验前,我们先对74LS161计数器和74LS47译码显示电路的原理进行了学习和理解。

我们知道,74LS161计数器拥有一个时钟输入,通过时钟信号的触发,可以实现计数器的递增或递减。

而74LS47译码显示电路拥有四个输入端口,分别对应着四位二进制码的输出,通过译码器将输出值转换成7段数码管所显示的数字。

在搭建电路时,我们按照实验指导书中给出的电路图和连接方式进行了连接。

在连接时,我们要注意电路的接线是否正确,以免出现电路短路或开路等问题。

在实验过程中,我们进行了递增和递减计数的测试,观察数码管的显示结果。

我们发现,当计数器的计数值递增或递减时,数码管显示的数字也相应地改变。

这说明我们搭建的电路连接正确,电路能够正常工作。

在实验中,我们还进行了译码器的测试。

我们先将74LS161计数器的输出接到译码器的输入端口,然后将译码器的输出端口分别接到不同的7段数码管上,观察数码管的显示结果。

我们发现,译码器能够正确地将计数器输出值转换成7段数码管所显示的数字。

这说明我们搭建的译码器电路也正确无误。

总的来说,本次实验使我们掌握了计数器和译码显示电路的原理和工作方式,并能够正确地搭建和测试这些电路。

通过本次实验,我们不仅提高了自己的实验操作能力,也加深了对数字电路原理的理解。

译码显示电路试验报告

译码显示电路试验报告

译码显示电路试验报告译码显示电路试验报告一、试验目标本试验主要目标是设计并实现一个译码显示电路,该电路接收一组二进制编码信号,并将其转换为对应的七段数码管显示输出,以实现数字的直观显示。

二、试验原理译码显示电路的核心原理是利用编码器将数字信号转换为二进制编码,再利用译码器将二进制编码转换对应的七段数码管点亮,以显示数字。

其中,七段数码管由七个独立的LED段(A、B、C、D、E、F、G)组成。

三、硬件设计1.编码器:采用4-to-16编码器,将4位二进制数转换为16位输出,以实现对输入信号的编码。

2.译码器:采用7-to-8译码器,将8位二进制数转换为7段数码管的输出,以实现对七段数码管的点亮。

3.数码管:采用共阳极七段数码管,接收译码器的输出信号,以显示相应的数字。

四、软件设计本试验采用Verilog HDL语言进行编程设计。

1.编码器模块:通过输入的4位二进制数,控制编码器的输出。

2.译码器模块:通过译码器将编码器的输出转换为七段数码管的输出。

3.数码管模块:通过驱动数码管的7个LED段,实现数字的显示。

五、测试与分析1.测试方法:通过改变输入的4位二进制数,观察数码管显示的数字是否正确。

2.测试结果与分析:对所有可能输入进行测试,均得到了正确显示结果,验证了电路的正确性。

六、结论本试验成功设计并实现了一个译码显示电路,该电路可以将4位二进制数转换为对应的七段数码管显示输出,实现了数字的直观显示。

本试验中,硬件设计合理,软件设计也达到了预期的目标。

但是,由于硬件设备的限制,本试验未能对更高位数的译码显示电路进行设计和测试。

在未来的工作中,我们建议进一步扩展电路的设计,以实现对更高位数数字的译码显示。

七、建议与展望本试验虽然已经实现了一个相对简单的译码显示电路,但是在实际应用中可能还需要进行一些改进和优化。

以下是对未来工作的建议和展望:1.考虑采用更先进的数字芯片技术,以提高电路的稳定性和可靠性。

实验一 译码、显示电路的设计

实验一 译码、显示电路的设计

实验一译码、显示电路的设计一、实验目的1 巩固和加深对MAX+PLUSⅡ CPLD开发系统的理解和使用;2 掌握硬件实验装置使用方法;3 掌握综合性电路的设计、仿真、下载、调试方法。

二实验仪器设备1 PC机一台2 EDA教学实验系统,1套3 CPLD实验装置,1套三实验内容及步骤(一)用VHDL语言设计2-4译码器1、设计输入(1)开机,进入MAX+PLUSⅡ开发系统。

(2)在主菜单中选NEW,从输入文件类型选择菜单中选文本编辑文件输入方式,进行文本编辑, 并输入VHDL程序代码。

(3)打开FILE主菜单,选择SAVE AS,将程序以实体名保存2、电路的编译与适配(1)选择芯片型号选择当前项目文件,将设计所实现的实际芯片进行编译适配,点击Assign\Device菜单选择芯片,如下图1-2对话筐所示。

如果此时不选择适配芯片的话,该软件将自动把所有适合本电路的芯片一一进行编译适配,这将耗费你许多时间。

该例程中我们选用CPLD芯片来实现,如FLEX8000系列的EPF8282ALC84-4芯片,或FLEX10K系列EPF10K10LC84-4器件。

注意:A、根据实验系统进行选择B、只作仿真可以不选器件,让系统自动分配(2)编译适配启动MAX+plus II \ Compiler菜单,按Start开始编译,并显示编译结果,生成下载文件。

如有错误待修改后再进行编译适配,如下图1-3所示。

注意,此时在主菜单栏里的 Processing菜单下有许多编译时的选项,视实际情况选择设置。

如果说你设计的电路顺利地通过了编译,在电路不复杂的情况下,就可以对芯片进行编程下载,直到设计的硬件实现。

为了检验设计的正确性,那么对其仿真就显得非常必要。

3、电路仿真与时序分析MaxplusII教学版软件支持电路的功能仿真(或称前仿真)和时序分析(或称后仿真)。

(1)启动MaxplusII\Wavefrom editor菜单,进入波形编辑窗口,如下图1-4所示。

显示译码电路实验报告

显示译码电路实验报告

显示译码电路实验报告显示译码电路实验报告引言:在现代电子技术领域,显示译码电路扮演着重要的角色。

它们可以将数字信号转换为人们可以理解的可视化信息,广泛应用于计算机、电视、手机等设备中。

本实验旨在通过搭建一个显示译码电路,探索其原理和应用。

一、实验目的本实验的目的是了解显示译码电路的工作原理,掌握其基本应用。

通过实践操作,学生们可以更好地理解数字电路的运行机制,提高实际动手能力。

二、实验材料和器件1. 74LS47芯片:这是一种BCD-7段译码器,用于将4位二进制输入转换为7段数码管的输出。

2. 7段数码管:用于显示数字和字母等字符。

3. 连接线、电源等辅助器件。

三、实验步骤1. 连接电路:将74LS47芯片与7段数码管通过连接线连接起来,确保电路连接正确无误。

2. 施加电源:将电路连接到适当的电源上,确保电压和电流符合芯片的工作要求。

3. 输入信号:通过开关或其他输入设备提供4位二进制输入信号。

4. 观察结果:观察7段数码管上显示的字符是否与输入信号对应,验证译码电路的正确性。

四、实验结果与分析经过实验操作,我们成功搭建了显示译码电路,并进行了测试。

在输入4位二进制数的情况下,数码管正确显示了对应的字符。

这表明译码电路能够准确地将二进制信号转换为可视化的字符信息。

通过进一步的观察和分析,我们发现译码电路的工作原理是将输入的二进制数映射到对应的数码管段上。

每个数码管段代表一个二进制位,通过控制该段的通断状态,可以显示不同的字符。

而74LS47芯片则起到了译码的作用,将二进制输入转换为对应的数码管段控制信号。

这种显示译码电路广泛应用于各种计算机和电子设备中。

它使得数字信息可以以更加直观和易读的方式展示给用户,提高了人机交互的效率和便利性。

例如,在计算机屏幕上显示的字符、数字时钟、电子秤等设备都使用了类似的译码电路。

五、实验总结通过本次实验,我们深入了解了显示译码电路的工作原理和应用。

通过实际操作,我们掌握了搭建和测试译码电路的方法,提高了动手实践能力。

译码电路

译码电路

实验四译码显示电路
学院:信息科学与技术学院
专业:电子信息工程
一实验目的
1.掌握发光二级管,数码管工作原理,结构,使用方法;
2.掌握集成译码显示电路。

二实验器材
74LS247,BS201数码管(共阳),CD4008B,74LS00。

三实验原理
数字系统中的测量,运算结果需十进制显示,常用发光二极管,LED,LCD
1.发光二极管导通电压1.6V左右,20MA可以很亮,响应快;
2.数码管有共阴,共阳两种,发光方式与二极管相同;
3.液晶显示器是根据内部离子电离状态使光纤线发生变化而显示的,响应慢;
4.74LS247将四位二进制数转化为数码管对应发光段而工作的。

四实验内容
1.解:运用灯泡和数码管来显示电路:
灯亮则对应数码管中对应发光二极管亮。

测试功能图为:
(1)当输入1时,数码管显示1,且对应灯泡B,C亮;
(2)当输入9时,数码管显示9,且对应灯泡A,B,C,F,G亮。

2.解:利用74LS247,BS201,CD4008B设计出的BCD码显示,当输入数字小于10时,对应十位数码管灭零;当输入数字大于等于10(小于等于15),不灭零。

(1)当输入8时,十位灭零,个位显示8;
(3)显示30.5的电路:
3.
解:
四按钮,如显示4号病房:
4.
解:74ls138功能测试。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

实验四译码显示电路
一、实验目的:
1、掌握中规模集成译码器的逻辑功能和使用方法
2、熟悉数码管的使用
二、实验仪器及器件:
1、数字电路实验箱、数字万用表、示波器。

2、器件:74LS48X1, 74LS194X1, 74LS73X1, 74LS00X2
三、实验预习:
1、复习有关译码显示原理。

2、根据实验任务,画出所需的实验线路及记录表格。

四、实验原理:
1、数码显示译码器:
(1)七段发光二极管(LED)数码管
LED数码管是目前最常用的数字显示器,图(一)(a)、(b)为共阴管和共阳管的电路,(C)为两种不同出线形式的引出脚功能图。

一个LED数码管可用来显示一位0--9十进制数和一个小数点。

小型数码管(0.5寸和0.36寸)每段发光二极管的正向压降,随显示光(通常为红、绿、黄、橙色)的颜色不同略有差别,通常约为2~2.5V,每个发光二极管的点亮电流在5~10mA。

LED数码管要显示BCD 码所表示的十进制数字就需要有一个专门的译码器,该译码器不但要完成译码功能,还要有相当的驱动能力。

(2)BCD码七段译码驱动器
此类译码器型号有74LS47(共阳),74LS48(共阴),CC4511
(共阴)等,本实验系采用'74LS48 BCD码锁存/七段译码/驱
动器。

驱动共阴极LED数码管。

图(二)为74LS48引脚排列。

其中A、B、C、D - BCD码
输入端,a、b、c、d、e、f、g——译码输出端,输出“1"
有效,用来驱动共阴极LED数码管。

- 灯测试输入端,=“0”时,译码输出全为“1”
- 灭零输入端,=“0”时,不显示多余的零。

/-作为输入使用时,灭灯输入控制端;
作为输出端使用时,灭零输出端。

2、扫描式显示
对多位数字显示采用扫描式显示可以节电,这一点在某些场合很重要。

对于某些系统输出的的数据,应用扫描式译码显示,可使电路大为简化。

有些系统,比如计算机,某些A/D 转换器,是以这样的形式输出数据的:由选通信号控制多路开关,先后送出(由高位到低位或由低位到高位)一位十进制的BCD码,如图(三)所示。

图中的Ds称为选通信号,并假定系统按先高位后低位的顺序送出数据,当Ds1高电平送出千位数,Ds2高电平送出百位数,……一般Ds的高电平相邻之间有一定的间隔,选通信号可用节拍发生器产生。

如图(四)所示,为这种系统的译码扫描显示的原理图。

图中各片LED(共阴)的发光段并连接至译码器的相应端,把数据输入的相应权端与系统输出端相连,把各位选通端反相后接相应LED的公共端。

f(A)使数据输入是伪码(8421BCD中的1010-1111)时使f(A)=0,伪码灭灯。

接译码器的灭灯I B端,使不显示伪码。

3、四节拍发生器
扫描显示要求数码管按先后顺序显示。

这就要求如图(三)所示的选通信号。

通常该类型的信号称为节拍信号。

如果使用的数码管是共阴极型,则选通信号是图(三)的反相。

如图(五)所示就是这种节拍信号发生器。

图中74LS194为移位寄存器。

它具有左移、右移,并行送数、保持及清除等五项功能。

其引脚图如图(六)所示。

其中为清除端,CP为时钟输入端,S1、S2为状态控制端,D SR 为右移数据串行输入端,D SL为左移数据输入端,D0、D1、D2、D3为并行数据输入端,Q0、Q1. Q2、Q3为数据输出端。

其功能表如表(二)所示。

节拍发生器工作开始时,必须首先进行清零。

当负脉冲过后Q0、Q1. Q2、Q3全为零。

JK触发器=1,因而S1=S0=1,实现并行送数。

当第一个脉冲的上升沿到达后,置入0111, CP下降沿到达后Q=0,即S1=0,S0=1,实现右移功能。

在CP作用下输出依次为1011, 1101, 1110,第四个CP下降沿到达后又使Q=1,实现第二个循环。

五.实验内容
1、按表(二)测试74LS1940
2、按图(五)实现四节拍顺序脉冲发生器。

3、按图(四)实现四位扫描译码显示电路。

采用内容(2)顺序脉冲作为D s信号。

8421BCD 码用逻辑模拟开关输入。

自行设计伪码灭灯电路,使正常输入BCD码时输出为“1",伪码输入时灭灯。

4、自行设计电路在4联装LED数码管同时显示出4个不同的0-7的数字。

六、实验报告
按实验内容写出详细的设计和实验过程。

分析CP脉冲上升沿和下降沿的输入顺序对实验结果的影响。

相关文档
最新文档