数字电子技术基础试题及答案
数字电子技术试卷试题答案汇总(完整版)

数字电子技术基础试卷试题答案汇总一、填空题(每空1分,共20分)1、逻辑代数中3种基本运算是 , , 。
2、逻辑代数中三个基本运算规则 , , 。
3、逻辑函数的化简有 , 两种方法。
4、A+B+C= 。
5、TTL 及非门的u I ≤U OFF 时,及非门 ,输出 ,u I ≥U ON 时,及非门 ,输出 。
6、组合逻辑电路没有 功能。
7、竞争冒险的判断方法 , 。
8、触发器它有 稳态。
主从RS 触发器的特性方程 , 主从JK 触发器的特性方程 ,D 触发器的特性方程 。
二、 选择题(每题1分,共10分)1、相同为“0”不同为“1”它的逻辑关系是 ( ) A 、或逻辑 B 、及逻辑 C 、异或逻辑2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A3、 A 、Y=AB B 、Y 处于悬浮状态 C 、Y=B A +4、下列图中的逻辑关系正确的是 ( ) A.Y=B A + B.Y=B A + C.Y=AB5、下列说法正确的是 ( ) A 、主从JK 触发器没有空翻现象 B 、JK 之间有约束 C 、主从JK 触发器的特性方程是CP 上升沿有效。
6、下列说法正确的是 ( )A 、同步触发器没有空翻现象B 、同步触发器能用于组成计数器、移位寄存器。
C 、同步触发器不能用于组成计数器、移位寄存器。
7、下列说法是正确的是 ( )A 、异步计数器的计数脉冲只加到部分触发器上B 、异步计数器的计数脉冲同时加到所有触发器上 C 、异步计数器不需要计数脉冲的控制8、下列说法是正确的是 ( )A 、施密特触发器的回差电压ΔU=U T+-U T-B 、施密特触发器的回差电压越大,电路的抗干扰能力越弱 C 、施密特触发器的回差电压越小,电路的抗干扰能力越强9、下列说法正确的是()A、多谐振荡器有两个稳态B、多谐振荡器有一个稳态和一个暂稳态C、多谐振荡器有两个暂稳态10、下列说法正确的是()A、555定时器在工作时清零端应接高电平B、555定时器在工作时清零端应接低电平C、555定时器没有清零端三、判断题(每题1分,共10分)1、A+AB=A+B ()2、当输入9个信号时,需要3位的二进制代码输出。
数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。
A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。
A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。
A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。
A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。
A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。
A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。
答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。
答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。
数字电子技术试题及答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
《数字电子技术基础》试题及参考答案_shijuan1

试卷一一、填空题(每空1分,共20分)1、与非门的逻辑功能为。
(全1出0,有0出1)2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。
3、三态门的“三态”指,和。
4、逻辑代数的三个重要规则是、、。
5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行,、、、。
二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。
A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。
A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。
A、Y=A+B;B、Y=AB;C、Y=BA+;D、Y=AB4、十二进制加法计数器需要()个触发器构成。
A、8;B、16;C、4;D、35、逻辑电路如右图,函数式为()。
A、F=AB+C;B、F=AB+C;AB+;D、F=A+BCC、F=C6、逻辑函数F=AB+BC的最小项表达式为()A、F=m2+m3+m6B、F=m2+m3+m7C、F=m3+m6+m7D、F=m3+m4+m77、74LS138译码器有(),74LS148编码器有()A、三个输入端,三个输出端;B、八个输入端,八个输出端;C、三个输入端,八个输出端;D、八个输入端,三个输出端。
8、单稳态触发器的输出状态有()A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态三、判断(每题1分,共10分):1、逻辑变量的取值,1比0大。
(×)2、对于MOS门电路多余端可以悬空。
(×)3、计数器的模是指对输入的计数脉冲的个数。
(×)4、JK触发器的输入端J 悬空,则相当于J = 0。
(×)5、时序电路的输出状态仅与此刻输入变量有关。
数字电子技术试题集及答案

数字电子技术基础试卷试题答案汇总数字电子技术基础试题(二)一、填空题 : (每空1分,共10分)1.八进制数 (34.2 ) 8 的等值二进制数为(11100.01 ) 2 ;十进制数 98 的8421BCD 码为(10011000 ) 8421BCD 。
2 . TTL 与非门的多余输入端悬空时,相当于输入高电平。
3 .下图所示电路中的最简逻辑表达式为。
AB4. 一个 JK 触发器有两个稳态,它可存储一位二进制数。
5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。
6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。
表 1A B F 1 F 2 F 30 0 1 1 00 1 0 1 11 0 0 1 11 1 1 0 1F 1 同或;F 2 与非门;F 3 或门。
二、选择题: (选择一个正确答案填入括号内,每题3分,共30分 )1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D )A、m 1与m 3B、m 4与m6C、m 5 与m 13D、m 2 与m 82、 L=AB+C 的对偶式为:(B )A 、 A+BC ;B 、( A+B )C ; C 、 A+B+C ;D 、 ABC ;3、半加器和的输出端与输入端的逻辑关系是(D )A、与非B、或非C、与或非D、异或4、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出:为(B )。
A . 00100000 B. 11011111 C.11110111 D. 000001005、属于组合逻辑电路的部件是(A )。
A、编码器B、寄存器C、触发器D、计数器6.存储容量为8K×8位的ROM存储器,其地址线为(C )条。
A、8B、12C、13D、147、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为(C )V。
数字电子技术试题及答案试题库

数字电子技术根底试题〔一〕一、填空题 : 〔每空1分,共10分〕1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:〔〕图。
图 12.以下几种TTL电路中,输出端可实现线与功能的电路是〔〕。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是〔〕。
A、通过大电阻接地〔>1.5KΩ〕B、悬空C、通过小电阻接地〔<1KΩ〕D、通过电阻接V CC4.图2所示电路为由555定时器构成的〔〕。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路〔〕。
图2A、计数器B、存放器C、译码器D、触发器6.以下几种A/D转换器中,转换速度最快的是〔〕。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.*电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为〔〕。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用〔〕。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、逻辑函数与其相等的函数为〔〕。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有〔〕个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简〔每题5分,共10分〕1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析以下电路。
数字电子技术基础题库及答案

试题库及答案试卷一一.基本概念题(一)填空题(共19分,每空1分)1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其d R和d S端应接电平。
6.单稳态触发器有两个工作状态和,其中是暂时的。
7.一般ADC的转换过程由、、和4个步骤来完成。
8.存储器的存储容量是指。
某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。
(二)判断题(共16分,每题2分)1.TTL或非门多余输入端可以接高电平。
()2.寄存器属于组合逻辑电路。
()3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。
()4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。
( )5.PLA 的与阵列和或阵列均可编程。
( )6.八路数据分配器的地址输入(选择控制)端有8个。
( )7.关门电平U OFF 是允许的最大输入高电平。
( )8.最常见的单片集成DAC 属于倒T 型电阻网络DAC 。
( )(三) 选择题(共16分,每题2分)1.离散的,不连续的信号,称为( )。
A .模拟信号 B.数字信号2.组合逻辑电路通常由( )组合而成。
A .门电路 B.触发器 C.计数器3.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。
A .111 B.010 C.000 D.1014.十六路数据选择器的地址输入(选择控制)端有( )个。
A .16 B.2 C.4 D.85.一位8421BCD 码译码器的数据输入线与译码输出线的组合是( )。
A .4:6 B.1:10 C.4:10 D.2:46.常用的数字万用表中的A/D 转换器是( )。
A .逐次逼近型ADC B.双积分ADC C.并联比较型ADC7.ROM 属于( )。
数字电子技术试题及答案题库

《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 题 号 一 二 三 四(1) 四(2) 四(3) 四(4) 总 分 得 分一、填空题(每空1分,共20分)1.?有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( )。
2.三态门电路的输出有高电平、低电平和( )3种状态。
3.TTL 与非门多余的输入端应接( )。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有( )根地址线,有( )根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。
11. 下图所示电路中, Y 1=( );Y 2 =( );Y 3 =( )。
12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为( )有效。
二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电子技术基础期末考试试卷课程名称 数字电子技术基础 B 卷 考试形式 闭卷 考核类型 考试 本试卷共 3 大题,卷面满分100分,答题时间120分钟。
一、填空题:(每题2分,共10分)1. 时序逻辑电路一般由 和 两分组成。
2. 十进制数(56)10转换为二进制数为 和十六进制数为 。
3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。
4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。
5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。
二、化简、证明、分析综合题:(每小题10分,共70分)1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。
=F2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2)(1)化简该函数为最简与或式:(2)画出用两级与非门实现的最简与或式电路图:4.555定时器构成的多谐振动器图1所示,已知R1=1KΩ,R2=8.2KΩ,C=0.1μF。
试求脉冲宽度T,振荡频率f和占空比q。
图15.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态时,1Y 、6Y 分别才为低电平(被译中)。
图26.触发器电路就输入信号的波形如图3所示,试分别写出D 触发器的Q 和Q1的表达式,并画出其波形。
图3D= Q n+1= Q 1=7. 已知电路如图4所示,试写出:①驱动方程;②状态方程;③输出方程;④状态表;⑤电路功能。
图4三、设计题:(每10分,共20分)1.设计一个三变量偶检验逻辑电路。
当三变量A 、B 、C 输入组合中的“1” 的个数为偶数时F=1,否则F=0。
选用8选1数选器或门电路实现该逻辑电路。
要求:(1)列出该电路F(A,B,C)的真值表和表达式; (2)画出逻辑电路图。
A B C F2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。
要求:(1)列出计数器状态与V01、 V02的真值表;(2)画出逻辑电路图。
图574161十六进制计数器功能表输入输出CP CR LD P T D C B A Q D Q C Q B Q A×0 ×××××××0 0 0 0↑ 1 0 ×× d c b a d c b a↑ 1 1 1 1 ××××计数× 1 1 0 ×××××保持× 1 1 ×0 ××××数字电路期末考试试卷评分标准课程名称 数字电子技术基础 B 卷一、填空题:(每题2分,共10分)1. 存储电路 , 组合电路 。
2. 111000 , 383. 速度慢 ,超前进位4. 产生,暂稳态5. 32二、化简、证明、分析综合题:(每小题10分,共70分)1.解:2. 证明:左边3.解:(1)化简该函数为最简与或式: 解:填对卡诺图-----------2分圈对卡诺图-----------2分由卡诺图可得:F A B A C D A C D B C B D =++++------------------------------2分(2)画出用两级与非门实现的最简与或式电路图:F 3()43A B C D E A B C D E AB AC A D E =++++--------------=•+++--------------=++--------------分分分()()33()(1 )22BC D B C AD B BC D BAD CAD BC BC BC D BA CA B D =++++--------------=++++--------------=++++--------------=+-------------------------=-∴右分分分边分原式成立11F A B A C D A C D B C B DF A B A C D A C D B C B D F A B A C D A C D B C B D =++++=++++-------------=••••---------------分分则可得电路图如下:------------------------------------------------2分4.解:T 1=0.7(21R R +)·C=0.7⨯(1+8.2)⨯103⨯0.1⨯10-6=0.644ms ---2分T=0.7(212R R +)·C=0.7⨯(1+2⨯8.2)⨯103⨯0.1⨯10-6=1.218ms---3分f=KHZ HZ T 821.082110218.1113==⨯=------------------------3分 q=52218.1644.0221211≈=++=R R R R T T % ---------------------------------2分 5.解:1232101726534312316210(,,)21100~72,,001110i i i i iY S S S m m A A A S A S A A S A A S S S Y m i A A A Y Y =------------------===+----------------=====-----------------------------=为的最小项分图中 , , 分当,时:分当和时和分别被选中-------------------7654316210167654321011100,,0011101110000111100110A A A A A A A A Y Y A A A A A A A A Y Y ======∴=-----1分既:;,,,时,且和时和分别被选中;-------------------------2分 当和时和分别被选中------2分6.解: D=A -------------------------------------------------------------------------1分Q n+1=D=A ------------------------------------------------------------------2分Q 1QOE QOE =+-------------------------------------------------------------------2分设触发器初始状态为0态,波形如图3所示。
图37. 解:①驱动方程:②状态方程: nn n n Q Q K Q J Q 0000010=+=+ 1111110101()()n n n n n n n Q J Q K Q Q X Q Q X Q +=+=⊕+⊕ (2分) ③输出方程:nn Q Q Y 01= -----------------------------------------(1分)④状态表:--------------------------------------------------------------------(3分)⑤从状态表可得:为受X 控制的可逆4进制值计数器。
-----------------------------(2分)0011012J K J K X Q ====⊕(分)三、设计题:(每10分,共20分)1. 解:(1)依题意得真值表如下:--------------------------3分(2)由真值表可得:-----------------------------------------------------------3分0356m m m m F F A B C A B C A B C A B C=+++=+++(3) 选用8选1数选器实现该逻辑电路如下:-----------------4分NOA B C F 000011 001 02 010 03 011 1 4100 0 5 101 1 6 110 1 7 111 0第11页 共6页 2.解:(1) 从波形图上可得:该电路有5个状态,且电路为上升沿触发,电路为穆尔型时序电路。
任取74161累加计数中的5个状态,这里取0000至0100共5个状态,任取一种映射得计数器状态与V01、 V02的真值表如下:NO 3210Q Q Q Q VO1 VO2 00000 0 1 10001 1 0 20010 0 1 30011 0 0 40100 0 0 -----------------------------3分(2)从真值表得: 0111020202V m m V m m m m ===+=• -------------------------------------------1分用138实现该函数,当使能端失效时: 0111102020202V m m Y V m m m m Y Y ====+=•=•--------------------1分保持权位一致性:得323122,11,00,0,1,Q S S S Q A Q A Q A ======其中74161构成5进制加法计数器,-------------------------------------------------1分 得逻辑电路图如下:-----------------------------------------------4分。