线路板(PCB)的电磁兼容设计
浅谈PCB电磁兼容设计

浅谈 பைடு நூலகம் CB 电 磁 兼 容 设 计
An Outi o h e t o a ne i m p tb lt s g fPCB lne f rt e El c r m g tc Co a i iiy De i n o
王 萍 ( 京无 线 电测 量 研 究 所 , 京 10 5 ) 北 北 84 0
首 先应把 所有严 格定位 的器件( 如变 压器 、 传感 器 、 散热
器 、 示 器 、 调 式 电位 器 、 键 等 ) 定 , 后 应 根 据 电 源 电 显 可 按 锁 然 压 、 流大 小 、 字 器 件 与 模 拟 器 件 、 速 器 件 与低 速 器 件 , 电 数 高 对 电路板上的电气单元进行分组 。 应原理 图, 对 把各 组 元 器 件 放 人 印 制 电路 板㈣ 。
抗 干扰 设 计 。
在印制板 中设置元器件时 , 从频率而言应先高频 电路 , 再 中频电路 , 最后低频 电路 ; 从逻辑速度 而言 , 先高速逻辑 电 应 路 , 中速逻辑 电路 , 再 最后 是低速逻辑 电路 , 如图 1 所示 的器 件 排列方式( 即高速 的器件 , 例如快逻辑 、 时钟振 荡器等 , 应安
s p l a ds nw ihc ne h n etee crma n t o p t iy n l bl o eP u py n oo .hc a n a c l t h e o g ei c c m ai l dr i i fh CB bi a t ea 船 t
中 图分 类 号 :N 1 T 4
文 献标 识 码 : A
文 章 编 号 :0 30 0(001- 03 0 10- 17 1) 07 — 3 2 0
^ b a : T s pa erm any it d u s t e e e t ct hi p il n r o ce h l c r a ei o pa iit de i ft e p it d c r utbo r , it ut om gn t c m c t l bi y sgn o h r e ic i n a dspon i o ng s m e ee enar ues a d m e h s ab u h a ou fc o lm t y rl n t  ̄ o tt e ly t o ompol t wi n gr n n a i i t r e c esg o we c ens, r g. ou dig。nt n e er n e d in f rpo r i - f
PCBEMC设计规范

PCBEMC设计规范PCBEMC(Printed Circuit Board Electromagnetic Compatibility)设计规范是指在设计和制造PCB(Printed Circuit Board)时,为了保证电路板的电磁兼容性,所需遵循的一系列规范和技术要求。
电磁兼容性(EMC)是指电子设备在电磁环境中,无论是作为干扰源还是受到干扰,都不存在对其它设备或环境的无意干扰的能力。
PCBEMC设计规范的主要目的是避免电路板干扰周围设备和被周围设备干扰的情况,以保证电子设备的正常运行。
一、PCBEMC设计规范的基本要求1、尽量避免信号线的大环路:大环路是导致电磁干扰的主要原因之一。
因此,再设计PCB时,应尽量避免信号线的大环路。
2、减少地线的阻抗:地线的阻抗对于电磁兼容性非常重要。
地线阻抗过大容易导致共模信号的产生,而地线阻抗过小又会导致与其它地面之间的干扰。
因此,应采用正确的地面布局,减少地线的阻抗。
3、正确选择适当的电容:电容必须正确地选择,以防止高频电流的干扰。
电容的参数应该与应用环境的情况相结合。
4、正确布局各器件:各器件在PCB上应尽可能地被布置在合理的位置,以防止器件之间的互相干扰。
另外,在布局时,应注意与辐射源的距离,尽量避免电路板上的辐射源与周围设备的相互干扰。
5、正确选择适当的地面:地面的用途是通过减小信号的信源来减少桥接层和辐射的成本。
因此,必须正确选择适当的地面。
适当的地面可以降低自由空间的辐射垂直系数,并减小外界电磁场辐射下的接收功率。
6、控制走线电阻:在PCBEMC设计中,走线的电阻至关重要。
电阻越大,电流越大,产生的辐射越大,从而对周围设备产生干扰。
因此,应尽量控制走线的电阻。
7、正确选择适当的接口:在PCBEMC设计中,正确选择适当的接口可以有效地防止电磁干扰的影响。
因此,在选择接口时应遵循EMC方面的实际需求。
二、PCBEMC设计规范的实现方法1、采用不同层次的布线方式采用不同层次的布线方式可以在PCB上实现不同信号之间的隔离,从而避免互相干扰。
线路板(PCB)级的电磁兼容设计

所 以, 电磁 兼 容 问题 也 就 成 为一 个 电子 系统 能 否正 常工 作 的关 键 。同样 , 随着 电于技 术 的发
展 ,C P B的密 度越 来 越 高 ,C P B设 计 的好坏 对 电路 的干 扰及 抗 干扰 能力 影 响很 大 。要使 电子
局中还应特别注意强 、 弱信号的器件分布及信号传输方向途径等问题。 在印制板布置高速、 中速和低速逻辑电路时 , 应分区, 按照图 1 ① 的方式排列元器件。 一
在元器 件 布簧方 面 与其 它逻辑 电路 一样 , 应把相 互 有关 的器件 尽量 放得靠 近 些 , 这样 可 以
1 2
线路板 ( C ) P B 级的 电磁 兼容设 计
电讯 工程
获 得较好 的抗噪声 效果 。元 器件在 印刷 线路板 上排列 的位置 要充 分考 虑抗 电磁 干扰问题 。原 则 之一是各 部件之 间 的引线 要尽 量短 , 减小寄 生 的分 布参 数 。在 布 局上 , 把模 拟 信号 部 分 , 要
电路获得最佳性能 , 除了元器件的选择和电路设计之外 , 良好 的 P B布线在电磁兼容性 中也 C
是一个 非 常重要 的 因素 。
既然 P B是 系统 的 固有成 分 , P B布线 中增 强 电磁兼 容性不 会 给产 品 的最 终完成 带来 C 在 C
附加费用。但是 , 在印制线路板设计 中, 产品设计师往往只注重提高密度 , 减小占用空间, 制作 简单 , 或追求美观 , 布局均匀 , 忽视了线路布局对电磁兼容性的影响, 使大量的信号辐射到空间
却不能用于另外一种 , 这便主要依赖于布线工程师的经验。然而还是有一些普遍的规则存在 ,
电磁兼容中三大类PCB布线设计详解

电磁兼容中三大类PCB布线设计详解从电磁兼容的角度,我们需要对以下四种布线加以关注:A 强辐射信号线(高频、高速、时钟走线为代表)B 敏感信号(如复位信号)C 功率电源信号D 接口信号(模拟接口或数字通信接口)一、单双面布线设计1.在单层板中,电源走线附近必须有地线与其紧邻、平行走线。
减小电源电流回路面积,减小差模环路辐射。
2.电源走线单面板或双面板,电源线走线很长,每隔3000mil 对地加去耦电容(10uF +1000pF)。
滤除电源线上地高频噪声。
3.Guide Ground Line对于单、双层板,关键信号线两侧应该布“Guide GroundLine”。
关键信号线两侧地“包地线”一方面可以减小信号回路面积,另外还可以防止信号与其他信号线之间的串扰。
4.回流设计在单层板或双层板中,布线时应该注意“回流面积最小化”设计,回路面积越小,回路对外辐射越小,并且搞干扰能力越强。
对于多层板来说,要求关键信号线有完整的信号回流,最后是GND 平面回流。
次重要信号有完整平面回流。
通过减小回路来防止信号串扰,同时降低对外的辐射。
5.直角走线PCB 走线不能有直角走线。
直角走线导致阻抗不连续,导致信号发射,从而产生振铃或过冲,形成强烈的EMI 辐射。
6.PCB走线粗细应一致。
粗细不一致时,走线阻抗突变,导致信号反射,从而产生振铃或过冲,形成强烈的EMI 辐射。
7.相邻布线层注意在分层设计时,应避免布线层相邻。
如果无法避免,应适当拉大两布线层上的平行信号走线会导致信号串扰。
线层之间的层间距,缩小布线层与其信号回路之间的层间距,布线层1与布线层2不宜相邻。
相邻布尽可能避免相邻布线层的层设置,无法避免时,尽量使两布线层中的走线相互垂直或平行走线长度小于1000mil ,这样减小平行走线之间的串扰。
PCB的板级电磁兼容问题

PCB的板级电磁兼容问题一、(芯片)(集成电路)现状现阶段,(电子)系统正向高速化和高密度化飞跃发展。
在电子系统的设计过程中,系统的体积越来越小,IC引脚(in(te)grated circuit,集成电路)却越来越多,因此(PCB)(Printed Circuit Board,印制电路板)上的元件与布线越来越密集;与此同时,(信号)的(时钟)频率越来越大,并且信号上升沿越来越陡峭。
这些因素都导致了电磁环境的日益复杂,设备之间以及设备内部因互感和互容引发的种种(电磁兼容)问题已不容忽视。
这一问题在现今的强辐射源与高功率(微波)系统中也显得日益突出。
如在某高功率微波系统中,需要在限定的体积和尺寸下,采用(FPGA)芯片实现对多路(电机)的并行控制,就需要设计高速高密度的PCB。
本文就研究该情况下PCB的板级电磁兼容问题,主要包括信号完整性(Signal Integrity, SI)和(电源)完整性(PowerIntegrity,PD问题。
二、信号完整性及电源完整性问题信号完整性概括地说,是指信号在信号线上传输质量的好坏。
在(数字电路)中,体现在信号能在电路中能以正确的电压、带宽和时序做出响应。
若在PCB中,信号可以以正确的电压大小、带宽和时序都到达接收端,就能说明该PCB具有较好的信号完整性。
如果不能,则说明PCB中岀现了严重的信号完整性问题。
在高速高密度的数字电路中,信号完整性问题大致表现在一下几个方面:振铃、过冲、欠冲和时延等。
为了正确读取数据并对数据进行处理,数据在集成电路中需要在时钟边沿的前后处于稳定状态。
这个时间段内,如果信号不稳定或者发生状态的改变,集成电路就可能误判甚至发生丢失部分数据的情况,影响信号的正常传输。
如图1所示,若岀现振铃、上冲或下冲等信号完整性问题,就会影响数据的正常传输,从而影响PCB的正常工作,也可以从眼图直观判断信号传输的好坏,如图2图1PCB中信号完整性问题的表现图2 表征信号完整性问题的眼图信号完整性问题既会导致信号明显的失真和时序混乱,也会造成数据的错误,从而造成系统出错甚至瘫痪。
印制电路板的设计及电磁兼容问题

在整个研发印制电路板的工作中,最重要的也是第一个要进行的工作就是明确设计框架,画出原理图。
通常情况下,设计人员都会选择AltiumDesigner软件来开展描画和设计工作,大部分的元器件都能够在该软件的样本中找到,有少部分不在图库里面,需要设计者自己勾绘制作出来。
当绘制完成整个原理图形之后,再经过严密的检查和测试,一旦发现其中的失误或者错误的地方必须及时修正。
在确保设计出来原理图没有任何问题之后,再按照这个设计图研发印制电路板。
AltiumDesigner这个软件能够使得原理图转换为PCB图,可是这个软件的自动程度还是有限度的,布线效果往往不能使人满意,所以必须通过设计自己进行布线工作。
同时,设计印制电路板时,必须重点考虑的一个问题就是电磁兼容问题,设计出合适的技术方案。
恰当的安置各个不同元器件的位置,精确布置安排各个走线,可以最大程度的避免电子干扰现象的频繁出现[2]。
2 PCB中的电磁干扰解析印制电路板运行过程中会经常受到各种各样的电磁干扰问题,其中受到的干扰大致分成两类。
一类来源于印刷电路板自身,由于挨着比较近的线路之间会发生寄生耦合现象,而信号的整个运输线路就会受到干扰[3]。
另一类就是串扰问题。
串扰顾名思义就是比较的混乱,即不同信号线之间进行能量的随意转换,由互感或者互容而引起各种噪音。
其中,互感和互容属于产生串扰问题的重要原因。
3 印制电路板设计的抗干扰方法■3.1 选用合适的印制电路板研生产材料印制板的选材是非常重要的,目前国际通用的为环氧树分析各种材料的特征,选用合适的原材料[4]。
■3.2 科学布置印制电路板的叠层印制板的层排列也是有原则的,合理的排列各层对印制板的抗干扰能力十分有益。
第一,将电源平面与地平面相邻,这样可以形成耦合电容,并与电路板上的去耦电容一起降低电源平面的阻抗,同时获得较宽的滤波效果;第二,参考面的选择应优选地平面电源;第三,相邻层的关键信号不跨分割区;第四,相邻层走线时,最好是形成垂直。
PCB电磁兼容性的设计和相关注意事项
。机械 与电子 o
S IN E&T C NO O F MA I CE C E H L GYI OR TON N
21 0 1年
第 1 期 7
P B电磁兼容性的设计和相关注意事项 C
赵 英 ( 龙 江 斯 福 电 气 有 限 公 司 黑 龙 江 黑
【 摘
哈尔 滨
100 ) 5兼 容 问题 C
P B设 计 中 常 见 的 电 磁 干扰 C
路板上 : 6 D /C变 换 器 、开 关 元 件 和 整 流 器 应尽 可 能靠 近 变压 器 放 置 , ) CD
以使 其 导 线 长 度 最 小 : P B设 计 中 的 电磁 兼 容 问 题 , 先 应 该 了 解 P B 中各 种 电 磁 干 C 首 C, 7) 噪 声 敏感 的 布线 不 要 与 大 电流 , 速 开 关 线 平行 。 对 高 扰 的产 生 机 理 和传 播 途径 , 后 才 能 依 此 提 出相 应 的解 决 方 案 。通 常 33 多 层 板 设计 然 - P B 中存 在 的 电 磁 干 扰 有 : 导 干 扰 、 C , 传 串音 干 扰 以及 辐 射 干扰 。产 生 在 多 层 板 设计 中 电源 平 面应 靠 近 接 地 平 面 , 且 安 排 在 接 地 平 面 并 干 扰 的 根 源 是 电路 中 电压 或 电流 的 变 化 。 之 下 。 这样 可 以利 用 两 金 属 平 板 问 的 电 容 作 电 源 的平 滑 电容 , 同时 接 21 传 导 干 扰 . 地 平 面 还对 电 源平 面上 分 布 的辐 射 电流 起 到 屏 蔽 作 用 ; 了产 生 通 量 为 传 导 干扰 主要 通 过 导 线 耦 合 及 共模 阻 抗耦 合来 影 响其 它 电路 。 例 对 消作 用 布 线 层 应 安 排 与 整 块 金 属 平 面 相 邻 : 中 间 层 的 印 制 线 条 形 在 如 噪音 通 过 电源 电路 进 入 某 一 系 统 , 有使 用 该 电 源 的 电 路 就 会 受 到 成平 面 波 导 , 表 面 形 成 微 带 线 , 者 传 输 特 性 不 同 ;时 钟 电路 和 高 所 在 两 它 的 影 响 。 噪音 通 过 共 模 阻 抗 耦 合 的 。 电路 与 电 路 共 同 使 用 一 根 导 线 频 电路 是 主要 的干 扰 和 辐 射 源 , 一定 要 单 独 安 排 、 离 敏 感 电 路 ; 有 远 所 获取 电源 电压 和 接 地 回路 ,如果 其 中一 个 电路 的 电压 突 然需 要 升 高 , 的具 有 一 定 电 压 的 印制 板 都 会 向空 间辐 射 电 磁 能 量 ,为 减 小 这 个 效 那 么另 一 电路 必 将 因 为 共 用 电 源 以及 两 回路 之 间 的阻 抗 而 降 低 。 于 应 , 印制 板 的 物 理 尺 寸 都 应 该 比最 靠 近 的接 地 板 的物 理 尺 寸 小 2 H, 对 0 地 回路 也 是 如 此 。 其 中 H是 两个 印制 板 面 的间 距 。按 照 一 般 典 型 印 制 板 尺 寸 ,0 一 般 2H
《PCB电磁兼容设计》课件
合理的PCB布局与布线可以有效降低电磁干扰和提高设备的电磁敏感性。
03 PCB电磁兼容性设计方法
CHAPTER
接地设计
接地方式选择
根据电路需求选择合适的接地方式,如单点接地 、多点接地等。
接地线宽与长度
信号完整性设计
信号线宽与间距
根据信号速率和传输需求,合理设置信号线 的宽度和间距。
信号反射与串扰
通过优化信号端接方式和布局,减小信号反 射和串扰的影响。
信号完整性仿真
利用仿真工具对信号完整性进行评估和优化 。
屏蔽与滤波技术
屏蔽方式选择
根据电磁干扰源和敏感设备的特性,选择合适的屏蔽 方式。
滤波器设计
元器件的集成化程度越来越高, 导致PCB上电流和电压的急剧变 化,加剧了电磁干扰的产生。
接地设计复杂化
接地设计对于PCB电磁兼容性至 关重要,但随着电路的复杂化, 接地设计也变得越来越复杂,需 要综合考虑多种因素。
PCB电磁兼容性标准与规范
01
国际标准
如IEC 61000系列标准,主要涉 及电磁干扰的发射和敏感度要求 。
国际合作与标准化进展
国际合作
全球范围内的科研机构和企业正在加 强合作,共同研究和制定PCB电磁兼 容性的国际标准,推动行业的发展和 进步。
标准化进展
国际电工委员会(IEC)等标准化组织 正在制定和完善PCB电磁兼容性相关 的标准,这些标准将为PCB的设计、 生产和测试提供更加明确的指导。
未来研究方向与挑战
03
波、接地等。
电磁场与电路相互作用
电磁场与电路的相互作用是电 磁兼容性的核心问题之一。
pcb设计emc注意事项
pcb设计emc注意事项在PCB设计中,EMC(电磁兼容性)是一个非常重要的问题。
如果我们不遵守EMC的规则,可能会导致电磁干扰,影响系统的性能并且可能引起故障。
因此,我们需要注意以下几个方面来确保PCB设计的EMC符合标准。
1. 布局设计在PCB布局中,我们应该尽量避免信号线路过于密集、及时引出接地线和电源线。
尤其是高速信号线路,为了减少反射和串扰,需要增加地线和电源线的数量,保证足够的电容来滤波。
同时,我们需要遵守信号层和地层的交错设计原则,避免信号走线过长,避免线原本的混杂等问题。
2. 射频特性射频电路通常会存在连续谐振和杂波辐射等问题,具有射频特性的器件应按物理原理选择最合适的形状和布线方案,使得射频电路的电源和地线短而连续,并注意防止各种谐振和共振现象的产生。
3. 屏蔽为了防止EMC问题,我们需要在PCB设计过程中适当采用屏蔽措施。
通常是采用金属板或金属盖来屏蔽有害电磁波。
可以使用静电屏蔽材料,以带电荷浸润表面,将静电感应在外围进行分散。
屏蔽材料需要与地面、金属板或金属盖牢固连接,以形成一个封闭的电磁屏蔽环境。
4. 接地并非所有的接地都是完美的,因为各种类型的地电位将磁场成分转移到其它电路的环境中。
近年来,接地方案的选择尤为重要,选择合适的接地方法可以有效减少 PCB 设计的干扰和抗干扰性能。
5. 模拟和数字电路的分离在PCB设计中需要注意分离模拟和数字电路,并合理安排它们的布局。
分离可以避免数字信号对于高分辨率模拟电路的干扰,同时也提高了同步速度和减小噪音,提高调整范围。
需要注意的是,以上几点只是基本原则,具体操作上还应根据具体的电路原理图进行设计。
这些EMC注意事项,细节较多,涉及面还很大,需要进行系统的设计、仿真和优化。
在多年的EMC工作中,我们一直坚持勤奋学习,大力推进EMC技术研究和应用实践,分享数据和信息,积极开展国际合作,在全球范围内推动EMC技术的进步和应用发展。
PCB电磁兼容设计
PCB电磁兼容设计随着计算机技术与电子技术的不断进步,电子产品的应用越来越广泛。
而电子产品的高频信号、数字信号、模拟信号等,都会产生电磁辐射和电磁干扰,这些干扰会对周围的电子设备产生影响。
因此,为确保电子产品的正常工作,必须进行电磁兼容性设计。
本文将介绍 PCB电磁兼容设计的相关内容。
一、电磁兼容设计的重要性当今社会中,众多电子设备之间相互影响,并产生各种互相干扰的现象。
若不进行电磁兼容性设计,电子产品之间的相互干扰就会不断加剧。
此外,还会导致电子产品的性能下降,寿命缩短,或者干脆无法使用。
因此,电磁兼容设计变得至关重要。
二、电磁兼容设计的基本原则(一)信号屏蔽对于高频信号、模拟信号和数字信号,我们可以通过信号屏蔽来降低电磁辐射和电磁干扰。
在 PCB设计中,我们可以选用屏蔽罩、屏蔽固定件、屏蔽膜等材料,将原本散发的信号封闭在内部,从而实现信号屏蔽的效果。
(二)减少反射PCB板内部导线上,如果出现反射问题,会带来不良的影响,并造成信号丢失。
为了解决此问题,我们可以使用阻抗匹配的方法,将信号完全传递到下一个接收器或驱动器上。
(三)尽量减少 PCB板上的环路在 PCB设计中,我们应尽可能减少 PCB板上的布线环路。
环路会使电磁波形成闭合回路,从而导致电磁场的集中,并增强电磁场的辐射。
三、电磁兼容设计的具体操作方法以下将介绍 PCB电磁兼容设计的具体操作方法:(一)分离电源与信号地将电源与信号地分开,可以减少电池或其他电源的电流干扰,并降低 PCB板上的环路。
(二)注重布线布线对电磁兼容性极其重要。
我们应尽可能减少线路的长度,缩小信号之间的距离,以及使敏感线距离参考地面、机壳等金属不发生贴近。
如果需要引出较长的信号线路,选用均布阻抗线路是个不错的选择。
(三)选择适当的 PCB材料PCB制造材料也是影响电磁兼容的重要因素。
选用合适的 PCB 材料,可以提高电路板的电磁兼容性能。
(四)验证实验视频学习这个过程需要准备的:1、第一部分学习视频资源(拍摄的U 视频) 2、第二部分学习视频资源(教师的课程)3、第一部分检测视频资源(学生自己拍摄的)4、第二部分检测视频资源(教师自行准备)在进行 PCB电磁兼容性设计后,为了验证其效果是否合格,我们可以进行验证实验。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
线路板(PCB)级的电磁兼容设计中国赛宝实验室:朱文立1.引言印制线路板(PCB)是电子产品中电路元件和器件的支撑件,它提供电路元件和器件之间的电气连接,它是各种电子设备最基本的组成部分,它的性能直接关系到电子设备质量的好坏。
随着信息化社会的发展,各种电子产品经常在一起工作,它们之间的干扰越来越严重,所以,电磁兼容问题也就成为一个电子系统能否正常工作的关键。
同样,随着电于技术的发展,PCB的密度越来越高,PCB设计的好坏对电路的干扰及抗干扰能力影响很大。
要使电子电路获得最佳性能,除了元器件的选择和电路设计之外,良好的PCB布线在电磁兼容性中也是一个非常重要的因素。
既然PCB是系统的固有成分,在PCB布线中增强电磁兼容性不会给产品的最终完成带来附加费用。
但是,在印制线路板设计中,产品设计师往往只注重提高密度,减小占用空间,制作简单,或追求美观,布局均匀,忽视了线路布局对电磁兼容性的影响,使大量的信号辐射到空间形成骚扰。
一个拙劣的PCB布线能导致更多的电磁兼容问题,而不是消除这些问题。
在很多例子中,就算加上滤波器和元器件也不能解决这些问题。
到最后,不得不对整个板子重新布线。
因此,在开始时养成良好的PCB布线习惯是最省钱的办法。
有一点需要注意,PCB布线没有严格的规定,也没有能覆盖所有PCB布线的专门的规则。
大多数PCB布线受限于线路板的大小和覆铜板的层数。
一些布线技术可以应用于一种电路,却不能用于另外一种,这便主要依赖于布线工程师的经验。
然而还是有一些普遍的规则存在,下面将对其进行探讨。
为了设计质量好、造价低的PCB,应遵循以下一般原则:2.PCB上元器件布局首先,要考虑PCB尺寸大小。
PCB尺寸过大时,印制线条长,阻抗增加,抗噪声能力下降,成本也增加;过小,则散热不好,且邻近线条易受干扰。
在确定PCB尺寸后.再确定特殊元件的位置。
最后,根据电路的功能单元,对电路的全部元器图1:印制板元器件布置图件进行布局。
电子设备中数字电路、模拟电路以及电源电路的元件布局和布线其特点各不相同,它们产生的干扰以及抑制干扰的方法不相同。
此外高频、低频电路由于频率不同,其干扰以及抑制干扰的方法也不相同。
所以在元件布局时,应该将数字电路、模拟电路以及电源电路分别放置,将高频电路与低频电路分开。
有条件的应使之各自隔离或单独做成一块电路板。
此外,布局中还应特别注意强、弱信号的器件分布及信号传输方向途径等问题。
在印制板布置高速、中速和低速逻辑电路时,应按照图1-①的方式排列元器件。
在元器件布置方面与其它逻辑电路一样,应把相互有关的器件尽量放得靠近些,这样可以获得较好的抗噪声效果。
元件在印刷线路板上排列的位置要充分考虑抗电磁干扰问题。
原则之一是各部件之间的引线要尽量短。
在布局上,要把模拟信号部分,高速数字电路部分,噪声源部分(如继电器,大电流开关等)这三部分合理地分开,使相互间的信号耦合为最小。
如图1-②所示。
时钟发生器、晶振和CPU的时钟输入端都易产生噪声,要相互靠近些。
易产生噪声的器件、小电流电路、大电流电路等应尽量远离逻辑电路。
如有可能,应另做电路板,这一点十分重要。
2.1 在确定特殊元件的位置时要遵守以下原则:(1) 尽可能缩短高频元器件之间的连线,设法减少它们的分布参数和相互间的电磁干扰。
易受干扰的元器件不能相互挨得太近,输入和输出元件应尽量远离。
(2) 某些元器件或导线之间可能有较高的电位差,应加大它们之间的距离,以免放电引出意外短路。
带高电压的元器件应尽量布置在调试时手不易触及的地方。
(3) 重量超过15g的元器件、应当用支架加以固定,然后焊接。
那些又大又重、发热量多的元器件,不宜装在印制板上,而应装在整机的机箱底板上,且应考虑散热问题。
热敏元件应远离发热元件。
(4) 对于电位器、可调电感线圈、可变电容器、微动开关等可调元件的布局应考虑整机的结构要求。
若是机内调节,应放在印制板上方便于调节的地方;若是机外调节,其位置要与调节旋钮在机箱面板上的位置相适应。
(5) 应留出印制板定位孔及固定支架所占用的位置。
2.2 根据电路的功能单元对电路的全部元器件进行布局时,要符合以下原则:(1) 按照电路的流程安排各个功能电路单元的位置,使布局便于信号流通,并使信号尽可能保持一致的方向。
(2) 以每个功能电路的核心元件为中心,围绕它来进行布局。
元器件应均匀、整齐、紧凑地排列在PCB 上,尽量减少和缩短各元器件之间的引线和连接。
(3) 在高频下工作的电路,要考虑元器件之间的分布参数。
一般电路应尽可能使元器件平行排列。
这样,不但美观,而且装焊容易,易于批量生产。
(4) 位于电路板边缘的元器件,离电路板边缘一般不小于2mm。
电路板的最佳形状为矩形。
长宽比为3:2或4:3。
电路板面尺寸大于200x150mm时.应考虑电路板所受的机械强度。
2.3 PCB元器件通用布局要求:电路元件和信号通路的布局必须最大限度地减少无用信号的相互耦合:(1) 低电子信号通道不能靠近高电平信号通道和无滤波的电源线,包括能产生瞬态过程的电路。
(2) 将低电平的模拟电路和数字电路分开,避免模拟电路、数字电路和电源公共回线产生公共阻抗耦合。
(3) 高、中、低速逻辑电路在PCB上要用不同区域。
(4) 安排电路时要使得信号线长度最小。
(5) 保证相邻板之间、同一板相邻层面之间、同一层面相邻布线之间不能有过长的平行信号线。
(6) 电磁干扰(EMI)滤波器要尽可能靠近EMI源,并放在同一块线路板上。
(7) DC/DC变换器、开关元件和整流器应尽可能靠近变压器放置,以使其导线长度最小。
(8) 尽可能靠近整流二极管放置调压元件和滤波电容器。
(9) 印制板按频率和电流开关特性分区,噪声元件与非噪声元件要距离再远一些。
(10) 对噪声敏感的布线不要与大电流,高速开关线平行。
3.PCB布线3.1 印刷线路板与元器件的高频特性:一个PCB的构成是在垂直叠层上使用了一系列的层压、走线和预浸处理的多层结构。
在多层PCB中,设计者为了方便调试,会把信号线布在最外层。
PCB上的布线是有阻抗、电容和电感特性的。
阻抗:布线的阻抗是由铜和横切面面积的重量决定的。
例如,1盎司铜则有0.49mΩ/单位面积的阻抗。
电容:布线的电容是由绝缘体(EoEr)电流到达的范围(A)以及走线间距(h)决定的。
用等式表达为C=EoErA/h,Eo是自由空间的介电常数(8.854pF/m),Er是PCB基体的相关介电常数(在FR4碾压板中该值为4.7)电感:布线的电感平均分布在布线中,大约为1nH/mm。
对于1盎司铜线来说,在0.25mm(10mil)厚的FR4碾压板上,位于地线层上方的0.5mm(20mil)宽、20mm(800mil)长的线能产生9.8mΩ的阻抗,20nH的电感以及与地之间1.66pF的耦合电容。
在高频情况下,印刷线路板上的走线、过孔、电阻、电容、接插件的分布电感与电容等不可忽略。
电容的分布电感不可忽略,电感的分布电容不可忽略。
电阻会产生对高频信号的反射和吸收。
走线的分布电容也会起作用。
当走线长度大于噪声频率相应波长的1/20时,就产生天线效应,噪声通过走线向外发射。
印刷线路板的过孔大约引起0.5pF的电容。
一个集成电路本身的封装材料引入2~6pF电容。
一个线路板上的接插件,有520nH的分布电感。
一个双列直插的24引脚集成电路插座,引入4~18nH的分布电感。
这些小的分布参数对于运行在较低频率下的微控制器系统是可以忽略不计的;而对于高速系统必须予以特别注意。
下面便是避免PCB布线分布参数影响而应该遵循的一般要求:(1) 增大走线的间距以减少电容耦合的串扰;(2) 平行地布电源线和地线以使PCB电容达到最佳;(3) 将敏感的高频线布在远离高噪声电源线的地方以减少相互之间的耦合;(4) 加宽电源线和地线以减少电源线和地线的阻抗。
3.2 分割:分割是指用物理上的分割来减少不同类型线之间的耦合,尤其是通过电源线和地线的耦合。
图2给出了用分割技术将4个不同类型的电路分割开的例子。
在地线面,非金属的沟用来隔离四个地线面。
L 和C 作为板子上的每一部分的过滤器,减少不同电路电源面间的耦合。
高速数字电路由于其更高的瞬时功率需求而要求放在靠近电源入口处。
接口电路可能会需要抗静电放电(ESD )和暂态抑制的器件或电路来提高其电磁抗扰性,应独立分割区域。
对于L 和C 来说,最好不同分割区域使用各自的L 和C ,而不是用一个大的L和C ,因为这样它便可以为不同的电路提供不同的滤波特性。
3.3 基准面的射频电流抑制:不管是对多层PCB 的基准接地层还是单层PCB 的地线,电流的路径总是从负载回到电源。
返回通路的阻抗越低,PCB 的电磁兼容性能越好。
由于流动在负载和电源之间的射频电流的影响,长的返回通路将在彼此之间产生射频耦合,因此返回通路应当尽可能的短,环路区域应当尽可能的小。
3.4 布线分离:布线分离的作用是将PCB 同一层内相邻线路之间的串扰和噪声耦合最小化。
所有的信号(时钟,视频,音频,复位等等)在线与线、边沿到边沿间应在空间上远离。
为了进一步的减小电磁耦合,将基准地布放在关键信号附近或之间以隔离其他信号线上产生的或信号线相互之间产生的耦合噪声。
3.5 电源线设计:根据印制线路板电流的大小,尽量加粗电源线宽度,减少环路电阻。
同时、使电源线、地线的走向和数据传递的方向一致,这样有助于增强抗噪声能力。
3.6 抑制反射干扰与终端匹配:为了抑制出现在印制线终端的反射干扰,除了特殊需要之外,应尽可能缩短印制线的长度和采用慢速电路。
必要时可加终端匹配。
终端匹配方法比较多,常见终端匹配方法见图3所示。
根据经验,对一般速度较快的TTL电路,其印制线条长于10cm 以上时就应采用终端匹配措施。
匹配电阻的阻值应根据集成电路的输出驱动电流及吸收电流的最大值来决定。
时钟信号较多采用串联匹配,见图4所示。
3.7 保护与分流线路:在时钟电路中,局部去耦电容对于减少沿着电源干线的噪声传播有着非常重要的作用。
但是时钟线同样需要保护以免受其他电磁干扰源的干扰,否则,受扰时钟信号将在电路的其他地方引起问题。
图2:PCB 地线分割 图4:时钟信号的匹配 图3:常用终端匹配方法设置分流和保护线路是对关键信号(比如:对在一个充满噪声的环境中的系统时钟信号)进行隔离和保护的非常有效的方法。
PCB 内的分流或者保护线路是沿着关键信号的线路两边布放隔离保护线。
保护线路不仅隔离了由其他信号线上产生的耦合磁通,而且也将关键信号从与其他信号线的耦合中隔离开来。
分流线路和保护线路之间的不同之处在于分流线路不必两端端接(与地连接),但是保护线路的两端都必须连接到地。
为了进一步的减少耦合,多层PCB 中的保护线路可以每隔一段就加上到地的通路。