【题5.14】已知维持阻塞结构d触发器各输入端的电压波形

合集下载

电子技术复习题及答案

电子技术复习题及答案

一、填空题1、右图中二极管为理想器件,V1工作在_导通__ 状态;V2工作在__截止___状态。

2、差分放大器对差模信号有较强的放大能力,对共模信号有较强的__抑制__能力。

3、三级管工作在放大区时,发射结__正向__偏置,集电结__反向__偏置,工作在饱和区时,发射结__正向_偏置,集电结_正向__偏置。

4、根据反馈的分类方式,负反馈电路有4种组合形式,即_串联负反馈、_并联负反馈__、_电流负反馈_、电压负反馈。

5、理想集成运算放大器有两个重要特性对分析线性运用电路非常有用,他们分别是虚短、虚断。

6、逻辑函数的表示形式有四种:逻辑函数式、______真值表____、卡诺图和逻辑图。

7、将十六进制(0BF)转换成十进制= __191________。

8、计数器、寄存器、编码器、译码器中,属于组合逻辑电路的是___译码器编码器___,属于时序逻辑电路的是_____计数器、寄存器_________ 。

9、共阳接法的发光二极管数码显示器,应采用___低_______电平驱动的七段显示译码器。

1、数字信号只有 0 和 1 两种取值。

2、十进制123的二进制数是 1111011 ;八进制数是 173 ;十六进制数是7B 。

3、一位十进制计数器至少需要 4 个触发器。

4、有一A/D转换器,其输入和输出有理想的线性关系。

当分别输入0V和5V电压时,输出的数字量为00H和FFH,可求得当输入2V电压时,电路输出的数字量为:66H 。

5、设ROM容量为256字×8位,则它应设置地址线 8 条,输出线 8 条。

6、用256字×4位RAM,扩展容量为1024字×8位RAM,则需要 8 片1、在常温下,锗二极管的门槛电压约为 0.1 V,导通后在较大电流下的正向压降约为 0.2 V。

2、三极管须使发射结正向偏置,集电结反向偏置才能工作在放大区。

3、一般直流稳压电源由电源变压器、整流电路、滤波电路和稳压电路四个部分组成。

数电课后题

数电课后题

数电课后题————————————————————————————————作者:————————————————————————————————日期:1-13、计算下列用补码表示的二进制数的代数和。

如果和为负数,请求出负数的绝对值。

(1)01001101+00100110;(2)00011101+01001100;(3)00110010+10000011;(4)00011110+01001100;(5)11011101+01001011;(6)10011101+01100110;(7)11100111+11011011;(8)11111001+10001000。

解:(1)和为:;(2)和为:;(3)和为负数,和的补码为:,其绝对值为;(4)和为负数,和的补码为:,其绝对值为;(5)和为:;(6)和为:;(7)和为负数,和的补码为:,其绝对值为;(8)和为负数,和的补码为:,其绝对值为。

2-1、试用列真值表的方法证明下列异或运算公式。

(1)A⊕0=A (2)A⊕1=A'(3)A⊕A=0 (4)A⊕A'=1解、(1)A⊕0=A的真值表(2)A⊕1=A'的真值表∴A⊕0=A ∴A⊕1=A'(3)A⊕A=0 的真值表(4)A⊕A'=1的真值表∴A⊕A=0 ∴A⊕A'=12-6、写出图中所示电路的输出逻辑函数式。

解、(a)1(()())Y AB A B A B'''''==⊕(b)2(()())Y A B BC ABC''''=⊕+=2-7、写出图中所示电路的输出逻辑函数式。

A 0 A⊕01 0 10 0 0A 1 A⊕11 1 00 1 1A A A⊕A1 1 00 0 0A A'0 A⊕A'1 0 10 1 1解、(a )1(())()Y A B C C D ''''=+⊕ (b )2(()())Y AB E B CD E '''''=+2-12、将下列逻辑函数式化为与非-与非形式,并画出全部由与非逻辑单元组成的逻辑电路图。

触发器答案

触发器答案
应注意的是两个触发器在 CP 脉冲的上升沿同时采样,触发器 1 采样 A 信 号,触发器 2 采样触发器 1 的输出信号。如在第一个 CP 脉冲的上升沿到来时, 触发器 1 采样 A 信号,值为 1,触发器 1 即状态置 1;触发器 2 采样 Q1,而 此时 Q1 还未翻转为 1,因而采样值为 0,触发器 2 状态置 0。
CP
1
1Q DQ
Q1
≥1
Y
D 2 Q Q2
Q
CP
图 4-6(a)
解:两个触发器共用同一输入信号,同一 CP 脉冲。触发器 1 在 CP 脉冲的上 升沿状态转换,触发器 2 在 CP 脉冲的下降沿状态转换。输出 Y 是两个触发器
原码输出端的或非,波形如图 4-6(b)所示。 CP Q1
Q2
Y 图 4-6(b)
CP RD SD J K Q主从
图 4-4(b) 题 5 电路图 4-5(a)中,触发器是维持阻塞型 D 触发器,已知 CP、A 的波形 如图 4-5(b)所示,试画出输出端 B、C 的波形。设触发器的初始状态为 0.
DQ BDQ C
A
1Q
2Q
CP
CP RD
A
图 4-5(a)
图 4-5(b)
解:触发器
题 7 维持阻塞 D 触发器组成的电路如图 4-7(a)所示,已知输入信号 A 和 CP 的电压波形如图 4-7(b)所示,触发器的初始状态均为 0。试画出电路输出端 Y、Z 的电压波形。
A DQ 1 Q
CP
D2 Q Q
&Y &Z
CP A
图 4-7(a)
图 4-7(b)
解:两个触发器共用同一 CP 脉冲信号,即在同一时刻采样输入信号,并且依 据采样值进行状态转换。触发器 1 的原码端输出提供触发器 2 的 D 输入信号, 因此可首先画出 Q1 的波形,再依据 Q1 和 CP 确定 Q2,最后给出两与非门的 输出 Y 和 Z。输出 Y 和 Z 的电压波形如图 4-7(c)所示。

电子技术专升本考试(试卷编号111)

电子技术专升本考试(试卷编号111)

电子技术专升本考试(试卷编号111)1.[单选题]单相桥式整流电路加上电容滤波后,二极管的导通角( )。

A)增加B)减小C)不变答案:B解析:2.[单选题]在()的情况下,与非运算的结果是逻辑0A)全部输入是0B)任一输入是0C)全部输入是1答案:C解析:3.[单选题]当加在硅二极管两端的正向电压从0开始逐渐增加时,硅二极管( )A)立即导通B)不导通C)超过死区电压时导通答案:C解析:4.[单选题]有1为1,全0为0是( )门A)与B)或C)非答案:B解析:5.[单选题]三端可调式集成稳压器LM317的第1个引脚是()A)输入端B)输出端C)调整端答案:C解析:6.[单选题]硅稳压二极管在电路中需()才能稳定电压A)正接7.[单选题]共发射极放大电路的反馈元件是( )。

A)电阻RBB)电阻REC)电阻RC答案:B解析:8.[单选题]当温度升高时,少子的数量A)减少B)不变C)增多答案:C解析:9.[单选题]若两端输入异或门逻辑功能用与非门实现,最少可用( )个与非门。

A)3B)4C)5答案:B解析:10.[单选题]指针式万用表测量二极管时,红表笔接二极管的()极,黑表笔接()极。

A)正、负B)负、正C)二极管不分正、负极答案:B解析:11.[单选题]稳压管的温度系数越小,稳定电压受温度变化的影响( )A)越小B)不变C)越大答案:A解析:12.[单选题]对于NPN型三极管,电流从集电极流向( )A)发射极13.[单选题]三极管的符号中的箭头表示( )A)电压高低B)发射结正偏时发射极电流方向C)PN节答案:B解析:14.[单选题]当NPN型三极管处于放大状态时,( )的电压最高A)发射极B)基极C)集电极答案:C解析:15.[单选题]在( )的情况下,与非运算的结果是逻辑0A)全部输入是0B)任一输入是0C)全部输入是1答案:C解析:16.[单选题]反映二极管质量的参数是( )。

A)最大整流电流B)最高反向工作电压C)反向饱和电流D)门槛电压答案:C解析:17.[单选题]对于四色环电阻,当最后一个色环为金色时,表示误差是( )ΩA)±5%B)±2%C)±1%D)±10%答案:A解析:C)接电阻D)接电容答案:B解析:19.[单选题]二极管电路如图题所示,图中的二极管的工作状态是:A)正向导通B)反向截止C)反向击穿D)不能确定答案:A解析:20.[单选题]决定某一事件的所有条件都具备时,该事件才发生,这种逻辑是( )A)与逻辑B)或逻辑C)非逻辑D)与非逻辑答案:A解析:21.[单选题]在掺杂半导体中,多子的浓度越高,少子的浓度 。

电子技术复习题及答案

电子技术复习题及答案

一、填空题1、右图中二极管为理想器件,V1工作在_导通__ 状态;V2工作在__截止___状态。

2、差分放大器对差模信号有较强的放大能力,对共模信号有较强的__抑制__能力。

3、三级管工作在放大区时,发射结__正向__偏置,集电结__反向__偏置,工作在饱和区时,发射结__正向_偏置,集电结_正向__偏置。

4、根据反应的分类方式,负反应电路有4种组合形式,即_串联负反应、_并联负反应__、_电流负反应_、电压负反应。

5、理想集成运算放大器有两个重要特性对分析线性运用电路非常有用,他们分别是虚短、虚断。

6、逻辑函数的表示形式有四种:逻辑函数式、______真值表____、卡诺图和逻辑图。

7、将十六进制〔0BF〕转换成十进制= __191________。

8、计数器、存放器、编码器、译码器中,属于组合逻辑电路的是___译码器编码器___,属于时序逻辑电路的是_____计数器、存放器_________ 。

9、共阳接法的发光二极管数码显示器,应采用___低_______电平驱动的七段显示译码器。

1、数字信号只有 0 和 1 两种取值。

2、十进制123的二进制数是 1111011 ;八进制数是 173 ;十六进制数是7B 。

3、一位十进制计数器至少需要 4 个触发器。

4、有一A/D转换器,其输入和输出有理想的线性关系。

当分别输入0V和5V电压时,输出的数字量为00H和FFH,可求得当输入2V电压时,电路输出的数字量为:66H 。

5、设ROM容量为256字×8位,那么它应设置地址线 8 条,输出线 8 条。

6、用256字×4位RAM,扩展容量为1024字×8位RAM,那么需要 8 片1、在常温下,锗二极管的门槛电压约为 0.1 V,导通后在较大电流下的正向压降约为 0.2 V。

2、三极管须使发射结正向偏置,集电结反向偏置才能工作在放大区。

3、一般直流稳压电源由电源变压器、整流电路、滤波电路和稳压电路四个局部组成。

第05章触发器习题解N

第05章触发器习题解N

图A5.7
[题5.8] 在脉冲触发 触发器电路中,若S、R、CLK端的电 题 在脉冲触发SR触发器电路中 触发器电路中, 、 、 端的电 压波形如图P5.8所示,试画出 、Q'端对应的电压波形。假 所示, 端对应的电压波形。 压波形如图 所示 试画出Q、 端对应的电压波形 定触发器的初始状态为Q=0。 定触发器的初始状态为 。
触发器逻辑功能的定义和脉冲触发方式的动作特点(主从结 解:根据SR触发器逻辑功能的定义和脉冲触发方式的动作特点 主从结 根据 触发器逻辑功能的定义和脉冲触发方式的动作特点 构触发器属于脉冲触发方式),即可画出如图A5.7所示的输出电压波形图。 所示的输出电压波形图。 构触发器属于脉冲触发方式 ,即可画出如图 所示的输出电压波形图
解:根据D触发器逻辑功能的定义及维持阻塞结构所具有的边沿触发方 根据 触发器逻辑功能的定义及维持阻塞结构所具有的边沿触发方 即可画出Q和 的电压波形如图 的电压波形如图A5.14。 式,即可画出 和Q'的电压波形如图 。
图A5.14
[题5.15] 已知 题 已知CMOS边沿触发方式 触发器各输入端的电压 边沿触发方式JK触发器各输入端的电压 边沿触发方式 波形如图P5.15所示,试画出 、Q'端对应的电压波形。 所示, 端对应的电压波形。 波形如图 所示 试画出Q、 端对应的电压波形
触发器逻辑功能的定义及边沿触发方式的动作特点, 解:根据D触发器逻辑功能的定义及边沿触发方式的动作特点,即可画 根据 触发器逻辑功能的定义及边沿触发方式的动作特点 出Q、Q'端的电压波形如图A5.13。 、 端的电压波形如
图A5.13
[题5.14] 已知维持阻塞结构 触发器各输人端的电压波形如 题 已知维持阻塞结构D触发器各输人端的电压波形如 所示, 端对应的电压波形。 图P5.14所示,试画出 、Q'端对应的电压波形。 所示 试画出Q、 端对应的电压波形

《数字电子技术基础》习题与答案-1

《数字电子技术基础》习题与答案-1
8
答案:
J1
K1
Q3
J2 K2 Q1
J
3
Q1Q2; K3
Q3
Y Q3
电路能自启动。状态转换图如图 A5.1。
[题 5.8] 分析图 P5.8 的计数器电路,说明这是多少进制的计数器。十进制计数器 74160 的功能表见表 5.3.4。
答案: 图 P5.8 电路为七进制计数器。 [题 5.9] 分析图 P5.9 的计数器电路,画出电路的状态转换图,说明这是多少进制的计数器。十六进制
[题 1.13] 用卡诺图化简法将下列函数化为最简与或形式。
(1)Y ABC ABD CD ABC ACD ACD
(2)Y AB AC BC CD
(3)Y AB BC A B ABC
(4)Y AB AC BC
(5)Y ABC AB AD C BD
(6)Y(A, B,C) (m0, m1, m2, m3, m5, m6, m7)
《数字电子技术基础》习题与答案
[题 1.1] 将下列二进制数转换为等值的十六进制数和等值的十进制数。
(1)()2 (3)(0.)2 答案:
(2)()2 (4)(11.001)2
(1)()2=(97)16=(151)10 (2)()2 =(6D)16=(109)10 (3)(0.)2=(0.5F)16=(0.)10 (4)(11.001)2=(3.2)16=(3.125)10
即得图 A3.17。
4.9] 已知主从结构 JK 触发器 J、K 和 CP 的电压波形如图 P4.9 所示,试画出 Q、 Q 端对应的电
压波形。设触发器的初始状态为 Q=0。 答案:
见图 A4.9。
5
[题 4.11] 已知维持阻塞结构 D 触发器各输入端的电压波形如图 P4.11 所示,试画出 Q、Q 端对应的电

09数字电子技术复习题题库(09) 朱学文

09数字电子技术复习题题库(09)   朱学文

《数字电子技术》复习题一、填空题1.(28.25)10=()2=()8421BCD (6B.2)16= ( ) 2= () 82.能自行振荡产生周期性脉冲波形的电路是 ;可将正弦波变成同频率的矩形波的电路是。

3.同一逻辑函数的任意两个最小项之积为。

4.F=A+BC的对偶式是。

5.半加器具有个输入端, 个输出端。

6.T触发器的特性方程为。

7.存储器EPROM-2764为8K×8位的芯片,则其地址线为根,数据线为根。

8.A/D转换器由和两部分组成。

9.在(10110)2,(11)10,(110)8,(011)16,(10010001)8421BCD这一组数中的最大数是最小数是,10.对于TTL电路,或非门的输入端悬空时,输出端的状态为。

11.多谐振荡器的功能为。

12.TTL三态门的输出有 , , 三种状态.13.D触发器的特性方程为。

14.1K×8的ROM芯片,则其地址线为根,输出线为根。

15.时间和幅度都是离散的信号称为。

16.高电平对应1低电平对应0的关系称为。

17.数字电路中,常用的数制是、、。

18.常用的BCD码有、、、、。

19.逻辑代数的基本运算有、、。

20.逻辑函数的化简法有、。

21.数字电路按结构分为和两类。

22.组合电路中,输入信号改变时,输出可能出现不正常的干扰信号,使电路产生错误输出,这种现象称为。

23.触发器按结构可分为、、、。

24.多谐振荡器称为。

25.BCD码是用代表一位十进制数的编码,最常用的是。

26.CMOS电路的优点是、、、、缺点是。

27.逻辑代数的基本运算有、、。

20.逻辑函数的化简法有、。

21.数字电路按结构分为和两类。

22.组合电路中,输入信号改变时,输出可能出现不正常的干扰信号,使电路产生错误输出,这种现象称为。

23.触发器按结构可分为、、、。

28.单稳态触发器的主要用途是、和。

29.DA C可以把转换成。

30.普通门电路的输出有两种状态或。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

【题5.14]已知维持阻塞结构D触发器各输入端的电压波形如图P5.14所示,试画出Q、Q'端对应的电压波形。

解:根据D触发器逻辑功能的定义及维持阻塞结构所具有的边沿触发方式,即可画出Q和Q'的电压波形如图A5.14.1 I I ■ I I i I t I I1—1—r-t—t—1-> l 1 I E 1"1"TH 11rir I i■ 1 II J 1J 1I i1 1 i 1 1 1 E ) 1 11± 1 1 1 1 1 * h1 1 1 1 1 1 1 11 1 1丄i I 1 1 1—1—1 -T1~I-Illi*L J J :£i j I I 1 1i- i i 1 vi i11 11 1 ( l 1 111 1―LU__1_1..I J- 1【题5.15】已知CMOS边沿触发方式JK触发器各输入端的电压波形如图P5.15所示, 试画出Q、Q'端对应的电压波形。

團心一14解:根据JK 触发器逻辑功能的定义和边沿触发方式的动作特点,画出的 Q 、Q'端电压波形如图A5.15 。

【题5.16】在脉冲触发T 触发器中,已知T 、CLK 端的电压波形如图 P5.16所示,试画 出Q 、Q '端对应的电压波形。

设触发器的初始状态为Q=0。

订rmi ::at1 1 1 1 1 J 1 1 i 1 1 11 I i.k r ]L.1 itri 1—L 1 '■ g. 干―t 厂1 11 - f 1 - i II ;rH 1 1―if ---- — 1 1r⑺ 『i1 || 1 1 ■ 丨 1 0 !;1 1 -1-1 1 11 1 li I i-4 4—1 f解:根据T 触发器逻辑功能的定义以及脉冲触发方式的动作特点,画出的 Q 、Q'端电压波形如图A5.16.。

Hi PS “捌 F5 J6【题5.17]在图P5.17的主从结构JK触发器电路中,已知CLK和输入信号T的电压波形如图所示,试画出触发器输出端Q和Q'的电压波形。

设触发器的起始状态为Q=0。

解:将JK触发器的J和K接在一起作为输入端,就得到了T触发器。

按照T触发器的逻辑功能和脉冲触发方式的动作特点,就到得到了图A5.17中Q、Q'端的电压波形。

【题5.18】设图P5.18CLK信号连续作用下各触发器输出端的电压波形。

图P5. IS解:根据每个触发器的逻辑功能和触发方式,画出输出端Q的电压波形,如图A5.18。

刖翻IK【题5.19】试写出图P5.19 (a)中各电路的次态函数(即Q i*、Q2*、Q3*、Q4*与现态和输入变量之间的函数式),并画出在图P5.19 ( b)给定信号的作用下Q i、Q2、Q3、Q4的电压波形。

假定各触发器的初始状态均为Q=0。

n:.to—I Ii l曲PS.IM解:由图中可写出触发器FF i的驱动方程为J1=A ' K1=B'将它们代入JK触发器的特性方程Q*=JQ '+K 'Q,得到Q1*=A 'Q1'+BQ i触发器FF2的驱动方程为S2=AB ;R2=(A+B)'将它们代入SR触发器的特性方程Q*=S+R 'Q,得到Q2*=AB+(A+B)Q 2触发器FF3的驱动方程为T3=A o B,将它代入T触发器的特性方程Q*=TQ '+T'Q=T ® Q, 于是得到Q3*= ( A o B) ® Q3触发器FF4的驱动方程为D4=A ® B,将它代入D触发器的特性方程Q*=D,得到Q4*=A ® B从t=0开始依次根据每个触发器的状态方程求出它们在CLK信号作用后应有的次态,就可以画出Q i、Q2、Q3、Q4在一系列CLK信号作用下的电压波形了,如图A5.19所示。

:tawnnwiam.ill I I f I H i11 I i 1' I- i r i H-H _i —i_i【题5.20】在图P5.20电路中已知输入信号U I 的电压波形如图所示,试画出与之对应的输出电压 U O 的波形。

触发器为维持阻塞结构,初始状态为 Q=0。

(提示:应考虑触发器和异或门的传输延迟时间。

)re P5 - 20解:当U I =O 、Q=0时,异或门的输出 u o 等于0。

U I 变为高电平以后,u o 也变成高电 平。

因为u o 也是触发器的时钟输入端, 所以经过触发器的延迟时间后, Q 端被置成1状态;再经过异或门的传输延迟时间,U O 回到低电平。

因此,U O 高电平持续时间等于触发器的传输延迟时间与异或门的传输延迟时间之和。

U I 从高电平跳变至低电平以后电路的工作过程与上述过程类似。

这样就得到了图A5.20的U O 电压波形。

9 1 v 1 | i 111 1 i 1 1 11 1 1 M 1广卅T —«―M ----------------1 1 ii II 1i| 1 | 1 H 4 1一H I 1111 1 1 11■ Ml111 L 1 1 1I I H I I M I IH <5 14【题5.21]在图P5.21所示的主从JK触发器电路中,CLK和A的电压波形如图中所示,试画出Q端对应的电压波形。

设触发器的初始状态为Q=0。

CIJC解:在CLK=1期间主从JK触发器的主触发器接收输入信号。

若此期间出现A=1的信号,则主触发器被置1,在CLK变为低电平后,从触发器随之被置1,使输出为Q=1。

而当CLK回到高电平以后与非门的输出变为低电平,于是又通过异步置0端R将触发器置0。

这样我们就得到了图A5.21的波形图。

利用这个电路可以监视在CLK=1期间A端是否有高电平信号输入。

如果A端由高电平输入信号,则Q端给出一个正脉冲;如果A端没有输入信号,则Q端始终为【题5.22]图P5.22所示是用CMOS边沿触发器和或非门组成的脉冲分频电路。

试画出在一系列CLK脉冲作用下Q i、Q2和Z端对应的输出电压波形。

设触发器的初始状态皆为Q=0。

解:第1个CLK脉冲到来之前D i=1、D2=0, CLK上升沿到达后将两个触发器置成Q i=1、Q2=0。

第2个CLK脉冲到来之前D i=1、D2=1, CLK上升沿到达后Q i=1、Q2 = 1。

第3个CLK脉冲到来之前D i=0、D2=1, CLK上升沿到达后Q i=0、Q2 = 1。

但由于Q i的低电平接到了第2个触发器FF2的异步置0端,所以在Q i变为0以后立刻将FF2置0,于是电路回到了起始状态。

据此即可画出Q i和Q2的电压波形。

根据Z=(Q i+CLK )'就能很容易地从Q i和CLK的波形得到了Z的波形了,如图A5.22。

【题5.23]图P5.23所示是用维持阻塞结构D触发器组成的脉冲分频电路。

试画出在一系列CLK脉冲作用下输出端Y对应的电压波形。

设触发器的初始状态均为Q=0。

图P5.23解:第1个CLK上升沿到达前D1=1,所以CLK上升沿到达后Q1=1。

第1个CLK下降沿到达前D2=0,所以CLK下降沿到达后Q2=0。

第2个CLK上升沿到达前D仁0,所以CLK上升沿到达后Q1=0。

第2个CLK下降沿到达前D2=1,所以CLK下降沿到达后Q2=1。

第3个CLK上升沿到达前D1=0 ,所以CLK上升沿到达后Q1=0。

第3个CLK下降沿到达前D2=0 ,所以CLK下降沿到达后Q2=0,电路又回到了开始的状态。

Q1、Q2的电压波形如图A5.23所示。

因为Y(Q1+ Q2)'所以从Q1和Q2的波形就可以画出Y的波形了,如图A5.23所示。

【题5.24】试画出图P5.24所示的电路输出端Y、Z的电压波形。

输入信号A和CLK 的电压波形如图中所示。

设触发器的初始状态均为Q=0。

解:根据给定的CLK和A的电压波形以及边沿触发D触发器的工作特性即可画出Q1端的电压波形。

因为两个触发器之间是按移位寄存器接法连接的,所以将Q1的波形右移一个CLK时间,就是Q2的电压波形。

由图可知Z=(Q i Q2' ' Y=(Q i 'Q2)'从得到的Q i、Q2的波形就得到了图A5.24中Z和Y的电压波形。

【题5.25]试画出图P5.25电路输出端Q2的电压波形。

输入信号A和CLK的电压波形与上题相同。

假定触发器为主从结构,初始状态均为Q=0。

解:当A 变为高电平时FF 1的主触发器被置1 ,回到低电平后从触发器置 1,使Q i =1。

随后到来的CLK 下降沿使FF 2置1,Q 2 '变为低电平,于是又将FF 1置0。

•下一个CLK 信号 到达后,FF 2被置0,电路又返回开始时的 Q 1=Q 2=0状态。

由此画得Q 2的电压波形如图 A5.25 所示。

C£AkQ -l °-一 r:;丨S ;]1\1QhQ 士 1】H1 1 1「——r圏A5.25【题5.26】试画出图P5.26电路在一系列CLK 信号作用下Q 1、Q 2、Q 3端输出电压的波解:因为FF 1和FF 2接成了 T 触发器的T=1状态,所以每当它们的时钟信号下降沿到来时都要翻转,即 Q*=Q '据此便可画出 Q 1、Q 2的波形了。

而 FF 3的输入为J=K=Q 2,所CLK形。

触发器均为边沿触发方式,初始状态为Q=0。

1J >C1IKr U-1ICIJ以当Q2=1时,FF3有时钟信号到达则状态翻转;而Q2=0时即使有时钟信号到来,FF3状态也不改变。

FF3的时钟信号取自Q i,由此便可画出Q3的电压波形了。

Q i、Q2、Q3的电压波形如图A5.26所示。

【题5.27】试画出图P5.27电路在图中所示CLK、R'信号作用下Q i、Q2、Q3的输出电压波形,并说明Q i、Q2、Q3输出信号的频率与CLK信号频率之间的关系。

] 一图氏柑7解:由于每个触发器都接成了D=Q '所以Q*=Q '即每次时钟到来后都要翻转,这样就得到了图A5.27的波形图。

由图可见,若输入的CLK频率为f。

则Q i、Q2、Q3输出脉冲的频率依次为i/2 f。

、i/4 f o、i/8 f。

Jf 1I I I 1 I 1It t .....................rT f「FI * * tF II I .................. ............ f t I I I I I II<?1_」1一 I 1 L I F L I 1 1」I I II 「j5.28]设计一个4人抢答逻辑电路。

具体要求如下:动按钮对电路不起作用。

相关文档
最新文档