电子科大20春《EDA技术》在线作业1

合集下载

电子科技大学20春《EDA技术》在线作业3.doc

电子科技大学20春《EDA技术》在线作业3.doc

1.EDA设计流程包括( )、设计输入、设计处理和器件编程四个步骤。

A.设计准备B.总体设计C.详细设计D.设计数据【参考答案】: A2.请在下例的语句中选择所需的符号____。

signal a,b,c :std_logic;c____a+b after 10ns;A.:=B.<=C.==D.=【参考答案】: B3.下面关于信号和变量的比较,错误的是()。

A.信号赋值可以有延迟时间B.变量赋值无时间延迟C.变量可以看作硬件的一根连线 D.进程对信号敏感【参考答案】: C4.基于下面技术的PLD器件中允许编程次数最多的是()。

A.FLASHB.EEPROMC.PROMD.SRAM【参考答案】: D5.MAX+PLUS的文本文件类型是(后缀名)是A.*.scfB.*.vhdC.*.gdfD.*.sof【参考答案】: B6.关于数组A的定义如下:signal A:bit_vector(7 downto 0);那么,A=“00110101”,A(7 downto 5)=_____________。

A.’010B.‘001C.‘011D.’100【参考答案】: B7.一个完整结构的结构体由哪两个基本层次组出A.数据说明和进程B.结构体说明和结构体功能描述C.顺序描述语句和并行执行语句 D.结构体例化和结构体赋值【参考答案】: B8.文本输入方式是指采用()进行电路设计的方式。

A.CB.硬件描述语言C.CD.JAVA【参考答案】: B9.字符串型文字O“1234”的长度为___________。

A.12B.4C.8D.16【参考答案】: A10.EDA的设计验证包括()、时序仿真和器件测试三个过程。

A.形式仿真B.数值仿真C.功能仿真D.行为仿真【参考答案】: C11.值为“1110”的标准逻辑矢量,进行sla运算后值为____________ 。

A.1100B.1101C.1110D.1000【参考答案】: B12.在verilog语言中,a=4b'1011,那么^a=A.4b'1011B.4b'1111C.1b'1D.1b'0【参考答案】: C13.综合是EDA设计流程的关键步骤,综合就是把抽象设计层次中的一种表示转化成另一种表示的过程;在下面对综合的描述中,()是错误的。

电子科技大学20春《电子技术基础》在线作业1.doc

电子科技大学20春《电子技术基础》在线作业1.doc

1.N个触发器可以构成能寄存()位二进制数码的寄存器A.N-1B.NC.N1D.2N【参考答案】: B2.PN结加正向电压时,空间电荷区将()A.变窄B.基本不变C.变宽【参考答案】: A3.一位8421BCD码计数器至少需要()个触发器A.3B.4C.5D.10【参考答案】: B4.一个触发器可记录一位二进制代码,它有()个稳态。

A.0B.1C.2D.3【参考答案】: C5.在晶体管电压放大电路中,当输入信号一定时,静态工作点设置偏向截止区将可能产生( )A.底部失真B.顶部失真C.交越失真D.频率失真【参考答案】: B6.为了改善整流电压的脉动程度,要在整流电路中加接()A.变频器B.滤波器C.稳压器【参考答案】: B7.固定偏置基本放大电路出现饱和失真时,应调节RB,使其阻值()A.增大B.减小C.先增大后减小【参考答案】: A8.对某电路中一个NPN型硅管测试,测得UBE>0,UBC>0,UCE>0,则此管工作在()A.放大区B.饱和区C.截止区【参考答案】: B9.负反馈对放大电路性能的影响,下列叙述中正确的是()A.提高放大倍数B.降低放大倍数的稳定性C.带负载能力降低D.改善波形失真【参考答案】: D10.稳压电源中的稳压二极管工作于()状态。

A.正向导通B.反向截止C.反向击穿【参考答案】: C11.直流稳压电源一般是由()、()、滤波、稳压四部分组成A.变压B.变频C.整流【参考答案】: AC12.直流稳压电源一般是由变压、整流、()、()四部分组成A.变频B.滤波C.稳压【参考答案】: BC13.如果希望减小放大电路从信号源索取的电流,则可采用();如希望负载变化时,输出电流稳定,应引入()A.电压负反馈B.电流负反馈C.串联负反馈D.并联负反馈【参考答案】: BC14.单相半波整流电路只利用了电源的半个周期。

A.错误B.正确【参考答案】: B15.稳压二极管与限流电阻配合能起到稳压作用,在电路中稳压管的阳极接电源的负极。

福师《EDA技术》在线作业一答案

福师《EDA技术》在线作业一答案

福师《EDA技术》在线作业一-0004试卷总分:100 得分:100一、多选题(共10 道试题,共20 分)1.常用的集成FPGA/CPLD开发工具有哪些()。

A.MAX+plus IIB.Quartus IIC.ISED.ispLEVER答案:ABCD2.衡量仿真器性能的重要指标有哪些()。

A.仿真速度B.仿真的准确性C.仿真的易用性答案:ABC3.SPLD器件分为几类()。

A.PROMB.PLAC.PALD.GAL答案:ABCD4.ASIC电路特点描述正确的是()。

A.周期长B.投入高C.功耗低D.省面积答案:ABCD5.目前常用的硬件描述语言为:()。

A.VerilogB.VHDLC.和VCD.VB答案:AB6.IP核一般分为哪几种()。

A.硬核B.固核C.软核D.以上全不对答案:ABC7.EDA技术发展阶段描述正确的是()。

A.CAD阶段B.CAE阶段C.EDA阶段D.以上都不对答案:ABC8.按照处理的HDL语言类型,仿真器可以分为()。

A.Verilog HDL仿真器B.VHDL HDL仿真器C.混合仿真器答案:ABC9.下面哪些是专业提供PLD器件厂商()。

A.XilinxB.AlteratticeD.Micsoftware答案:ABC10.PLD是一种半定制器件,主要包括()。

A.FPGAB.CPLDC.CPUD.ASIC答案:AB二、判断题(共40 道试题,共80 分)11.PLA是Programmable Logic Array,可编程逻辑阵列的缩写。

答案:正确12.有限状态机非常适合于数字系统的控制模块。

答案:正确13.Verilog HDL中的变量一般分为两种数据类型:net型和variable型。

答案:正确14.HDL是Hardware Description Language,硬件描述语言的缩写。

答案:正确15.Quartus II是Xilinx的FPGA/CPLD的集成开发工具。

电子科技大学智慧树知到“电子信息工程”《EDA技术》网课测试题答案2

电子科技大学智慧树知到“电子信息工程”《EDA技术》网课测试题答案2

电子科技大学智慧树知到“电子信息工程”《EDA技术》网课测试题答案(图片大小可自由调整)第1卷一.综合考核(共15题)1.以下不属于EDA技术的特点是()。

A.用软件方式设计硬件B.用硬件方式设计软件C.设计过程中可仿真D.系统可现场编程2.下面关于信号和变量的比较,错误的是()。

A.信号赋值可以有延迟时间B.变量赋值无时间延迟C.变量可以看作硬件的一根连线D.进程对信号敏感3.在VHDL中,用语句()表示检测clock的下降沿。

A.clock’EVENTB.clock’EVENT AND clock=‘2’C.clok=‘1’D.clock’EVENT AND clock=‘1’4.库(LIBRARY)包括哪几大类?()A.IEEE 库、STD 库、面向ASIC的库、用户定义库B.IEEE 库、STD 库、WORK库、用户定义库C.IEEE 库、STD 库、WORK库、面向ASIC的库、用户定义库D.STD 库、WORK库、面向ASIC的库、用户定义库5.在VHDL的CASE语句中,条件语句中的“=>”不是操作符号,其作用相当于()。

A.IFB.THENC.ANDD.OR 6.在VHDL标识符命名规则中,以()开头的标识符是正确的。

A.字母B.数字C.字母或数字D.下划线7.执行MAX+PLUSII的()命令,可以为设计电路建立一个元件符号。

A.create default symbolB.simulatorpilerD.timing analyzer8.在VHDL中,IF语句中至少应有1个条件句,条件句必须由()表达式构成。

A.BITB.STD_LOGICC.BOOLEAND.INTEGER9.EDA的中文含义是()。

A.电子设计自动化B.计算机辅助计算C.计算机辅助教学D.计算机辅助制造10.执行MAX+PLUSII的()命令,可以对设计的电路进行仿真。

A.create default symbolpilerC.simulatorD.programmer11.在VHDL中,条件信号赋值语句WHEN_ELSE属于()语句。

福师《EDA技术》在线作业一-0001.4C1709AC

福师《EDA技术》在线作业一-0001.4C1709AC
A:错误
B:正确
答案:B
绝大多数的FPGA器件都基于SRAM查找表结构实现。
A:错误
B:正确
答案:B
仿真是EDA的精髓所在。
A:错误
B:正确
答案:B
状态机可以分为:米里型和摩尔型两类。
A:错误
B:正确
答案:B
SOC是System On Chip,芯片系统的缩写。
A:错误
B:正确
答案:B
PLD是一种全定制器件。
A:MAX+plus II
B:Quartus II
C:ISE
D:ispLEVER
答案:A,B,C,D
TOP-down设计一般分为哪几个层次()。
A:系统级
B:功能级
C:门级
D:开关级
答案:A,B,C,D
基于EDA技术的设计中,通常有两种设计思路()。
A:自顶向下
B:自底向上
C:自前向后
D:自后向前
答案:A,B
A:错误
B:正确
答案:B
Verilog HDL和 VHDL目前还都不是IEEE标准。
A:错误
B:正确
答案:A
布局布线为将综合生成的电路逻辑网表映射到具体的目标器件中实现,并产生最终的可下载文件的过程。
A:错误
B:正确
答案:B
Verilog HDL中的变量一般分为两种数据类型:net型和variable型。
A:错误
B:正确
答案:B
Quartus II是Xilinx的FPGA/CPLD的集成开发工具。
A:错误
B:正确
答案:A
目前常用的硬件描述语言为:Verilog HDL和 VHDL。

电子科大20春《EDA技术》在线作业1答案44916

电子科大20春《EDA技术》在线作业1答案44916

电子科大20春《EDA技术》在线作业1红字部分为答案!单选题1.在VHDL中,结构体内部是由()语句组成的。

A.顺序B.并行C.顺序和并行D.任何2.库(LIBRARY)包括哪几大类A.IEEE 库、STD 库、面向ASIC的库、用户定义库B.IEEE 库、STD 库、WORK库、用户定义库C.IEEE 库、STD 库、WORK库、面向ASIC的库、用户定义库D.STD 库、WORK库、面向ASIC的库、用户定义库3.下面哪一条命令是MAXPLUSII在时序仿真时执行加载节点的命令()。

A.file- set project to current fileB.assign-pin/location chipC.node-enter node from SNFD.file-create default symbol4.在元件例化语句中,用_______符号实现名称映射,将例化元件端口声明语句中的信号与PORT MAP ()中的信号名关联起来。

A.=B.:=C.<=D.=>5.EAB中RAM的大小可灵活配置,Altera FLEX 10K 系列器件中的EAB作RAM用时,有哪几种配置模式A.512x8,1024x4,2048x2,4096x1B.256x8,512x4,1024x2,2048x1C.256x4,512x2,1024x1D.256x16,512x8,1024x4,2048x26.下列关于变量的说法正确的是A.变量是一个局部量,它只能在进程和子程序中使用。

B.变量的赋值不是立即发生的。

C.在进程的敏感信号表中,既可以使用信号,也可以使用变量。

D.变量赋值的一般表达式为目标变量名表达式。

7.进程语句的启动条件是A.wait语句或敏感信号量B.wait语句C.敏感信号量D.wait语句或且敏感信号量8.VHDL数据对象有A.常量、变量。

电子科技《EDA技术》在线作业1辅导答案

电子科技《EDA技术》在线作业1辅导答案

电子科技《EDA技术》在线作业1
单选题
一、单选题(共 20 道试题,共 100 分。


1. 根据VHDL语法规则,下面哪个标识符是非法的标识符
A. not—Ack
B. constant
C. FFT_1024_1
D. state0
-----------------选择:B
2. MAX+PLUS的文本文件类型是(后缀名)是
A. *.scf
B. *.vhd
C. *.gdf
D. *.sof
-----------------选择:B
3. 字符串型文字O“1234”的长度为___________。

A. 12
B. 4
C. 8
D. 16
-----------------选择:A
4. 值为“1110”的标准逻辑矢量,进行sla运算后值为____________ 。

A. 1100
B. 1101
C. 1110
D. 1000
-----------------选择:B
5. 一个完整的VHDL程序,至少应包括三个基本组成部分是
A. 实体、子程序、配置
B. 实体、结构体、配置、函数
C. 结构体、状态机、程序包和库
D. 实体、结构体、程序包和库
-----------------选择:D
6. 在元件例化语句中,用_______符号实现名称映射,将例化元件端口声明语句中的信号与PORT MAP()中的信号名关联起来。

A. =
B. :=
C. <=
D. =>
-----------------选择:D
7. 实体说明中包括端口说明,那么端口的模式可分为以下哪几种。

EDA技术习题集及答案

EDA技术习题集及答案

第一章 EDA概述一、填空题1.2000年推出的Pentium 4微处理器芯片的集成度达——万只晶体管。

2.一般把EDA技术的发展分为——、——和——三个阶段。

3.在EDA发展的——阶段,人们只能借助计算机对电路进行模拟、预测,以及辅助进行集成电路版图编辑、印刷电路板(PcB)布局布线等工作。

4.在EDA发展的——阶段,人们可以将计算机作为单点设计工具,并建立各种单元库,开始用计算机将许多单点工具集成在一起使用。

5.EDA设计流程包括——、——、——和——四个步骤。

6.EDA的设计验证包括——、——和——三个过程。

7.EDA的设计输入主要包括——、——和———。

8.文本输入是指采用——进行电路设计的方式。

9.功能仿真是在设计输入完成之后,选择具体器件进行编译之前进行的逻辑功能验证,因此又称为——。

10.时序仿真是在选择了具体器件并完成布局、布线之后进行的时序关系仿真,因此又称为——或——。

11.当前最流行的并成为1EEE标准的硬件描述语言包括————和——。

12.采用PLD进行的数字系统设计,是基于芯片的设计或称之为——的设计。

13.硬件描述语言HDL给PLD和数字系统的设计带来了更新的设计方法和理念,产生了目前最常用的并称之为——的设计法。

14.EDA工具大致可以分为——、——、———、———和——等五个模块。

15.将硬件描述语吉转化为硬件电路的重要工具软件称为——————。

二、单项选择题1.将设计的系统或电路按照EDA开发软件要求的某种形式表示出来,并送入计算机的过程称为( )。

①设计输入②设计输出③仿真④综合2.一般把EDA技术的发展分为( )几个阶段。

①2 ②3 ③4 ④53.AHDL属于( )描述语言。

①普通硬件②行为③高级④低级4.vHDL属于( )描述语言。

①普通硬件②行为③高级④低级5.包括设计编译和检查、逻辑优化和综合、适配和分割、布局和布线,生成编程数据文件等操作的过程称为( )。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

电子科大20春《EDA技术》在线作业1
一、单选题
1.在VHDL中,结构体内部是由()语句组成的。

A.顺序
B.并行
C.顺序和并行
D.任何
正确答案:A
2.库(LIBRARY)包括哪几大类
A.IEEE 库、STD 库、面向ASIC的库、用户定义库
B.IEEE 库、STD 库、WORK库、用户定义库
C.IEEE 库、STD 库、WORK库、面向ASIC的库、用户定义库
D.STD 库、WORK库、面向ASIC的库、用户定义库
正确答案:C
3.下面哪一条命令是MAXPLUSII在时序仿真时执行加载节点的命令()。

A.file- set project to current file
B.assign-pin/location chip
C.node-enter node from SNF
D.file-create default symbol
正确答案:C
4.在元件例化语句中,用_______符号实现名称映射,将例化元件端口声明语句中的信号与PORT MAP ()中的信号名关联起来。

A.=
B.:=
C.<=
D.=>
正确答案:D
5.EAB中RAM的大小可灵活配置,Altera FLEX 10K 系列器件中的EAB作RAM用时,有哪几种配置模式
A.512x8,1024x4,2048x2,4096x1
B.256x8,512x4,1024x2,2048x1
C.256x4,512x2,1024x1
D.256x16,512x8,1024x4,2048x2
正确答案:B
6.下列关于变量的说法正确的是
A.变量是一个局部量,它只能在进程和子程序中使用。

B.变量的赋值不是立即发生的。

C.在进程的敏感信号表中,既可以使用信号,也可以使用变量。

D.变量赋值的一般表达式为目标变量名表达式。

正确答案:A
7.进程语句的启动条件是
A.wait语句或敏感信号量
B.wait语句。

相关文档
最新文档