广工数电试卷 - 副本
数电(内容系建雄嗰啲相)

广东工业大学考试试卷课程名称: 数字电子技术A一、 填空題(20分)1. ( 731 )8 = ( )10= ( )8421BCD2. 半導體數碼管的每個顯示段是由 構成的。
3. JK 觸發器的次態方程為,則驅動方程J= , K= 。
4. 觸發器的輸出脈衝寬度與輸入信號無關。
5. 在A/D 電路中輸入信號的最大頻率是15kHz,則取樣脈衝的頻率至少要大於 kHz 。
6. 若把輸入的正弦波轉換成同頻的矩形波,則採用 電路。
7.一個8位D/A 轉換器的每個量化階梯為0.025V 電壓,則它最大能表示 V 電壓 。
8. 圖1所示電路的最簡與或式為 。
二、判斷題(5分) 1. 由譯碼器和邏輯門構成的電路能同時實現多個函數輸出。
( ) 2. 函數 與互為反函數。
( ) 3. 將4個三態門的輸出接到同一條數據線上,則在任何時刻應至少有一個三態門處於高阻態 ( )4. 石英晶體多謝振盪器的主要優點是振盪頻率高。
( )5. 連續“同或”100個0的結果是1。
( )三、單項選擇題 (15分)1. 函數F(a,b,c,d)=Σm(2,3,6,8,9,10,11,12,12,14)的最簡 與-或 式是F= 。
A. B. C. D. 2. 十進制計數器74160不能實現( )分頻。
A. 4B. 10C. 2D. 163. 在8位D/A 轉換器中,其分辨率是 。
A. 1/8B. 1/256C. 1/255D. 1/24. 右圖中CMOS 邏輯門構成的電路 輸出不為高電平的是( )。
A. Y 1和Y 2B. Y 2和Y 3C. Y 3和Y 4,且Y 2為高阻態D. Y 2和Y 4+=+++=++=++++++++5. 圖3所示邏輯電路的邏輯功能是()。
A. 譯碼器B. 數據比較器C. 數據選擇器D. 全加器四. 寫出如圖所示各門電路的輸出最簡表達式。
圖中是74系列TTL電路。
Y1= Y2= Y3= 五、寫出下圖所示電路的次態方程,並畫出觸發器輸出端波形圖。
(完整word版)广工模拟电子技术基础试卷1

RE
U CC
1
2 uo1 uo2
图5
广东工业大学试卷用纸,共 页,第 页
3.已知 RB11=30k,RB12=20k,RB2=130k,,RC1=4k,,RE1=4k,RE2=3k, RL=3k , 1=2=50,UCC=12V。求静态工作点及电压放大倍数。(12 分)
4. 已知 RG=10M,RG1=2M,RG2=47k,RD=30k, RS=2k ,
入电阻最小的是___共基极____.
10、晶体管阻容耦合放大器电路中,高频时放大倍数下降的主要原因是_极间电容__
的影响;低频时放大倍数下降的主要原因是_耦合电容旁路电容_的影响。
二.. .项选择题(每小题 2 分,共 12 分)在每小题列出的四个选项中只有一个选项是符合题目要求 的,请将正确选项前的字母填在题后的括号内。
6.某共射电路如题图,已知三极管的 rbb’=300Ω ,rb’e=700Ω ,gm=0.04s 不考虑 Cb’c, Cb’e=400pF,图中 C1=2μ F,C2=4μ F,Rb=20kΩ ,Rs=800Ω ,Rc=RL=2kΩ ;(12 分) (1) 计算上、下限截止频率ƒH,ƒL ;
(2) 简要画出幅频、相频特性波特图;
A.35
B.37
C.40
D.43
16.输入信号 vi 的频率范围为 50Hz~20kHz,应选择下限频率 fL 和上限频率 fH 分别为( C 放大电路,才能对信号进行不失真放大。
A.≤50Hz、≥15kHz
B. ≤100Hz、≥15kHz
C. ≤50Hz、≥20kHz
D. ≤100Hz、≥20kHz
UDD=18V, UGS=-0.2V,gm=1.2.mA/V 。 求 (1)静 态工 作 点 ;(2) 电压 放 大倍 数;(3)输入电阻和输出电阻。(12 分)
数字电子技术测试试卷与答案精选全文完整版

可编辑修改精选全文完整版附录D 模拟试卷及参考答案D.1 模拟试卷一、填空(共10小题,每空2分,共40分)1、(8C.4)16 = ( )10 =( )8=( )2421BCD 。
2、将160个字符用二进制编码,至少需要( )位二进制码。
3、已知F =A(B +C)+A +C ,则其对偶式为( );其反函数为( )。
(直接用对偶规则和反演规则)。
4、已知TTL 与非门参数V CC =+5V ,U OH =3.6V ,U OL =0.4V ,U OFF =1.1V ,U ON =1.4V ,高电平输入时的抗干扰容限U NH 为( )。
5、连续异或1999个“1”的结果是( )。
6、如图D.1所示电路的输出函数F 为( )。
(化成最简“与或”式)F图D.1 题一(6)图7、图D.2为三态非门构成的电路,试根据输入条件填写表中的F 栏。
图D.2 题一(7)图表D.1题一(7)真值表D 1EN 1D 2EN 2F8、设计模值为61的自然二进制码计数器、十进制计数器和余3 BCD码计数器分别需要()级、()级和()级触发器。
一个五位二进制加法计数器,由00000状态开始,问经过109个输入脉冲后,此计数器的状态为()。
9、用()片1024×4位的RAM可组成8K×8位的RAM,需要增加()条地址线、()条数据线。
10、在10位的倒T型电阻网络D/A转换器中,若U REF = ─10V,该D/A转换器能分辨的最小输出电压U LSB=()mV。
二、选择题(共10小题,每小题2分,共20分)1、有符号位二进制数的补码为(10011),则对应的十进制数为()。
A、-29B、+13C、-13D、-32、下列说法正确的是()。
A、n个变量所构成的全部最小项之和恒等于0B、n个变量所构成的全部最大项之和恒等于0C、n个变量所构成的全部最小项之积恒等于1D、n个变量所构成的全部最大项之积恒等于03、下列说法正确的是()。
广东工业大学数字电子技术试卷2

试卷二一填空题:(每空 2 分,共16 分)1 、十进制数27.25 对应的二进制数为,十六进制数为。
2 、二进制数1000111 对应的8421BCD 码为。
3 、逻辑函数的反函数,对偶函数F ′ = 。
4 、有一个容量为256 × 4 位的ROM ,该ROM 有个存储单元,根地址线。
5 、题5 图所示电路中,若输入时钟脉冲CP 的频率为40kHz ,则输出Z 的频率为。
题5 图二、选择题:在每小题的四个备选答案中选出一个或多个正确答案,并将其代号写在题中的括号“【】”内。
(每小题 2 分,共12 分)6 、在下列逻辑电路中,不是组合逻辑电路的有。
. 译码器. 编码器. 全加器. 寄存器7 、题7 图所示各电路中,能正常工作的是。
题 7 图《数字电子技术》试题A( 共5 页) 第1 页8 、题8 图所示TTL 电路中,若开门电阻,关门电阻,能实现逻辑功能的电路是。
题 8 图9 、题9 图所示电路中,能完成逻辑功能的电路是。
题 9 图10 、用ROM 实现逻辑设计时,要求ROM 的与阵列必须产生。
变量的个最小项变量的个或项变量的个与项变量的个或项11 、构造一个十进制加法计数器,至少要用JK 触发器。
. 3 个. 4 个. 5 个. 10 个三、分析与设计题(共72 分)12 、将下列逻辑函数化简为最简与或式(方法不限,但要写出化简过程。
共6 分)••,约束条件为。
《数字电子技术》试题 A( 共 5 页 ) 第 2 页13 、某双 4 选 1 数据选择器的功能如下表,接成如题 13 图 所示的电路。
分析电路功能,写出输出逻辑函数的表达式,用最小项之和的形式表示。
(共 8 分) 4 选 1 选择器功能表题 13 图选通 地 址 输出1 × × 0 0 00 0 0 1 0 10 0 1 1试卷二14 、写出题 14 图( )所示电路的次态函数(即),并画出在题 14 图()给定信号作用下的电压波形。
数电试题及答案

数电试题及答案一、选择题(每题5分,共20分)1. 在数字电路中,以下哪个不是基本的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D2. 一个触发器可以存储的二进制数是:A. 1位B. 2位C. 3位D. 4位答案:A3. 以下哪个不是组合逻辑电路的特点?A. 无记忆功能B. 输出只依赖于当前输入C. 有记忆功能D. 输出与输入的逻辑关系固定答案:C4. 一个8位二进制计数器的计数范围是:A. 0-7B. 0-15C. 0-255D. 0-511答案:C二、填空题(每题5分,共20分)1. 在数字电路中,最小的可存储单元是______。
答案:触发器2. 一个D触发器的输出Q与输入D的关系是:当时钟脉冲上升沿到来时,Q变为D的______。
答案:值3. 在数字电路中,一个4位的二进制数可以表示的最大十进制数是______。
答案:154. 一个5进制计数器的计数范围是______。
答案:0-4三、简答题(每题10分,共30分)1. 请解释什么是同步电路和异步电路,并说明它们的主要区别。
答案:同步电路是指电路中的所有触发器都由同一个时钟信号控制,从而确保所有触发器在同一时刻更新其状态。
异步电路则没有统一的时钟信号,触发器的状态更新是独立进行的,可能会因为触发器的响应时间不同而导致时序问题。
2. 什么是摩尔斯电码,它在数字通信中有什么应用?答案:摩尔斯电码是一种早期的数字编码系统,通过不同的点(短脉冲)和划(长脉冲)的组合来表示字母、数字和标点符号。
在数字通信中,摩尔斯电码用于无线电通信,因为它可以有效地在嘈杂的信道中传输信息。
3. 解释什么是寄存器,并说明它在计算机系统中的作用。
答案:寄存器是一种高速的存储设备,用于存储指令、数据或地址。
在计算机系统中,寄存器用于快速访问和处理信息,它们是CPU内部的存储单元,用于执行算术和逻辑操作。
四、计算题(每题10分,共30分)1. 假设有一个4位的二进制计数器,起始计数值为0000,每次计数增加1。
数字集成电路设计专业考试试卷及答案

广东工业大学考试试卷答案(A卷)课程名称:数字集成电路设计试春满分100分考试时间:2014年1月13日(第19周星期二)一、名词释义(共20分)摩尔定律:当价格不变时,集成电路上可容纳的晶体管数目,约每隔18个月便会増加一倍,性能也将提fl—倍。
(4分)传播延时:tpHL,输岀由高变低翻转的响应时间,50%Vin->50%Vout5 tpLH,輸岀由低变高翩转的响应肘间,50%Vin->50%Vout^(4分)扇岀:连接到驱动门描岀端负載门的数目。
(4分)寄存器:存放二进制数据器件,由锁存器构成,一般为边沿触发。
(4分)时钟抖动:同一点上相继的时钟沿随时间的变动。
(4分)二、埴空(共40分)1.电感憫合噪声(2分)电容福合噪声(2分)电源地噪声(2分)2.扩散电容(2分)覆盖电容(2分)沟道电容(2分)3.全比例缩小(2分)电压恒定按比例缩小(2分)一般化缩小(2分)4.动态功耗(2分)短路功耗(2分)静态功耗(2分)5.2N (2分)N+1 (2分)N+2 (2分)6.同或F I~.IB^A3(2 分)异或Fl -.45-^5 (2分)7.全定制(2分)半定制(2分)8. a (2 分)三、分析设计(共40分)1.组合逻辑a. r = U*scD;b・若以最小尺寸反相器为参考,在该电路中,串联器件尺寸増大两倍,并联器件尺寸维持不变。
如图所示。
C.输入中最后穏定的信号为关铤信号,保证关键信号路径上的晶体管靠近输岀,可减小延时。
如图所示。
2.时序逻辑a.上升沿触发;工作原理:若理想时钟,当CLK=O时,T1导通,T2截止, 数据D通过T1保存到Ch当CLK=1时,T1截止,T2导通,数据D通过II, T2, 12传输到Q。
b.大于T1的传播延时;4:近似为0; ”切大于II, T2, 13的总传播延时。
3.系统时钟a.优点I H树时钟分布技术,理,想情况下的时钟偏差为零;缺点I易受工艺影响,实际几何形态不重要,电气上的对称更重要。
数电考试题及答案

数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与运算B. 或运算C. 非运算D. 异或运算2. 一个逻辑门的输入端悬空时,相当于输入()。
A. 0B. 1C. 低电平D. 高电平3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 输出与输入之间没有记忆功能D. 输出与输入之间存在时延4. 在数字电路中,一个触发器可以存储()位二进制信息。
A. 1B. 2C. 4D. 85. 一个4位二进制计数器可以计数的最大值是()。
A. 7B. 15C. 16D. 2556. 下列哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路状态B. 具有记忆功能C. 输出与输入之间存在时延D. 输出只依赖于当前输入7. 在数字电路中,一个D触发器的输出Q与输入D的关系是()。
A. Q=DB. Q=非DC. Q=D的非D. Q=非D的非8. 一个3线-8线译码器可以译码的输入信号有()种。
A. 2B. 4C. 8D. 169. 在数字电路中,一个JK触发器可以工作在()状态。
A. 稳定状态B. 振荡状态C. 稳定状态和振荡状态D. 以上都不是10. 一个8位A/D转换器的量化步长是()。
A. 1/8B. 1/16C. 1/256D. 1/512二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的符号是___________。
2. 一个2进制计数器的计数范围是___________。
3. 一个3位二进制数可以表示的最大十进制数是___________。
4. 在数字电路中,逻辑“或”运算的符号是___________。
5. 一个4位二进制数可以表示的最大十进制数是___________。
6. 在数字电路中,逻辑“非”运算的符号是___________。
7. 一个5位二进制数可以表示的最大十进制数是___________。
数电考试题及答案

数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算通常使用哪种逻辑门来实现?A. 非门B. 或门C. 与门D. 异或门答案:C2. 一个触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A3. 下列哪种类型的门电路可以实现逻辑“或非”运算?A. 与门B. 或门C. 非门D. 异或门答案:B4. 在数字电路中,一个D触发器的输出Q在时钟脉冲的上升沿时如何变化?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B5. 一个4位二进制计数器可以计数到的最大数值是多少?A. 15B. 16C. 255D. 256答案:B6. 在数字电路中,逻辑“异或”运算通常使用哪种逻辑门来实现?A. 与门B. 或门C. 异或门D. 与非门答案:C7. 一个JK触发器在J=0,K=1时的输出Q的状态是什么?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B8. 一个3线到8线译码器可以产生多少个不同的输出?A. 3B. 8C. 27D. 64答案:B9. 在数字电路中,一个锁存器和一个触发器的主要区别是什么?A. 锁存器可以同步操作,触发器不能B. 触发器可以同步操作,锁存器不能C. 锁存器和触发器没有区别D. 锁存器和触发器都可以异步操作答案:B10. 一个8位寄存器可以存储的最大数值是多少?A. 255B. 256C. 511D. 512答案:A二、填空题(每空1分,共10分)1. 在数字电路中,逻辑“非”运算通常使用______门来实现。
答案:非2. 一个2位二进制计数器可以计数到的最大数值是______。
答案:33. 如果一个触发器的当前状态是1,并且接收到一个时钟脉冲,那么在没有其他输入的情况下,触发器的下一个状态将是______。
答案:14. 一个4线到16线译码器的输出线数量是______。
答案:165. 在数字电路中,一个D触发器的输出Q在时钟脉冲的下降沿时______。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
,8421BCD 码为 ,十进制数为
。 。 ,反
函数 Z
。
4.指出题 4 图所示各门电路的输出为何种逻辑状态(高电平、低电平或高阻态),其中
G1、G2 为 TTL 门电路,G3、G4 为 CMOS 门电路。
Y1 为
,Y2 为
,Y3 为
,Y4 为
。
G1
VIL
Y1 VCC
≥1
G2
&
1
G3
&
Y3 VIH
广东工业大学试卷用纸,共 5 页,第 页
18. 试用 8×4 位的 ROM 实现下列逻辑函数,要求(1)列出 ROM 的数据表;(2)画出存储矩阵 的点阵图。(8 分)
F1 AC
F2 AB A C BC
F3 ABC A BC BC
F4 B C AB C
19. 8 位 D/A 转换器,当输入数字量只有最高位为 1 时,输出电压为 5V;若输入数字量只有最低位 为 1 时,输出电压为多少伏?若输入为 10001000,输出电压为多少伏?(6 分)
广东工业大学试卷用纸,共 5 页,第 页
A =1 B
Q
1D Q
C1
CP
Q
CP A B D Q0
题 14 图( a )
(b )
15. 试用 2 片同步十进制加法计数器 74160 构成 63 进制计数器。要求两片之间采用并行进位方式
及整体置零法实现,允许附加必要的门电路。画出相应的连线图,标出输入、输出端。74160 的
姓 名:
线
学 号:
订
大学考试试卷
课程名称: 考试时间: 第 21 周
星期四 ( 7 月 14 日 )
题号 一 二 三 四 五 六 七 八 九 十 总分
得分
评分人
一、填空题:(每空 1 分,共 20 分)
1.十进制数(21.25)对应的二进制数为 2.二进制数(1101011)对应的十六进制数为
3.逻辑函数 Z AB BC 的最小项表达式为 Z
16 图(a)所示 。(12 分)
(1)画出计数电路的状态转换图,说明这是几进制计数器;
(2)在题 16 图(b)中画出 Z1、Z2 的输出波形;
74161 的功能表与 74160 相同(见题 15 表),74LS138 的功能表见题 16 表。
题 16 表
74LS138 的功能表
输
入
输
出
S1
S2 S3
G4
&
Y2
Y4
悬空
1
EN
10kΩ
≥1
&
题4图
5.题 5 图所示电路中,当 EN 为高电平时 Y =
平时 Y =
。
A
&
B
≥1
EN
1
TG
&
C
=1
1
TG
,当 EN 为低电
Y
专 业:
装
学 院:
题5图
广东工业大学试卷用纸,共 5 页,第 页
6.根据电路结构形式的不同,可以将触发器分为基本 RS 触发器、
、
和边沿触发器等几种类型。
(2) F2 ABC A CD C D( A B) ,约束条件为 AB CD 0
12. 试用 8 选 1 数据选择器及适当的门电路设计一个四变量奇偶检测器,要求当四个输入变量中有 偶数个 1 时输出为 1,否则输出为 0。(要有设计过程,12 分)
13. 由 4 位加法器 74LS283 组成的
A2 A1 A0
Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7
╳
1
0
╳
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
╳╳╳ ╳╳╳ 000 001 010 011 100 101 110 111
11111111 11111111 01111111 10111111 11011111 11101111 11110111 11111011 11111101 11111110
电路如题 13 图所示,输入为 8421BCD 码。列出真值表,说
74LS283
明输入(DCBA)与 输出(Y3 Y2Y1Y0)之间的关系。
D
B3
C
CO B2
B
B1
(8 分)
A
B0
S3
Y3
A3
S2 A2
Y2
1
A1
S1
Y1
A0
0
S0
Y0
CI
题 13 图
14. 写出题 14 图( a )所示电路的次态函数(即 Q n1 ),并在题 14 图( b )中画出给定信号作用 下 D 和 Q 的电压波形。假定触发器的初始状态为 0。(8 分)
功能表和逻辑符号分别见题 15 表和题 15 图。(8 分)
题 15 表 74160 的功能表
RD LD EP ET CP 工作状态↑
预置数
1
1
1
1
↑
计数
1
1
0
1
保持
1
1
0
保持
ET Q0 Q1 Q2 Q3 Co EP
74160
CP RD D0 D1 D2 D3 LD
题 15 图
16. 由同步 4 位二进制加法计数器 74161、3 线-8 线译码器 74LS138 以及门电路组成的电路如题
广东工业大学试卷用纸,共 5 页,第 页
1
CP
74161
&
LD
ET
Co
EP
Q3
RD
Q2
D3
D2
Q1
D1
D0
Q0
74LS138
Y0
Y1 A2
Y2 A1
Y3 A0
1
Y4
S1
Y5
S2 Y6
S3 Y7
Z1 &
Z2 &
题 16 图(a)
1
2
3
4
5
6
7
8
CP
Z1 Z2
题 16 图(b)
(a)
(b)
题 17 图
7.题 7 图所示电路中,若输入时钟脉冲 CP 的频率为 80kHz,则输出 Z 的频率为
。
1 CP
1J Q C1
1K Q
1J Q
Z
C1
1K Q
题7图
8.常用的两类通过整形产生矩形脉冲的电路为
和
9. 用 2114 芯片(1024×4 位的 ROM)组成 8k×8 位的 ROM 时,需用
字线和位线分别是
。
。 片 2114 芯片,其
10. 一个 8 位 D/A 转换器的最小输出电压增量为 0.02V,则当输入代码为 01001011 时,输出电压 vo
为__________。
二、分析设计题(8 题共 80 分)
11. 将下列逻辑函数化简为最简与或式(方法不限,但要写出化简过程。8 分)
(1) F1 AB A C BC