计算机组成原理期末考试试题
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
一、
二、
三、
四、选择题(每小题2分,共40分)
1.完整的计算机系统应包括。
A.运算器、存储器、控制器
B.外部设备和主机
C.主机和实用程序
D.配套的硬件设备和软件系统
2.下列数中最小的数为______。
A. (101001)2
B. (52)8
C. (101001)BCD
D. (233)16
3.定点16位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是______。
A. -215 ~ +(215 -1) B .-(215 –1)~ +(215 –1)
C. -(215 +1)~ +215
D. -215 ~ +215
4.存储器是计算机系统中的记忆设备,它主要用来______。
A. 存放数据
B. 存放程序
C. 存放数据和程序
D. 存放微程序
5.变址寻址方式中,操作数的有效地址等于______。
A.基值寄存器内容加上形式地址B.堆栈指示器内容加上形式地址C.变址寄存器内容加上形式地址D.程序计数器内容加上形式地址
6.程序控制类指令的功能是_____。
A.进行算术运算和逻辑运算
B.进行主存和CPU之间的数据传送
C.进行CPU和I/O设备之间的数据传送
D改变程序执行的顺序
7.在CPU中跟踪指令后继地址的寄存器是______。
A.主存地址寄存器
B.程序计数器
C.指令寄存器
D.状态条件寄存器
8.信息只用一条传输线,且采用脉冲传送的方式称为______。
A.串行传送
B.并行传送
C.并串型传送
D.分时传送
9.常用的虚拟存储系统由两级存储器组成。
A.主存—辅存B.快存—主存
C.快存—辅存D.通用寄存器—主存
10.某计算机的字长16位,它的存储容量是64KB,若按字编址,那么它的寻址范围是。
A. 64K
B.32K
C. 64KB
D. 32KB
11.下面叙述的概念中是正确的。
A.总线一定要和接口相连B.接口一定要和总线相连
C.通道可以代替接口D.总线始终由CPU控制和管理12.在定点二进制运算器中,减法运算一般通过来实现。
A.原码运算的二进制减法器B.补码运算的二进制减法器
C.补码运算的十进制加法器D.补码运算的二进制加法器13.微程序控制器中,机器指令与微指令的关系是.
A 一段机器指令组成的程序可由一条微指令来执行
B 一条微指令由若干条机器指令组成
C 每一条机器指令由一条微指令来执行
D 每一条机器指令由一段用微指令编成的微程序来解释执行
14. 某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为。
A.8,512 B.512,8 C.18,8 D。19,8
15. 同步控制是______。
A.只适用于CPU控制的方式
B.只适用于外围设备控制的方式
C. 由统一时序信号控制的方式
D.所有指令执行时间都相同的方式16.指令周期是指.
A. CPU从主存取出一条指令的时间。
B. CPU执行一条指令的时间
C. CPU从主存取出一条指令加上执行这条指令的时间
D. 时钟周期时间
17. 不是发生中断请求的条件。
A.一条指令执行结束B.一次I/O操作结束
C.机器内部发生故障D.一次DMA操作结束
18.输入输出指令的功能是
A 进行算术运算和逻辑运算
B 进行主存与CPU之间的数据传送
C 进行CPU与I/O设备之间的数据传送
D 改变程序执行的顺序
19.计算机系统的输入输出接口是 b 之间的交接界面。
A. CPU与存储器
B.主机与外围设备
C.存储器与外围设备
D.CPU与系统总线
20.在采用DMA方式的I/O系统中,其基本思想是在 b 之间建立直接的数据通路。
A .CPU与存储器 B.主机与外围设备
C.外设与外设
D.CPU与主存
四.计算题(共15分)
1、机器数字长8位(含1位符号位),若机器数为81(十六进制),当它分别表示原码、补码、反码时,等价的十进制数分别是多少?(5分)
2、已知X补=00.110110,Y补=-11.010011,求X补- Y补=?并指出是否有溢出,是何种溢出? (5分)
3、欲写入代码为10011100(不连校验位),采用偶校验,写出配校验位后的校验码?(5分)
五、应用题(共25分)
1、某半导体存储器容量为4Kx8b。其中固化区容量为2KB,拟选用EPROM
芯片2716(2Kx8b);工作区2KB,选用RAM芯片2114(1Kx4b)。地址总线A15 - A0(低),双向数据总线D7-D0(低),读、写信号线R/W。请设计并画出该存储器逻辑图,并注明地址分配及片选逻辑式及片选信号极性。