数字电子技术_考试复习选择填空题汇总
《数字电子技术》复习题(含答案)

《数字电子技术》复习题一.单项选择题1.以下逻辑函数等式不成立的是( C )。
A .B A B A A +=+ B. A AB A =+ C. B A B A +=+ D. C A AB C A BC AB +=++2.逻辑电路如下图所示,电路输出端的表达式为( A )。
A .AB Y = B. 0=Y C. 1=Y D. AB Y =3. 能够实现线与功能的门电路是( C )。
A .传输门 B. 三态门 C. OC 门 D. 与非门 4. 下列器件属于组合逻辑电路的是:( D )A :74LS160B :74LS191C :74LS290D :74LS475. 优先编码器74LS148工作时,如果输入是1011101101234567=I I I I I I I I ,则输出012Y Y Y 是( D )。
A :110B :000C :010D :001 6.实现逻辑函数C A C B B A Y ++=的电路:( B )A. 不存在竞争也不存在冒险B. 存在竞争,但不存在冒险C. 存在竞争也存在冒险D. 不存在竞争,存在冒险 7. 只具有“置0”、“置1”功能的触发器是( B ) A :JK B :D C :T D :RS 8.构成十三进制计数器至少需要( C )个触发器。
A :2 B :3 C :4 D :59.集成双向移位寄存器74LS194当( C )实现左移功能。
A :0001=S SB :0101=S SC :1001=S SD :1101=S S10.使逻辑函数Y A BC =+为1的变量取值是( B )。
A. 010 B.011 C.101 D.110 11.输出有高阻状态的是( B )A.与非门B.三态门C.计数器D.555定时器 12.在下列电路中,不属于组合逻辑电路的是( B )。
A .编码器B .JK 触发器C .译码器D .数据选择器 13.下面逻辑等式中,正确的是( C )。
数字电子技术试卷试题答案汇总(完整版)

数字电子技术基础试卷试题答案汇总一、填空题(每空1分,共20分)1、逻辑代数中3种基本运算是 , , 。
2、逻辑代数中三个基本运算规则 , , 。
3、逻辑函数的化简有 , 两种方法。
4、A+B+C= 。
5、TTL 及非门的u I ≤U OFF 时,及非门 ,输出 ,u I ≥U ON 时,及非门 ,输出 。
6、组合逻辑电路没有 功能。
7、竞争冒险的判断方法 , 。
8、触发器它有 稳态。
主从RS 触发器的特性方程 , 主从JK 触发器的特性方程 ,D 触发器的特性方程 。
二、 选择题(每题1分,共10分)1、相同为“0”不同为“1”它的逻辑关系是 ( ) A 、或逻辑 B 、及逻辑 C 、异或逻辑2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A3、 A 、Y=AB B 、Y 处于悬浮状态 C 、Y=B A +4、下列图中的逻辑关系正确的是 ( ) A.Y=B A + B.Y=B A + C.Y=AB5、下列说法正确的是 ( ) A 、主从JK 触发器没有空翻现象 B 、JK 之间有约束 C 、主从JK 触发器的特性方程是CP 上升沿有效。
6、下列说法正确的是 ( )A 、同步触发器没有空翻现象B 、同步触发器能用于组成计数器、移位寄存器。
C 、同步触发器不能用于组成计数器、移位寄存器。
7、下列说法是正确的是 ( )A 、异步计数器的计数脉冲只加到部分触发器上B 、异步计数器的计数脉冲同时加到所有触发器上 C 、异步计数器不需要计数脉冲的控制8、下列说法是正确的是 ( )A 、施密特触发器的回差电压ΔU=U T+-U T-B 、施密特触发器的回差电压越大,电路的抗干扰能力越弱 C 、施密特触发器的回差电压越小,电路的抗干扰能力越强9、下列说法正确的是()A、多谐振荡器有两个稳态B、多谐振荡器有一个稳态和一个暂稳态C、多谐振荡器有两个暂稳态10、下列说法正确的是()A、555定时器在工作时清零端应接高电平B、555定时器在工作时清零端应接低电平C、555定时器没有清零端三、判断题(每题1分,共10分)1、A+AB=A+B ()2、当输入9个信号时,需要3位的二进制代码输出。
数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,下列哪个器件不是基本逻辑门?A. 与门B. 或门C. 非门D. 三极管答案:D2. 二进制数1011转换为十进制数是多少?A. 8B. 9C. 11D. 13答案:C3. 触发器的输出状态由什么决定?A. 输入信号B. 时钟信号C. 触发器的当前状态D. 以上都是答案:D4. 下列哪个不是数字电路的优点?A. 高抗干扰性B. 易于集成C. 功耗大D. 逻辑功能明确答案:C5. 在数字电路中,一个D触发器有几个输入端?A. 1B. 2C. 3D. 4答案:B6. 异步计数器和同步计数器的主要区别是什么?A. 异步计数器的输出端数量不同B. 异步计数器的触发器时钟信号不同C. 异步计数器的触发器时钟信号相同D. 异步计数器的触发器时钟信号不同答案:D7. 下列哪个不是数字电路中的存储元件?A. 触发器B. 寄存器C. 计数器D. 门电路答案:D8. 在数字电路中,一个四位二进制计数器可以产生多少个不同的状态?A. 8B. 16C. 32D. 64答案:B9. 逻辑门电路中的输入信号和输出信号之间的关系是什么?A. 线性关系B. 非线性关系C. 指数关系D. 逻辑关系答案:D10. 一个简单的RS触发器由几个基本逻辑门构成?A. 1B. 2C. 3D. 4答案:B二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“0”通常表示为电压______,逻辑“1”通常表示为电压______。
答案:低电平,高电平2. 一个完整的触发器由两个______门和一个______门构成。
答案:与非,或非3. 在数字电路中,一个______触发器可以存储1位二进制信息。
答案:D4. 一个8位二进制寄存器可以存储的最大十进制数是______。
答案:2555. 在数字电路中,一个计数器的进位输出通常是由______触发器的输出端提供的。
答案:最高位6. 一个简单的二进制计数器,其计数过程是从0开始,计数到______后回到0。
数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。
A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。
A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。
A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。
A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。
A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。
A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。
答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。
答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。
数字电子技术-复习选择填空题汇总(精简)

一、选择题:1、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器2、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器3、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器4、编码器(A)优先编码功能,因而(C)多个输入端同时为1。
A、有B、无C、允许D、不允许5、(D)触发器可以构成移位寄存器。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器6、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器7、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10008、在图所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○49、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器10、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定11、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门12、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器13、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大14、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○415.在何种输入情况下,“与非”运算的结果是逻辑0。
数字电子技术考试题及答案

数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。
大学数字电子技术试题答案
大学数字电子技术试题答案一、选择题1. 数字电路中,逻辑变量“1”通常代表什么含义?A. 低电平B. 高电平C. 地线D. 电源线答案:B. 高电平2. 在二进制数系统中,最小的非零数是几?A. 0B. 1C. 2D. 4答案:B. 13. 触发器的主要用途是什么?A. 计数B. 存储C. 放大D. 滤波答案:B. 存储4. 以下哪种逻辑门可以实现两个输入的异或功能?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:D. 异或门(XOR)5. 在数字电路中,一个4位二进制计数器的最大计数值是多少?A. 8B. 16C. 32D. 64答案:C. 32二、填空题1. 在数字电子技术中,__________是一种能够存储一位二进制信息的基本单元电路。
答案:触发器2. 二进制数1011转换为十进制数是__________。
答案:113. 逻辑门电路中的“与非”门是将输入的逻辑与结果再取__________。
答案:非4. 在数字电路设计中,__________是一种常用的简化和优化逻辑表达式的方法。
答案:卡诺图5. 一个3线到8线译码器的输出是__________。
答案:8三、简答题1. 请简述数字电路与模拟电路的区别。
答:数字电路处理的是离散的信号,通常只有高电平或低电平两种状态,而模拟电路处理的是连续变化的信号。
数字电路具有更强的抗干扰能力,易于实现大规模集成,而模拟电路则在处理连续信号如声音和光线等方面更为有效。
2. 什么是组合逻辑和时序逻辑?请举例说明。
答:组合逻辑是指其输出仅取决于当前输入状态的逻辑电路,不包含存储元件,如加法器和编码器。
时序逻辑则包含存储元件(如触发器),其输出不仅取决于当前的输入状态,还与历史状态有关,如计数器和寄存器。
3. 什么是同步计数器和异步计数器?答:同步计数器是指所有的触发器都在同一个时钟脉冲下进行状态转换的计数器,而异步计数器中,触发器的状态转换不是同时发生的,它们之间存在一定的时序差异。
数字电子技术复习题及答案
数字电子技术复习题及答案一、填空题1、(238)10=( 11101110 )2 =( EE )16。
(110110.01)2=( 36.4 )16=( 54.25 )10。
2、德•摩根定理表示为 B A +=( B A ⋅ ) , B A ⋅=( B A + )。
3、数字信号只有( 两 )种取值,分别表示为( 0 )和( 1 )。
4、异或门电路的表达式是( B A B A B A +=⊕ );同或门的表达式是( B A AB B A ⋅+=⊙ ) 。
5、组成逻辑函数的基本单元是( 最小项 )。
6、与最小项C AB 相邻的最小项有( C B A )、( C B A ⋅ ) 和 ( ABC ) 。
7、基本逻辑门有( 与门 )、( 或门 )和( 非门 )三种。
复合门有( 与非门 )、( 或非门 )、( 与或非门 )和( 异或门 )等。
8、9、 10、最简与或式的定义是乘积项的( 个数最少 ),每个乘积项中相乘的( 变量个数也最少)的与或表达式。
11、在正逻辑的约定下,“1”表示( 高电平 ),“0”表示( 低电平 )。
在负逻辑的约定下,“1”表示( 低电平 ),“0”表示( 高电平 )。
12、一般TTL 门电路输出端( 不能 )直接相连,实现线与。
(填写“能”或“不能”) 13、三态门的三种可能的输出状态是( 高电平 )、( 低电平 )和( 高阻态 )。
14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。
15、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC 门),能实现总线连接方式的的门为(三态门)。
16、T TL 与非门的多余输入端不能接( 低 )电平。
17、 18、真值表是将输入逻辑变量的( 所有可能取值 )与相应的( 输出变量函数值 )排列在一起而组成的表格。
19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。
数字电子技术考试题及答案A卷
数字电子技术考试题及答案A卷一、单项选择题(每题2分,共20分)1. 在数字电路中,逻辑“0”通常表示为:A. 高电平B. 低电平C. 悬空D. 脉冲答案:B2. 以下哪个不是组合逻辑电路的特点?A. 输出仅取决于当前输入B. 输出与输入之间存在时延C. 输出与输入之间没有记忆功能D. 输出与输入之间存在记忆功能答案:D3. 触发器的类型不包括以下哪种?A. RS触发器B. JK触发器C. D触发器D. 计数器答案:D4. 一个4位二进制计数器最多可以计数到:A. 8B. 16C. 32D. 645. 以下哪个不是数字电路中的逻辑门?A. 与门B. 或门C. 非门D. 放大门答案:D6. 一个3线-8线译码器可以译码多少种不同的输入?A. 3B. 6C. 8D. 24答案:C7. 以下哪种电路可以实现数据的存储功能?A. 计数器B. 编码器C. 寄存器D. 译码器答案:C8. 在数字电路中,一个D触发器的输出Q与输入D的关系是:A. Q = DB. Q = ¬ DC. Q = D'D. Q = ¬D'答案:A9. 以下哪种逻辑门可以实现异或(XOR)功能?B. 或门C. 非门D. 异或门答案:D10. 一个完整的二进制加法器至少需要几个输入?A. 1B. 2C. 3D. 4答案:C二、填空题(每题2分,共20分)1. 在数字电路中,一个______位二进制数可以表示的最大值是2^n - 1。
答案:n2. 一个4位二进制计数器的计数范围是从______到______。
答案:0,153. 在数字电路中,逻辑“1”通常表示为______电平。
答案:高4. 一个3线-8线译码器的输出是______个低电平,其余为高电平。
答案:15. 一个D触发器的输出Q在时钟脉冲的______沿触发时,会更新其状态。
答案:上升/下降(根据触发器类型而定)6. 一个JK触发器在J=0,K=0时,其状态保持______。
《数字电子技术》复习题
《数字电子技术》复习题(一)一、填空题1.数制转换:( 143 )10= ( )2 = ( )8。
2.按逻辑功能的不同特点,数字电路可分为 和 两大类。
3.8线-3线编码器是由 位二进制数表示 个信号的编码电路。
4.同步D 触发器的特性方程为 。
5.时序逻辑电路的逻辑功能可以用 、 和 等方程式表示。
二、单项选择题1.(33)10转化为二进制是( )2。
(A) 100001 ; (B ) 10001 ; (C ) 100010 ; (D) 1000001 2.下列各式中,为四变量A 、B 、C 、D 最小项的是: .(A ) ABCD ; (B ) AB (C+D) ; (C) A +B+C+D ; (D) A+B+C+D 3.8421 BCD 码译码器的数据输入线与译码输出线的组合是 。
(A ) 4﹕6 ; (B) 1﹕10 ; (C) 4﹕10 ; (D ) 2﹕4 4.四个逻辑变量的取值组合共有 。
(A ) 8 ; (B) 16 ; (C ) 4 ; (D) 155.已知逻辑函数B A B A Y +=,函数值为1的A ,B 取值组合是: 。
(A ) 00,11 ; (B) 01,00 ; (C) 01,10 ; (D) 01,11 6.组合逻辑电路通常由 组合而成.(A) 门电路 ; (B ) 触发器 ; (C ) 计数器 ; (D ) 存储电路 7.若在编码器中有50个编码对象,则其输出二进制代码位数应为 位. (A ) 5 ; (B ) 6 ; (C ) 10 ; (D ) 508.8线—3线优先编码器的输入为70I I -,当优先级别最高的7I 有效时,其输出012Y Y Y 的值是 。
(A) 111 ; (B ) 010 ; (C ) 000 ; (D) 101 9.十六路数据选择器的地址输入(选择控制)端有 个. (A) 16 ; (B ) 2 ; (C ) 4 ; (D) 8 10.JK 触发器在CP 作用下,若状态必须发生翻转,则应使 。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电子技术试卷一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。
A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C ) A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。
B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为--------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 A 。
A.11001B.0010 0101C.100101D.100012. 当逻辑函数有n个变量时,共有 D 个变量取值组合?A. nB. 2nC. n2D. 2n3.在何种输入情况下,“与非”运算的结果是逻辑0。
DA.全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是14.存储8位二进制信息要D个触发器。
A.2B.3C.4D.85.欲使J K触发器按Q n+1=Q n工作,可使J K触发器的输入端A。
A.J=K=1 B.J=0,K=1 C.J=0,K=0 D.J=1,K=06.多谐振荡器可产生B。
A.正弦波B.矩形脉冲C.三角波D.锯齿波7.在下列逻辑电路中,不是组合逻辑电路的是A。
A.译码器B.编码器C.全加器D.寄存器8.八路数据分配器,其地址输入端有B个。
A.2B.3C.4D.89.8位移位寄存器,串行输入时经D个脉冲后,8位数码全部移入寄存器中。
A.1B.2C.4D.810.一个无符号8位数字量输入的DAC,其分辨率为 D 位。
A.1B.3C.4D.8D 组:1、下列四个数中,最大的数是( B )A 、(AF )16B 、(001010000010)8421BCDC 、(10100000)2D 、(198)102、下列关于异或运算的式子中,不正确的是( B ) A 、A ⊕A=0 B 、1=⊕A AC 、A ⊕0=AD 、A ⊕1=A 3、下列门电路属于双极型的是( A )A 、OC 门B 、PMOSC 、NMOSD 、CMOS4、对于钟控RS 触发器,若要求其输出“0”状态不变,则输入的RS 信号应为( A )A 、RS=X0B 、RS=0XC 、RS=X1D 、RS=1X5、如图所示的电路,输出F 的状态是( D )A 、AB 、AC 、1D 、0 6、AB+A 在四变量卡诺图中有( B )个小格是“1”。
A 、13B 、12C 、6D 、5 7、二输入与非门当输入变化为( A )时,输出可能有竞争冒险。
A. 01→10 B. 00→10 C. 10→11 D. 11→018、N 个触发器可以构成能寄存( B )位二进制数码的寄存器。
A.N -1B.NC.N +1D.2N 9、以下各电路中,( B )可以产生脉冲定时。
A. 多谐振荡器B.单稳态触发器C.施密特触发器D.石英晶体多谐振荡器10、输入至少( B )位数字量的D/A 转换器分辨率可达千分之一。
A. 9 B. 10 C. 11 D. 12二、 判断题:A 组:1、MP 3音乐播放器含有D/A 转换器,因为要将存储器中的数字信号转换成优美动听的模拟信号——音乐。
( √ )2、真值表、函数式、逻辑图、卡诺图和时序图,它们各具有特点又相互关联。
( √ )3、有冒险必然存在竞争,有竞争就一定引起冒险。
( × )4、时序逻辑电路的特点是:电路任一时刻的输出状态与同一时刻的输入信号有关,与原有状态没有任何的联系( × )5、(电子专业作)FPGA 是现场可编程门阵列,属于低密度可编程器件。
( × )B 组:1、时序电路无记忆功能,组合逻辑电路有记忆功能。
--------------------------------------( × )2、在普通编码器中,任何时刻都只允许输入二个编码信号,否则输出将发生混乱。
( × )3、基本的RS 触发器是由二个与非门组成。
----------------------------------------------------( √ )4、A/D 转换器是将数字量转换为模拟量。
-----------------------------------------------------( × )5、逻辑电路如下图所示,只有当A=0,B=0时Y=0才成立。
----------------------------( √ )C 组:1.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。
( × )2.三态门的三种状态分别为:高电平、低电平、不高不低的电压。
( × )3.D 触发器的特性方程为Q n +1=D ,与Q n 无关,所以它没有记忆功能。
(× )4.编码与译码是互逆的过程。
( √ )5.同步时序电路具有统一的时钟CP 控制。
( √ )D 组:1、时序逻辑电路在某一时刻的输出状态与该时刻之前的输入信号无关。
( × )2、D 触发器的特性方程为Q n +1=D ,与Q n 无关,所以它没有记忆功能。
( × )3、用数据选择器可实现时序逻辑电路。
( × )4、16位输入的二进制编码器,其输出端有4位。
(√)5、时序电路不含有记忆功能的器件。
( × )三、 填空题:A 组:1、数字电路按照是否有记忆功能通常可分为两类: 组合逻辑电路、 时序逻辑电路 。
2、 三态门的三种状态是指___0____、___1___、____高阻___。
3、实现A/D 转换的四个主要步骤是___采样___、___保持__、___量化__、___编码____。
4、将十进制转换为二进制数、八进制数、十六进制数:(25.6875D )=( B )=( O )5、寄存器分为____基本寄存器___________和_______移位寄存器_______两种。
6、半导体数码显示器的内部接法有两种形式:共 阳极 接法和共 阴极 接法。
____与门__________8、已知L=A C +B C ,则L 的反函数为F =_______。
9、S =R =0,则触发状态应基本RS 触发器,若现态为1,为____1___。
10、(电子专业选作)ROM 的存储容量为1K ×8,则地址码为__10____位,数据线为_____8______位。
B 组:1、请将下列各数按从大到小的顺序依次排列:(246)8;(165)10;(10100111)2;(A4)16 (10100111)2> (246)8> (165)10 > (A4)16 2、逻辑函数有三种表达式: 逻辑表达式 、 真值表 、 卡诺图 。
3、TTL 逻辑门电路的典型高电平值是 3.6 V ,典型低电平值是 0.3 V 。
4、数据选择器是一种 多个 输入 单个 输出的中等规模器件。
5、OC 门能实现“ 线与 ”逻辑运算的电路连接,采用总线结构,分时传输数据时,应选用 三态门 。
6、逻辑表达式为____B A C A BC F ++= ,它存在 0 冒险。
7、时序逻辑电路在某一时刻的状态不仅取决于 这一时刻 的输入状态,还与电路 过去的 状态有关。