一种基于ALU单元的改进的三模冗余结构设计
基于FPGA动态可重构计算机的三模冗余改进法

An Improved Triple Module Redundancy Method for Dynamic Reconfigurable Computers Based on
FPGA
作者: 谢燕[1];张超洋[2,3];周启忠[1];成奎[1]
作者机构: [1]宜宾学院中德工程学院,四川宜宾644007;[2]宜宾学院物理与电子工程学院,四川宜宾644007;[3]四川轻化工大学自动化与信息工程学院,四川宜宾644000
出版物刊名: 宜宾学院学报
页码: 6-9页
年卷期: 2019年 第12期
主题词: 三模冗余;可编程逻辑门列;故障冗余;重新配置控制器;表决电路
摘要:为了提高动态可重构计算机自身的抗干扰能力,提出一种基于FPGA的动态可重构计算机的三模冗余改进法.采用三模块比较的容错模式,通过对三模冗余的多数表决电路进行检测和动态重构提升整个系统的容错能力,从而降低系统因表决电路故障而产生的错误.经Virtex-4 FPGA 的片上PowerPC处理器对该方法进行系统验证,证明此方法的有效性和正确性.。
一种基于三模冗余的星载综合电子系统的制作方法

一种基于三模冗余的星载综合电子系统的制作方法专利名称:一种基于三模冗余的星载综合电子系统的制作方法技术领域:本发明涉及皮卫星的综合电子系统,尤其涉及皮卫星的数据处理和数据存储的综合电子系统。
背景技术:皮卫星是指重量为公斤级的微小卫星。
与大卫星相比,它有成本低廉、制造和发射周期短、应急反应快的优势。
综合电子系统是皮卫星的数据和指令枢纽,主要承担皮卫星的数据处理、数据存储、数据传输及指令收发和响应等重要任务,是皮卫星的重要组成部分,它的性能与可靠性很大程度上代表了整个皮卫星的性能与可靠性。
公开号为102624439A的发明专利申请公开了一种多功能的皮卫星的集成检测设备,包括无线通信链路模块、有线综合测试模块、温度采集控制模块、太阳能电池模拟器接口模块、控制模块、数据发送接收模块和PC控制台,其中,所述无线通信链路模块、有线综合测试模块、温度采集控制模块、太阳能电池模拟器接口模块的输入端皆与控制模块的输出端连接,所述控制模块的输入端与所述数据发送接收模块的输出端连接,所述数据发送接收模块的输入端与PC控制台的输出端连接;所述无线通信链路模块包括下行链路单元和上行链路单元,所述下行链路单元用于接收皮卫星下行射频信号并将其解调为数字基频信号并输出到控制模块;所述上行链路单元将数字基频信号调制到上行射频信号并通过天线输出到皮卫星;所述有线综合测试模块包括第一 UART虚拟主机、电平转换芯片和标准串口;所述有线综合测试模块用于将控制模块发送的指令和数据通过标准串口输出到皮卫星综合测试接口,并将皮卫星返回的数据通过标准串口接收;所述温度采集控制模块包括温度采集单元和温度控制执行单元,所述温度采集单元采集温度数据,所述的控制模块通过IIC总线读取温度传感器中的温度数据;所述温度控制执行单元包括加热驱动器和加热片,加热驱动器根据控制模块的控制信号来决定加热片的开和关从而实现对卫星表面温度的控制;所述太阳能电池模拟器接口模块包括第二 UART虚拟主机、电平转换芯片、标准串口;所述太阳能电池模拟器接口模块用于将控制模块发送的指令和数据通过标准串口输出到太阳能电池模拟器,并将太阳能电池模拟器返回的电流、电压数据通过标准串口接收;所述控制模块包括数字信号处理器、SDRAM和FLASH ;其中FLASH是数字信号处理器代码的存储空间,SDRAM是数字信号处理器运行过程中数据、代码的暂存空间;数字信号处理器负责接收从数据发送接收模块来的指令与数据并进行解析,进而向无线通信链路模块、有线综合测试模块、太阳能电池模拟器接口模块发送指令并接收这些模块返回的数据转发至数据发送接收模块;数字信号处理器同时负责分析从温度采集控制模块采集来的温度数据并不断发出控制信号;所述数据发送接收模块包括USB 数据通路单元和以太网数据通路单元;所述USB数据通路单元负责将数据在PC 控制台与控制模块之间进行转发;所述以太网数据通路单元负责将数据在PC控制台与控制模块之间以以太网协议进行转发;所述PC控制台用于接收所述数据发送接收模块发送的数据,进行皮卫星的下传数据解析,以及对来自所述温度采集控制模块、太阳能电池模拟器接口模块的数据进行处理;同时发送指令到所述数据发送接收模块,控制集成检测设备完成皮卫星数据上传,控制温度采集控制模块、太阳能电池模拟器接口模块进行工作。
基于FPGA的三模冗余UART电路设计

基于FPGA的三模冗余UART电路设计
韩月涛;潘伟萍;杨帆;崔嵬
【期刊名称】《电子测量技术》
【年(卷),期】2011(34)3
【摘要】针对在星载复杂空间环境下UART(universal asynchronous receiver/transmitter)电路有可能发生单粒子翻转导致通信失效的问题,研究了基于反熔丝型FPGA的三模冗余UART电路设计方法。
根据UART异步串行收发电路的功能特点,提出了采用反熔丝型的FPGA,将电路的核心功能嵌入到FPGA内部,用硬件描述语言VHDL开发各个模块,对UART异步串口收发电路的关键部分进行了三模冗余设计,提高了系统的可靠性。
进一步,给出了异步串行该收发电路的工作原理、实现框图、资源分析,仿真结果验证了该方法的有效性。
此设计方法已经成功应用于某系统中,试验证明该UART电路设计占用资源少、工作稳定可靠。
【总页数】5页(P57-61)
【关键词】三模冗余;反熔丝;通用异步串行通信(UART);现场可编程门阵列(FPGA)【作者】韩月涛;潘伟萍;杨帆;崔嵬
【作者单位】北京理工大学信息与电子学院
【正文语种】中文
【中图分类】TN713
【相关文献】
1.基于CPLD/FPGA的串行异步通信(UART)接口电路设计 [J], 储海燕
2.基于FPGA的UART通信接口电路设计 [J], 张蕾
3.基于FPGA的UART电路设计与实现 [J], 黄毓芯
4.基于FPGA的简化UART电路设计 [J], 杨夏;王平;张军
5.一种基于FPGA的UART电路设计 [J], 郑争兵
因版权原因,仅展示原文概要,查看原文内容请购买。
一种基于三模冗余的程序在轨加载刷新方法[发明专利]
![一种基于三模冗余的程序在轨加载刷新方法[发明专利]](https://img.taocdn.com/s3/m/c8e0b303172ded630a1cb60a.png)
专利名称:一种基于三模冗余的程序在轨加载刷新方法专利类型:发明专利
发明人:姚建冲,陈伟波,缪晓红,李奇奋
申请号:CN201911269700.X
申请日:20191211
公开号:CN111176908A
公开日:
20200519
专利内容由知识产权出版社提供
摘要:本发明涉及卫星载荷技术领域,特别涉及一种基于三模冗余的程序在轨加载刷新方法。
该方法显著提高了空间载荷在轨运行的可靠性,很大程度上避免了由于空间单粒子现象等造成的单比特翻转现象,提高了基于SRAM型FPGA+DSP架构的空间载荷在轨运行的连续可靠性。
该方法实现简单,可以在耗费较少资源的条件下,满足到空间载荷数字电路部分长时间在轨连续运行的可靠性需求。
申请人:北京遥测技术研究所,航天长征火箭技术有限公司
地址:100076 北京市丰台区北京市9200信箱74分箱
国籍:CN
代理机构:中国航天科技专利中心
代理人:张丽娜
更多信息请下载全文后查看。
一种8位单片机中ALU的改进设计

选择控制输出电路是组合电路, 控制结果输 出。带进位左移、带进位右移、高低字节交换三条指 令的操作, 先按 MOVE 类指令将 PP 通过运算体送 到 结 果 存 储 电 路 , 再 根 据 各 自 的 使 能 信 号 RLF、 RRF、SWAPF( 三者只能有一个为高电平) , 在 S3 节 拍输出正确的结果。如果 RLF、RRF、SWAPF 均为低 电 平 , 则 它 们 的 或 非 信 号 ETMP 为 高 , 输 出 其 他 指 令的运算结果。运算结果最终可能要送到 RAM, 但 也可能要送到累加器 ACC 中, 这要根据累加器输入 使能信号 UtA 来决定。
UtA 为高电平时, 累加寄存器 ACC 输入端的与 门被打开。结果先 U 经过与门, 在经过 2 选 1MUX 送到 ACC。该 MUX 由中断返回信号 RETFIE 控制, 在 RETFIE 为高电平时, 选择另一输入: 累加器堆栈 ACCSTK。 堆 栈 电 路 在 指 令 读 取 信 号 MC0 为 高 电 平, 且中断信号 IEXE 为高电平时, 在 S1 节 拍 将 ACC 值读入。ACC 的输出除送到堆栈外, 还要送到 第二操作数产生电路。
控制类指令在 ALU 中并没有新的实质性操作。 CLRB、MC0 等信号变为低电平, 从而在下一个机器 周期, ALU 空跑或重复刚才的操作以保持输出数值 不变即可。
4 方案对比 传统的 PIC 系列 RISC 微控制器的两级流水线
是这样定义的: 第一级, 取指, 第二级, 在指令译码
器中编译出指令, 在 ALU 中进行相应的运算, 最后 将运算结果写入数据存储器或累加寄存器 ACC, 具 体操作见表 2。
基于三模冗余架构的航天器fpga可靠性设计

犛狆犪犮犲犮狉犪犳狋犉犘犌犃 犚犲犾犻犪犫犻犾犻狋狔犇犲狊犻犵狀犅犪狊犲犱狅狀犜犺狉犲犲-犕狅犱犲 犚犲犱狌狀犱犪狀狋犃狉犮犺犻狋犲犮狋狌狉犲
YangLiang1,LiQi2
(1.ShandongInstituteofSpaceElectronicTechnology,Yantai 264000,China; 2.NavalAviation University,Yantai 264000,China)
犓犲狔狑狅狉犱狊:three-moderedundantarchitecture;spacecraftFPGA;topology;communicationserialport;cachequeue
0 引 言
FPGA 是 PAL、GAL 等一系列 可 编 程 器 件 结 构 的 升 级 发展产物,作为集成电路中重要的半定制电路实体,不仅 弥补了定制电路存在的固化传输误差,也解决了可编程器 件门电路 受 限 的 物 理 问 题。 与 传 统 航 天 器 芯 片 结 构 相 比, FPGA 组织不局 限 于 单 纯 的 定 点 式 连 接, 而 是 可 以 根 据 相 关硬件结 构 的 运 转 方 式, 调 节 核 心 主 机 的 响 应 连 接 状 态。 从器件处理 的 角 度 来 看,FPGA 结 构 不 仅 包 含 独 立 的 半 定 制航天器集成电路,也可按照相关内嵌单元及输出组织的 连接需求,布 置 航 天 器 件 所 需 的 节 点 应 用 条 件 。 [1] 而 从 全 局性的角度来看, 航 天 器 FPGA 内 部 包 含 大 量 的 优 化 连 接 芯片,可在调节整体组织结构接入状态的同时,屏蔽由不 相关器件传输而来的电量信号,进而简化芯片构造的稳定 性指标。
一种带自刷新功能的三模冗余触发器设计
集成 的 晶体 管密度提 高 , 随着 工作频率 的不断 增加以 及 工作 电压 的降低 , 数字 电路 中的单粒 子效应 影响越
来越严重『 l 。当宇 宙射线或其 他带电粒子射入器件的
( C h i n a E l e c t r o n i c s T e c h n o l o g y Gr o u p C o r p o r  ̄i o n No . 5 8 R e s e a r c h I n s t i t u t e , Wu x i 2 1 4 0 7 2, C h i n a )
De s i g n o f Tr i pl e Mo d ul a r Re d u nda n c y Fl i p- Fl o p wi t h S e l f - Re f r e s h Fun c t i o n
C AO L i a n g , WAN G We n , F E N G Qi n g
Ke y wo r d s :Si n g l e - - Ev e n t Up s e t ; r a d i a t i o n h a r d n e s s ; li f p - lo f p; Tr i p l e Mo d u l a r Re d u n d a n c y
加固, 针 对带有 存储 结构 的单 元如 触发 器等 , 较为 常 见 的加 固设计方 法 为三模 冗余嘲 , 采 用 三个相 同模块 同时执行 相 同的操作 , 三 路信号 通 过表决 , 以少数 服 从 多数 的原则作 为输 出 , 只要 不 出现两个 模块 同时 发 生S E U, 就可以屏蔽掉错误 , 保证最终输 出的正确性 。 传统 的三 模 冗余设 计 虽然通 过表决 屏 蔽 了错误 输 出, 但是 发生错误 的模块 中的错误 数据在 下个时钟 周期到来 前依然存在 。在特殊 的应用环境 下 , 如时钟
一种基于三模冗余的智能复合传感器设计
一种基于三模冗余的智能复合传感器设计雷志东;张晓林【期刊名称】《现代电子技术》【年(卷),期】2014(000)003【摘要】提出了一种基于三模冗余的智能复合传感器的设计方法,能对环境温度、相对湿度与绝对压力进行测量。
为了提高测量的精度,延长产品的寿命,传感器采集的环境参量均从3个敏感元件获得,并通过智能处理器对其进行智能判读,剔除误差较大或错误的数据,实现三模冗余,使得即使有一个敏感元件失效,所设计的传感器依然能正常工作并且能上报故障状态,极大地提高了传感器的可靠性与使用寿命。
经过试验,设计的传感器在-40~85℃的环境中,温度采集精度优于0.5℃,相对湿度采集精度优于3%,绝对压力采集精度优于0.1 kPa。
该型复合传感器现已完成样机试制,具有重要工程应用价值。
%A design method of intelligent composite sensor based on triple modular redundancy is proposed,which can mea-sure environmental temperature,relative humidity and absolute pressure. In order to improve the measuring accuracy and extend the product life,the environment parameters are all obtained from three sensitive elements. An intelligent interpretation method is also presented to eliminate error or incorrect data,to realize triple module redundancy,so that even one sensitive component is broken,the sensor can still work normally and the fault state can be reported. Consequently,the reliability and service life of the sensor is greatly improved. Through testing,the designed sensor can work intemperature environment of -40~85 ℃,and the te mperature acquisition accuracy is better than 0.5 ℃,the relative humidity accuracy is better than 3%,and the absolute pressure accuracy is better than 0.1 kPa. The compound sensor has been manufactured,which has important application value in the engineering field.【总页数】4页(P80-83)【作者】雷志东;张晓林【作者单位】北京航空航天大学电子信息工程学院,北京 100191; 海军装备部天津局,天津 300061;北京航空航天大学电子信息工程学院,北京 100191【正文语种】中文【中图分类】TN710-34【相关文献】1.一种基于ALU单元的改进的三模冗余结构设计 [J], 尹立群;袁国顺2.基于MEMS技术的复合型智能传感器设计 [J], 曲国福;刘宏昭3.一种基于IEEE1451的网络化智能传感器设计 [J], 尹宝军;叶湘滨4.一种基于三模冗余令牌的自恢复控制器 [J], 孙科;梁华国;黄正峰;王伟5.一种基于CAN总线的智能湿度传感器设计 [J], 梁绒香因版权原因,仅展示原文概要,查看原文内容请购买。
基于三模冗余结构的自刷新寄存器设计
基于三模冗余结构的自刷新寄存器设计陈钟鹏;邹巧云;施斌友;万书芹【期刊名称】《电子与封装》【年(卷),期】2014(000)009【摘要】设计了一种带自刷新功能的寄存器,该寄存器采用两级数据锁存结构,在第二级锁存结构中设计了一个选择电路。
该选择电路采用三选二机制,用于三模冗余结构中取代常用寄存器,选择数据来自三模冗余结构的三路输出。
有两路值相同,输出结果为该值,用于修正寄存器的输出值。
在0.13μm工艺条件下用此结构设计的寄存器,面积为32.4μm×8.4μm,动态功耗0.072μW·MHz-1,建立时间0.1 ns,保持时间0.08 ns。
该结构用于三模冗余结构中,可有效防止单粒子翻转效应(Single Event Upset, SEU)的发生。
测试结果表明采用该结构的寄存器组成的存储单元三模冗余加固结构,在时钟频率1 GHz时,单粒子翻转错误率小于10-5。
%Designed a self-relfesh lfip-lfop which structure has two data latches and a voter circuit is added to the second stage latch. The function of the voter is to output the logic value that corresponds to at least two of its inputs. The new lfip-lfop can be used to the circuit of triple module redundancy to instead of normal lfip-lfop. It fabricated in 0.13μm standard CMOS process occupies a die area of 32.4μm×8.4μm, the dynamic power consumption wa s 0.072μW·MHz-1, the setup time is 0.1 ns, and the hold time is 0.08 ns. This structure was applied to Triple Module Redundancy can efifciently prevent Single Event Upset, and Experiment results show that Single-Event Effect Error rate lower than 10-5.【总页数】4页(P21-24)【作者】陈钟鹏;邹巧云;施斌友;万书芹【作者单位】中国电子科技集团公司第58研究所,江苏无锡214035;中国电子科技集团公司第58研究所,江苏无锡214035;中国电子科技集团公司第58研究所,江苏无锡214035;中国电子科技集团公司第58研究所,江苏无锡214035【正文语种】中文【中图分类】TN386【相关文献】1.一种带自刷新功能的三模冗余触发器设计 [J], 曹靓;王文;封晴2.一种基于ALU单元的改进的三模冗余结构设计 [J], 尹立群;袁国顺3.基于异步电路技术改进三模冗余结构 [J], 龚锐;陈微;刘芳;戴葵;王志英4.基于三模冗余结构的列车监控记录系统 [J], 王鸿欣;崔光照;杨扬5.一种抗单粒子瞬态辐射效应的自刷新三模冗余触发器 [J], 曹靓;田海燕;王栋因版权原因,仅展示原文概要,查看原文内容请购买。
基于异步电路技术改进三模冗余结构
基于异步电路技术改进三模冗余结构龚锐;陈微;刘芳;戴葵;王志英【期刊名称】《计算机研究与发展》【年(卷),期】2006(043)0z2【摘要】在借鉴异步电路技术的基础上,对传统三模冗余(TMR)结构进行了改进,提出了基于异步C单元的双模冗余(DMR)结构和基于DCTREG的时空三模冗余(TSTMR-D)结构. DMR结构每位只需两个冗余单元,并采用异步C单元对冗余单元的输出进行同步. TSTMR-D结构采用解同步电路中显式分离主从锁存器的结构,可以广泛用于各种流水线.在SMIC 0.35μm工艺下分别以DMR,TMR和TSTMR-D 结构实现了3个容错8051内核.错误注入实验结果表明,与TMR结构相比,DMR结构可以减小芯片面积,提高芯片性能,同时具有容时序逻辑SEU的特性. TSTMR-D 结构在恰当的面积和延迟开销下,可以对各种类型的电路结构进行全面的SEU和SET防护.【总页数】5页(P23-27)【作者】龚锐;陈微;刘芳;戴葵;王志英【作者单位】国防科学技术大学计算机学院,长沙,410073;国防科学技术大学计算机学院,长沙,410073;国防科学技术大学计算机学院,长沙,410073;国防科学技术大学计算机学院,长沙,410073;国防科学技术大学计算机学院,长沙,410073【正文语种】中文【中图分类】TP302.8【相关文献】1.基于三模冗余结构的自刷新寄存器设计 [J], 陈钟鹏;邹巧云;施斌友;万书芹2.基于三模冗余架构的集成电路加固设计 [J], 桂江华;徐睿;卓琳3.一种基于ALU单元的改进的三模冗余结构设计 [J], 尹立群;袁国顺4.基于三模冗余结构的列车监控记录系统 [J], 王鸿欣;崔光照;杨扬5.基于FPGA的三模冗余UART电路设计 [J], 韩月涛;潘伟萍;杨帆;崔嵬因版权原因,仅展示原文概要,查看原文内容请购买。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
Ab ta tW h n t e ea ef n t n le u v ln a l n t e ta iin lTM R y tm swhc a ep a e i src : e h r r u ci a q iae tfu t i h r dt a o s o s se ih tk lc n t et i e e t h wo df r n d ls h f mo u e ,t eTM R y tm l b v l . eTOI O eh di r p s df rr s l ig s se wi ei ai Th l n d RS m t o p o o e e ovn s o t i p o lm. An tc n n to l l iaealt e f n t n l q iae tf ut n t e TM R b tas o hs rbe d i a o n y ei n t l h u ci a uv ln a lsi h m o e u lo t m— p r dt len t o v n in l ie st e iiv u tt lr n ea a e oatr a ec n e to a v r i d sg s h n rs n e e eal d y o oa h e ef l o ea c t a —
d sg e in
EEACC: 7 A 25 0
一
种 基 于 A U 单 元 的 改进 的 三模 冗余 结构 设 计 L
尹 立群 , 国顺 袁
( 中国科学 院微 电子研究所 , 北京 1 02 ) 0 0 9
摘 要 : 对于传统的三模冗余结构( M )当其中两个模块发生失效时可能出现功能相同的情况, T R, 造成三模冗余失效。为了
个高能量离子的射入也可能对芯片的一小部分面
积产 生影 响[ 。通过冗 余技术 提 高 电路 的可靠 性成 1 ] 为人 们越来 越关 注的焦点 。 本文针 对 AL 模块进 行 TMR高可靠性设 计 , U 并对传 统 的 TMR 法进 行 了 改进 , 决 了 TMR算 解
法两 种最 常见的失 效 问题 。
文章 的第 1节 主要 是分 析 T MR法 的不 足 以及 改进 方法 ; 2节 根 据 AL 单 元 的 特 点 提 出 了具 第 U
进行比较 以达到提高系统可靠性的目的。但是这种
TMR算 法有其 不足 :
体的实现方法; 3 第 节对此方法进行了系统级实现 ;
第 4节对 整个文 章进行 了总结 。
() 1 若采用 T MR算法的模块为组合 逻辑, 当 有 两个模 块 出现不 同 的错 误 时 , 能 出现逻 辑 输 出 可
lw e i n c s s o d sg o t .
Ke r s itg ae ic i d sg til d l e u d n y( ywo d :n e r td cr ut e in; r e mo ue r d n a c TM R ) p ;TOI O ( lr t g b n e td RS Toe ai y I v re n a d Ro a eS i e p r n s ;c m mo o efi r s( Fs ;Art me i L gc l i AL ) ie st n tt h f do ea d ) o t nm d al e CM u ) i h t o ia c Un t( U ;dv riy
TMR方法 是通过 对 三个 功 能 相 同的模 块 输 出 与多数表 决器 的输入 相连 。表决器 的结果 输 出与三 个 输入 的多数相 一致 即三 中取二原 则 。可见只要 系 统 中有两 个或两 个 以上 的模块 工 作 正 常时 , 系统就 正 常工作 , 可将 单个模 块故 障掩蔽 。 传统 的 T MR方法 是将 功能模 块 复制成 三个 相 同的模块 , 最后 在表 决 器 中对 三个 模 块 输 出 的结 果
第3 卷 1
第 6期
电 子 器 件
CNn s ∞ r f Elcr n e ie . e J ml O e to D vc s e
Vo . 1 No 6 13 . De . 0 8 c20
20 0 8年 1 2月
M o fe i l o l du a c y t m sg sn n t diid Trp eM du eRe nd n y S se De in Ba i g o heALU
解决这一 问题 , 针对 AL U模块的结构特点提 出了对操作数编码的方法 到达三个模块差异化的效果 , 采用此 方法后能 10 的 0
消除 T MR同功能失效的问题 , 同时此方法 相对 于模块 的差异化设计成本更低 , 效果更 明显 。
关键词 : 集成电路设计; 三模冗余设计; 操作数循环移位及取反容错 ; 同部件失效问题; 算术逻辑运算单元; 差异化设计
YI Li u YUAN o S n N — n, q Gu — U
(nt ue fMireeto i fC ieeAcd myo cecsBe ig 10 2 , hn ) Isi to t colcrnc o hns a e fS ine, i n 00 9 C ia s j
中图分 类号 :N 0 T 42
文 献标识 码 : A
文章编 号 :0 59 9 (0 80~960 10 —4 020 )613 3
-
.
在 芯片生 产过 程 中 , 片 的某 一小 部 分 可能 发 芯
生物理 缺 陷因此会 影响到 它周边 的逻辑 门 。同样 的
一
1 删 R算法分析