组成原理第三章试题
《计算机组成原理》练习题

《计算机组成原理》练习题第一章概论一、选择题01、电子计算机主存内的ROM就是指。
A、不能改变其内的数据B、只能读出数据,不能写入数据C、通常用来存储系统程序D、以上都就是02、有些计算机将一部分软件永恒地存于只读存储器中,称之为。
A、硬件B、软件C、固件D、辅助存储03、如果要处理速度、温度、电压等连续性数据可以使用。
A、数字计算机B、模拟计算机C、混合计算机D、特殊用途计算机04、邮局把信件进行自动分拣,使用的计算机技术就是。
A、机器翻译B、自然语言理解C、模式识别D、过程控制05、冯、诺伊曼机工作方式的基本特点就是。
A、多指令流单数据流B、按地址访问并顺序执行指令C、堆栈操作D、存储器按内容选择地址。
06、某寄存器中的值可能就是操作数,也可能就是地址,只有计算机的才能识别它。
A、译码器B、判断程序C、指令D、时序信号。
07、 80年代以来,许多国家开始研究第五代计算机,这种计算机系统就是。
A、超高速巨型计算机系统B、知识信息处理系统C、大型分布式计算机系统D、超级微型计算机群组成的计算机网。
08、计算机的算逻单元的控制单元合称为。
A、ALUB、UPC、CPUD、CAD09、磁盘驱动器读写数据的基本存取单位为。
A、比特B、字节C、磁道D、扇区二、填空题01、计算机硬件就是指 ,软件就是指 ,固件就是指。
02、数控机床就是计算机在方面的应用。
03、人工智能研究 ,模式识别研究。
04、计算机用来处理离散的数据,而计算机用来处理连续性的数据。
05.存储器可分为主存与 ,程序必须存于内 ,CPU才能执行其中的指令。
第二章计算机中的信息编码一、选择题01、对真值0表示形式唯一的机器数就是。
A、原码B、补码与移码C、补码D、反码02、在整数定点机中,下述第说法正确。
A、原码与反码不能表示-1,补码可以表示-1。
B、三种机器数均可表示-1C、三种机器数均可表示-1,且三种机器数的表示范围相同。
D、以上说法均不对。
计算机组成原理第三章习题课

3
RAM:1K×4位—>1K×8位
D7-D0
D7-D4 RAM1 1K×4 CS CS
D3-D0 RAM2 1K×4 CS
A9-A0 A9-A0
A9-A0
2、字存储容量扩展
• 增加地址线,使得存储器单元数增加 • 连接方式:三组信号线中
– 地址总线和数据总线公用 – 多余的地址线用来片选
1、20位地址,32位字长
(2)由512K×8位的芯片构成,需要多少片 存储器:1M×32位 512K →1M:说明有容量扩展 8位→32位:说明有字长扩展 8 →32 需要: (1M/512K)×(32位/ 8位) = 2×4 =8
1、20位地址,32位字长
(3)需要多少位地址作为芯片选择 512K×8位→1M×32位 芯片选择只和地址线相关 512K=2 512K 219,即有19根地址线 19 1M =220,即有20根地址线 多余的一根地址线一定是做片选的 ∴需要1根地址线作为片选
3、16K×8位—>64K×32位
RAM1 RAM2 RAM3 RAM4 CS CS CS CS
字长扩展 16K×8位—>16K×32位
16K×32位 16K×32位 16K×32位
容量扩展 16K×32位—>64K×32位
A15 A14 A13-A0
3、16K×8位—>64K×32位
错误: 1、只看到了A13-A0,缺少A15、A14 2、数据总线、地址总线,一定要标明起止符 号,例如A13-A0, D7-D0 3、三组信号线要全部标明
7. 某机器中,已知配有一个地址空间为(0000—1FFF)16 的ROM区域,现在用一个 用一个SRAM芯片(8K×8位)形 芯片( × 位 用一个 芯片 成一个16K×16位的 位的RAM区域 区域,起始地址为(2000) 成一个 × 位的 区域 16 。假设SRAM芯片有CS和WE控制端,CPU地址总 线A15-A0 ,数据总线为D15-D0 ,控制信号为R / W (读 / 写),MREQ(当存储器读或写时,该信号 指示地址总线上的地址是有效的)。 分析:一个RAM区,一个ROM区 RAM ROM 其中RAM需要容量扩展 由8K×8位芯片构成1—>16K×16位(容量扩展) 共需要4片芯片,每两片构成8K×16位单元 字长扩展不改变地址分配,容量扩展才会改变
计算机组成原理.各章例题

第一章计算机系统概论例1,冯·诺依曼机工作的基本方式的特点是什么?解:冯·诺依曼机工作的基本方式的特点是:按地址访问并顺序执行指令。
冯·诺依曼机工作原理为:例2,Cache是一种A. ______存储器,是为了解决CPU和主存之间B. ______不匹配而采用的一项重要硬件技术。
现发展为多级cache体系,C. ______分设体系。
解:A. 高速缓冲B. 速度C. 指令cache与数据cache例3,完整的计算机应包括那些部分?解:完整的计算机应包括配套的硬件设备和软件系统。
例4,计算机系统的层次结构是怎样的?解:计算机系统的层次结构如图:第二章 运算方法和运算器例 1.设机器字长32位,定点表示,尾数31位,数符1位,问:(1)定点原码整数表示时,最大正数是多少?最大负数是多少? (2)定点原码小数表示时,最大正数是多少?最大负数是多少? 解:(1最大正数:数值 = (231 – 1)10最大负数: 数值 = -(231 – 1)10 (2)定点原码小数表示: 最大正数值 = (1 – 231 )10最大负数值 = -(1–231 )10例2.已知 x = - 0.01111 ,y = +0.11001, 求 [ x ]补 ,[ -x ]补 ,[ y ]补 ,[ -y ]补,x + y = ? ,x – y = ?解:[ x ]原 = 1.01111 [ x ]补 = 1.10001 所以 :[ -x ]补 = 0.01111[ y ]原 = 0.11001 [ y ]补 = 0.11001 所以 :[ -y ]补 = 1.00111 [ x ]补 11.10001 [ x ]补 11.10001 + [ y ]补 00.11001 + [ -y ]补 11.00111 [ x + y ]补 00.01010 [ x - y ]补 10.11000所以: x + y = +0.01010 因为符号位相异,结果发生溢出例3.设有两个浮点数 N 1 = 2j1 × S 1 , N 2 = 2j2 × S 2 ,其中阶码2位,阶符1位,尾数四位,数符一位。
计算机组成原理 课后答案 第三章系统总线

第3章系统总线1. 什么是总线?总线传输有何特点?为了减轻总线负载,总线上的部件应具备什么特点?P41答:总线是连接多个部件共享的信息传输线,是各部件共享的传输介质。
总线传输的特点是:某一时刻,只允许有一个部件向总线发送信息,而多个部件可以同时从总线上接受相同的信息。
为了减轻总线负载,总线上的部件应通过三态驱动缓冲电路与总线连通。
2.总线如何分类?什么是系统总线?系统总线又分为几类,它们各有何作用,是单向的,还是双向的,他们与机器字长、存储字长、存储单元有何关系?答:总线的分类:(1)按数据传送方式分:并行传输总线和串行传输总线;(2)按总线的使用范围分:计算机总线、测控总线、网络通信总线等;(3)按连接部件分:片内总线、系统总线和通信总线。
系统总线是指CPU、主存、I/O设备(通过I/O接口)各大部件之间的信息传输线。
按系统总线传输信息不同,可分为3类:数据总线、地址总线和控制总线。
(1)数据总线:数据总线是用来传输个功能部件之间的数据信息,它是双向传输总线,其位数与机器字长、存储字长有关,一般为8位、16位或32位。
(2)地址总线:地址总线主要是用来指出数据总线上的源数据或目的数据在主存单元的地址或I/O设备的地址,地址总线上的代码是用来指明CPU欲访问的存储单元或I/O端口的地址,由CPU输出,是单向的,地址线的位数与存储单元的个数有关,如地址线有20根,则对应的存储单元个数为220。
(3)控制总线:控制总线是用来发出各种控制信号的传输线,其传输是单向的。
3.常用的总线结构有几种?不同的总线结构对计算机的性能有什么影响?举例说明。
答:总线结构通常有单总线结构和多总线结构。
(1)单总线结构是将CPU、主存、I/O设备都挂在一组总线上,允许I/O 设备之间、I/O设备与CPU之间或I/O设备与主存之间直接交换信息。
这种4.为什么要设置总线判优控制?常见的集中式总线控制有几种?各有何特点?哪种方式响应时间最快?哪种方式对电路故障最敏感?答:总线判优控制解决多个部件同时申请总线时的使用权分配问题;常见的集中式总线控制有三种:链式查询、计数器定时查询、独立请求;特点:链式查询方式连线简单,易于扩充,对电路故障最敏感;计数器定时查询方式优先级设置较灵活,对故障不敏感,连线及控制过程较复杂;独立请求方式速度最快,但硬件器件用量大,连线多,成本较高。
计算机组成原理第四版课后题答案三,四章

第三章1.有一个具有20位地址和32位字长的存储器,问:(1)该存储器能存储多少个字节的信息?(2)如果存储器由512K×8位SRAM芯片组成,需要多少芯片?(3)需要多少位地址作芯片选择?解:(1)∵ 220= 1M,∴该存储器能存储的信息为:1M×32/8=4MB (2)(1000/512)×(32/8)= 8(片)(3)需要1位地址作为芯片选择。
2. 已知某64位机主存采用半导体存储器,其地址码为26位,若使用256K×16位的DRAM芯片组成该机所允许的最大主存空间,并选用模块板结构形式,问:(1)每个模块板为1024K×64位,共需几个模块板?(2)个模块板内共有多少DRAM芯片?(3)主存共需多少DRAM芯片? CPU如何选择各模块板?解:(1). 共需模块板数为m:m=÷=64 (块)(2). 每个模块板内有DRAM芯片数为n:n=(/) ×(64/16)=16 (片)(3) 主存共需DRAM芯片为:16×64=1024 (片)每个模块板有16片DRAM芯片,容量为1024K×64位,需20根地址线(A19~A0)完成模块板内存储单元寻址。
一共有64块模块板,采用6根高位地址线(A25~A20),通过6:64译码器译码产生片选信号对各模块板进行选择。
3.用16K×8位的DRAM芯片组成64K×32位存储器,要求:(1) 画出该存储器的组成逻辑框图。
(2) 设存储器读/写周期为0.5μS, CPU在1μS内至少要访问一次。
试问采用哪种刷新方式比较合理?两次刷新的最大时间间隔是多少?对全部存储单元刷新一遍所需的实际刷新时间是多少?解:(1)组成64K×32位存储器需存储芯片数为N=(64K/16K)×(32位/8位)=16(片)每4片组成16K×32位的存储区,有A13-A0作为片内地址,用A15 A14经2:4译码器产生片选信号,逻辑框图如下所示:(2)依题意,采用异步刷新方式较合理,可满足CPU在1μS内至少访问内存一次的要求。
计算机组成原理:第三章 主存储器和存储系统1

芯片
芯片地址
片选信号
片选逻辑
1K
A9…A0
CS0
A11 A10
1KA9…A0Fra bibliotekCS1
A11 A10
1K
A9…A0
CS2
A11 A10
1K
A9…A0
CS3
A11A10
(6)连接方式:扩展位数,扩展单元数,连接控制线
A11
A10
A9
A8
片选
译码
CS0
CS1
CS2
RAM; 8K×8位RAM; 2K×8位ROM; 4K×8位ROM; 8K×8位ROM及74LS138译码器和
各种门电路,画出CPU与存储器的连接图,要求最小4K为系统程序区,相邻8K为用户程序
区。
(1)写出对应的二进制地址码
(2)确定芯片的数量及类型
(3)分配地址线
(4)确定片选信号
2. P86 — 4.6
A14
A15
MREQ
A0
…
…
A13
A12
A11
A10
A9
G1
G2A
G2B
C
B
A
&
Y4
…
PD/Progr
2K ×8位
ROM
…
…
…
D7
D4
D3
D0
Y5
WE
CPU与存储芯片的连接图
…
1K ×4位
RAM
…
…
1K ×4位
RAM
例2: 设CPU有16根地址线,8根数据线,并用MREQ作访存控制信号(低电平有效),用WE
计算机组成原理第三章存贮系统2
三、组相联映射方式
存贮系统
前两者的组合
Cache分组,组间采用直接映射方式,组内采用 全相联的映射方式
Cache分组U,组内容量V 映射方法(一对多)
q= j mod u 主存第j块内容拷贝到Cache的q组中的某行
地址变换
设主存地址x,看是不是在cache中,先y= x mod u, 则在y组中一次查找
计算机组成原理
一、全相联的映射方式
存贮系统
3、特点:
优点:冲突概率小,Cache的利用高。 缺点:比较器难实现,需要一个访问速度很快代
价高的相联存储器
4、应用场合:
适用于小容量的Cache
计算机组成原理
二、直接映射方式
存贮系统
1、映射方法(一对多)如:
i= j mod m
主存第j块内容拷贝到Cache的i行
由表达式看出,为提高访问效率,命中率h越接近1 越好,r值以5—10
命中率h与程序的行为、cache的容量、组织方式、 块的大小有关。
计算机组成原理
存贮系统
例 CPU执行一段程序时,cache完成存取
的次数为1900次,主存完成存取的次数为
100次,已知cache存取周期为50ns,主存
存取周期为250ns,求cache/主存系统的
存贮系统
1、将地址分为两部分(块号和字),在内存块 写入Cache时,同时写入块号标记;
2、CPU给出访问地址后,也将地址分为两部分 (块号和字),比较电路块号与Cache 表中 的标记进行比较,相同表示命中,访问相应单 元;如果没有命中访问内存,CPU 直接访问 内存,并将被访问内存的相对应块写入Cache。
相应行; 把行标记与
计算机组成原理(第二版)唐朔飞----各章节习题及标准答案
第一章练习习题(一)2017-04-24马辉安阳师院mh1、通常划分计算机发展时代是以()为标准的。
A、所用的电子元器件B、运算速度C、计算机结构 D、所用语言2、微型计算机的发展以()技术为标志。
A、操作系统B、微处理器C、磁盘D、软件3、电子计算机技术发展至今,其运行仍遵循一位科学家提出的基本原理,他是()。
A、牛顿B、爱因斯坦C、爱迪生D、冯诺依曼4、以下说法中,正确的是()。
A、控制器能理解并执行所有指令及存储结果B、一台计算机包括输入、输出、控制、存储及算术逻辑运算五个单元C、所有的数据运算都在CPU的控制器中完成D、都不对5、电子计算机发展的四代中所用的主要元器件分别是()A、电子管、晶体管、中小规模集成电路、激光器件B、晶体管、中小规模集成电路、激光器件、光介质C、电子管、晶体管、中小规模集成电路、大规模集成电路D、电子管、数码管、中小规模集成电路、激光器件6、下列选项中不是冯诺依曼机器的最根本特征的是()。
A、以运算器为中心B、指令并行执行C、存储器按地址访问D、数据以二进制编码,用二进制运算7、在CPU的组成中不包括()A、运算器B、存储器C、控制器D、寄存器8、存储字是指()A、存放在一个存储单元中的二进制代码组合B、存放在一个存储单元中的二进制代码位数C、存储单元的个数D、机器指令的位数9、存储字长是指()选项同上题10、计算机中数据处理中心是()A、主机B、运算器C、控制器D、I/O系统11、以下说法错误的是()A、硬盘是外部设备B、软件的功能与硬件的功能在逻辑上是等效的C、硬件实现的功能一般比软件实现具有较高的执行速度D、软件的功能不能由硬件替换12、32位微机是指该计算机所用的CPU()A、具有32个寄存器B、能同时处理32位的二进制数C、能处理32个字符D、运算的结果最大为2的32次方13、下列选项中,描述浮点数操作速度的指标是()A、MIPS B、CPIC、IPC D、MFLOPS14、当前设计高性能计算机的重要技术途径是()A、提高CPU主频B、采用非冯诺依曼结构C、扩大主存容量D、采用并行处理技术答案:1、A 2、B 3、D4、B 5、C6、B 7、B 8、A 9、B 10、B 11、D 12、B 13、D 14、D第三章练习习题(一)2017-05-04马辉安阳师院mh1、连接计算机与计算机之间的总线属于()总线A、片内B、系统C、通信D、都不对2、挂接在总线上的多个部件()A、只能分时向总线发送数据,并只能分时从总线上接收数据B、只能分时向总线发送数据,但可同时从总线接收数据C、可同时向总线发送数据,并同时从总线接收数据D、可同时向总线发送数据,但只能分时从总线接收数据3、在总线上,同一时刻()A、只能有一个主设备控制总线传输操作B、只能有一个从设备控制总线传输操作C、只能有一个主设备和一个从设备控制总线传输操作D、可以有多个主设备控制总线传输操作4、总线是计算机各部件交换信息的公共通路,当使用总线传送数据时在每一时刻在总线上传送()A、多个部件发送给多个部件的信息B、多个部件发送给一个部件的信息C、一个部件发送给一个部件的多组信息。
计算机组成原理试题概论
第一章概论一、单选题1、第三代计算机采用()为逻辑元件。
A.电子管B.晶体管C.集成电路D.超大规模集成电路2.冯.诺依曼机工作方式的基本特点是()A.多指令流单数据流 B.按地址访问并顺序执行指令C.堆栈操作 D.存储器按内容选择地址3、被人们称为“计算机之父”的科学家是( )。
A.巴贝奇B.艾肯C.冯·诺依曼D.图灵4、我们常说的PC机属于( )。
A.巨型机B.大型机C.小型机D.微型机5、运算器的主要功能是( )。
A.算术运算B.逻辑运算C.函数运算D.算术运算与逻辑运算6、第一代计算机使用( )为逻辑元件。
A.电子管B.晶体管C.集成电路D.超大规模集成电路7、第一台能存储程序的计算机是( )。
A.MarktB.ENIACC.EDV AC D.UNIV A8、完整的计算机系统应包括( )。
A.外部设备与主机B.主机和实用程序C.硬件系统和软件系统D.运算器、控制器、存储器9.()属于应用软件。
A. 操作系统B. 编译系统C. 连接程序D.文本处理二、填空题1.现代计算机中,通常将运算器和集成在一起,称为CPU。
2. 计算机中,一个字节是由个二进制位组成。
3、组成计算机的基本部件有、存储器和输入输出设备。
4.存储程序并按地址顺序执行,这是型计算机的工作原理。
5、计算机的工作是按照进行的。
6、是数据的最小表示单位。
7、计算机是在的控制下进行工作的。
8.计算机系统的软件可分为系统软件和。
三、名词解释1、字2、位3、主机4、编译程序5、存储程序四、简答题1、简述冯·诺依曼计算机的基本特点。
第二章数据编码和数据运算五、单选题1. 属于有权码的是()A.8421码 B.余3码 C.ASCⅡ码 D.没有2.定点8位字长的字,采用2进制的补码形式表示时,一个字所表示的整数范围是() A.-128—+127 B.-127—+127 C.-129—+128 D.-128—+1283.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是()A.11001011 B.11010110 C.11000001 D.110010014.某数在计算机中用8421BCD码表示为001110011000,则该数为()A.398H B.398 C.1630 D.11100110005、设寄存器的内容为11111111,若它等于十进制的-0,则为( )A.原码B.补码C.反码D.BCD码6、在8bit机中,无符号数的取值范围是( )。
计算机组成原理课后答案(第二版)_第三章
常见的集中式总线控制有三种: 链式查询、计数器查询、独立请求;
特点:链式查询方式连线简单,
易于扩充,对电路故障最敏感;计数 器查询方式优先级设置较灵活,对故 障不敏感,连线及控制过程较复杂; 独立请求方式判优速度最快,但硬件 器件用量大,连线多,成本较高。
第 5 张幻灯片
目录
上一页 下一页 退出
6. 试比较同步通信和异步通信 。
解: 同步通信——由统一时钟控制的 通信,控制方式简单,灵活性差, 当系统中各部件工作速度差异较大 时,总线工作效率明显下降。适合 于速度差别不大的场合; 异步通信——不由统一时钟控制 的通信,部件间采用应答方式进行 联系,控制方式较同步复杂,灵活 性高,当系统中各部件工作速度差 异较大时,有利于提高总线工作效 率。
目录
上一页 下一页 退出
15. 在一个32位的总线系统中,总 线的时钟频率为66MHz,假设总线最短 传输周期为4个时钟周期,试计算总线 的最大数据传输率。若想提高数据传 输率,可采取什么措施?
解法1: 总线宽度 =32位/8 =4B 时钟周期 =1/ 66MHz =0.015µ s 总线最短传输周期 =0.015µ s×4
目录
数据总线(D7~D0)
上一页
ABUS
BBUS
CBUS
DBUS
下1OQ一E 页374 8Q 退 1D出A 8D
1Q OE
374 8Q
1D B 8D
1Q 374 8Q
OE 1D
C
8D
1Q OE
374 8Q
1D D 8D
BUSA
BUSB
BUSC
BUSD
1Q
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
第三章 内部存储器 091 郭倩 09 一 选择题 1. 存储器是计算机系统中的记忆设备,它主要用来___C___。 A. 存放数据 B. 存放程序 C. 存放数据和程序 D. 存放微程序 2. 存储单元是指_A_____。 A.存放一个机器字的所有存储元 B.存放一个二进制信息位的存储元 C.存放一个字节的所有存储元的集合 D.存放两个字节的所有存储元的集合 3. EPROM是指__D ____。 A.读写存储器 B.只读存储器 C.可编程的只读存储起器 D.光擦除可编程的只读存储器 4. 双端口存储器所以能高速进行读写,是因为采用____B__。 A.高速芯片 B.两套相互独立的读写电路 C.流水技术 D.新型器件 5. 一个256K×8的DRAM芯片,其地址线和数据线总和为 C A.16 B.18 C.26 D.30 6. 某SRAM芯片,其存储容量为64K×16位,该芯片的地址线和数据线数目为__D__。 A. 64,16 B. 16,64 C. 64,8 D. 16,16 7. 闪速存储器称为___B___。 A. 光盘 B. 固态盘 C. 硬盘 D. 软盘 8. 计算机的存储器系统是指__D____。 A.RAM存储器 B.ROM存储器 C.主存储器 D.主存储器和外存储器 9. 在虚拟存储器中,当程序正在执行时,由___C___完成地址映射。 A.程序员 B.编译器 C.装入程序 D.操作系统 10. 由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用__A____来规定。 A.主存中读取一个指令字的最短时间 B.主存中读取一个数据字的最长时间 C.主存中写入一个数据字的平均时间 D.主存中取一个数据字的平均时间 11. 某机字长32位,存储容量1MB,若按字编址,它的寻址范围是___D___。 A. 1MB B. 512KB C. 256K D. 256KB 12. 常用的虚拟存储系统由__A____两级存储器组成。 A.主存—辅存 B.快存—主存 C.快存—辅存 D.通用寄存器—主存 13.没有外存储器的计算机初始引导程序可以放在__B____ 。 A.RAM B.ROM C.RAM和ROM D.CPU 14.某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为__D____ 。 A.8,512 B.512,8 C.18,8 D。19,8 15.相联存储器是按__C____ 进行寻址的存储器。 A.地址指定方式 B.堆栈存取方式 C.内容指定方式 D。地址指定与堆栈存取方式结合 16. 一张CD-ROM光盘的存储容量可达_B_____MB,相当于______多张1.44MB的3.5英寸软盘。 A. 400, 600 B. 600, 400 C. 200, 400 D. 400, 200 17. 以下四种类型的半导体存储器中,若以传输同样多的字为比较条件,则读出数据传输率最高的是__C____。 A. DRAM B. SRAM C. 闪速存储器 D. EPROM 18.在主存和CPU之间增加cache存储器的目的是__C____。 A. 增加内存容量 B. 提高内存的可靠性 C. 解决CPU与内存之间的速度匹配问题 D.增加内存容量,同时加快存取速度 19.采用虚拟存储器的主要目的是____B__。 A. 提高主存储器的存取速度 B. 扩大存储器空间,并能进行自动管理 C. 提高外存储器的存取速度 D. 扩大外存储器的存储空间 20.存储器是计算机系统的记忆设备,主要用于___D___。 A. 存放程序 B. 存放软件 C. 存放微程序 D. 存放程序和数据 21. CD-ROM光盘是___B___型光盘,可用做计算机的______存储器和数字化多媒体设备。 A. 重写,内 B. 只读,外 C. 一次,外 D. 只读,内 22. EPROM是指__D____。 A. 闪速存储器 B. 只读存储器 C. 可编程的只读存储器 D. 光擦可编程的只读存储器 23. 存储器芯片的存储容量为8K×8位,则它的地址线和数据线引脚相加的和为_C_____ A. 12 B. 13 C. 21 D. 22 24. 计算机的存储器系统是指D______。 A. RAM存储器 B. ROM存储器 C. 主存储器 25.存储周期是指___C___。 A. 存储器的读出时间 B. 存储器的写入时间 C. 存储器进行连续读和写操作所允许的最短时间间隔 D. cache,主存储器和外存储器 26 断电后,信息丢失的存储器是 B A ROM B RAM C 磁盘 D 光盘 27 存储器读写的信息必须经过 A A 数据缓冲寄存器 B 地址寄存器 C 累加器 D 指令寄存器 28 Cache和主存之间的信息交换通过 A A 硬件实现 B 硬件和软件实现 C 软件实现 D 用户调度实现 29 主存的块可以放入Cache中的任何位置,这种高速缓存是 A 的 A 全相联 B 组相联 C 块相联 D 直接映像 30 主存的块可以放入Cache中的唯一的位置,这种高速缓存是 D 的 A 全相联 B 组相联 C 块相联 D 直接映像 31 下列因素中,与高速缓存命中率无关的是 A A 主存存取速度 B 高速缓存容量 C 高速缓存替换算法 D 高速缓存块的容量 32 访问周期时间是指 B A 存储器读出时间 B 两次存储器访问的最小时间间隔 C 存储器写入时间 D 两次存储器访问的最大时间间隔 33 某单片的系统程序,不允许用户在执行时改变,则可以选用 B 作为存储芯片 A SRAM B 闪速存储器 C cache D 辅助存储器 34 外存储器与内存储器相比,外存储器 B A 速度快,容量大,成本高 B 速度慢,容量大,成本低 C速度快,容量小,成本高 D 速度慢,容量大,成本高 35 某计算机的字长是16位,它的存储器容量是64KB若按字编制,那么它的寻址范围是 B A 0~64K B 0~32K C 0~16K D 0~128K 36 某一SRAM芯片,其容量为512*8位,除电源端和接地端外,该芯片引出线的最小数目应为 D A 23 B 25 C 50 D 19 37 多总线结构的计算机系统,采用 D 方法,对提高系统的的吞吐率最有效 A 多口存储器 B 提高主存速度 C cache D 交叉编制多模块存储器 38 以下四种类型的半导体存储器中,若以传输同样多的字作为比较,则读出数据传输率最高的是 C A DRAM B SRAM C 闪速存储器 D EPROM 39 双端口存储器在 B 情况下会发生读\写冲突 A 左端口与右端口的地址码不同 B 左端口与右端口的地址码相同 C 左端口与右端口的数据码相同 D 左端口与右端口 数据码不同 40 下列有关存储器的描述中,不正确的是 A A多体交叉存储器主要解决扩充容量问题 B 访问存储器的请求是由CPU发出的 C cache与主存统一编址,即主存空间的某一部分属于cache D cache的功能全由硬件实现 41 在1K*8的存储器芯片中,采用双译码方式,译码器的输出信号有 B 条 A 1024 B 64 C 32 D10 42 用字混合扩展法构成存储器容量为2MB的存储器,所采用的是 C 芯片 A 2M*1位 B 2M*4位 C 1M*4位 D 1M*8位 43 对主存储器的基本操作包括 AB A 读出信息 B 写入信息 C 清除信息 D 转移信息 44 cache的替换算法有 ACD A 先进先出法 B 后进先出法 C 随机法 D 近期最少使用法
45 下列叙述中,______D____是正确的。 A.软盘和硬盘可永久保存信息,它们是计算机的主存储器 B.内存储器可与CPU直接交换信息,与外存储器相比存取速度慢,但价格便宜
C.RAM和ROM在断电后都不能保存信息 D.内存储器与CPU直接交换信息,与外存储器相比存取速度快,但价格 46、下面关于光盘与磁盘的叙述中,______D____是正确的。 A.磁盘表面可以触摸 B.光盘用光与磁介质保存数据 C.光盘的容量一定比磁盘容量大 D.光盘只用激光读数据 47、在微机中,外存储器中的信息必须首先调入_____A_____然后才能供CPU使用。
A.内存储器 B.运算器 C.计算机系统 D.主机 48、PC机性能指标中的主存储器的容量是指___B_______。 A.硬盘的容量 B.RAM的容量 C.ROM的容量 D.软盘的容量 49、微型计算机在工作中尚未进行存盘操作,突然主机断电,则计算机_____D_____将全部丢失。
A.硬盘中的信息 B.软盘中的信息 C.ROM中的信息 D.RAM中的信息 50、设某PC机使用32位地址码,则最大内存容量可达__D________。 A.8GB B.256MB C.16MB D.4GB 二.填空题 1.广泛使用的A._ SRAM _____和B.__ DRAM ____都是 2.半导体随机读写存储器。前者速度比后者C.__ .快____,集成度不如后者高。 2. 相联存储器是按A.___ .内容 ___访问的存储器,在cache中用来存放B行地址表.______,在虚拟存储器中用来存放C.__ 段表、页表和快表____。 3. 对存储器的要求是A._ 容量大 _____,B._ 速度快_____,C.__ 成本低____,为了解决这三个方面的矛盾。计算机采用多级存储器体系结构。 4. 主存储器容量通常以MB表示,其中M = A.__ 220____ , B =B.__ 8位(1个字节)____;硬盘容量通常以GB表示,其中G =C. _.230_____ 。 5. 虚拟存储器指的是A.__ 主存---外存____层次,它给用户提供了一个比实际B._ 主存 _____空间大的多C.___ 虚拟地址___空间。 6. 奔腾CPU中L2级cache的内容是A._ .主存_____的子集,而B. L1级cache ______内容又是L2级cache的子集。 7. 闪速存储器能提供高性能、低功耗、高可靠性以及A.___ .瞬时启动___能力,因此作为B.____ .固态盘用于便携式电脑中。 8. 主存储器的性能指标主要是存储容量、存取时间、A. .存储周期______和B. 存储器带宽 9. 双端口存储器和多模块交叉存储器属于A.__ 并行____存储器结构。前者采用B._ .空间并行_____技术,后者采用C._ 时间并行_____技术。 10 位扩展的目的是 加大字长 ,字扩展的目的是 加大容量 。 11 RAM是按 地址 访问的存储器,而相联存储器是按 内容 访问的存储器 12 CPU能直接访问 Cache 和 主存 ,但不能直接访问 磁盘 和 光盘 13 虚拟存储器主要用于解决计算机中储存器的 容量 问题 14 由于动态存储元栅极电容上的电荷会自然泄放,因此必须定期进行刷新操作 15 目前的SRAM芯都采用 双译码 的方式以便组织更大的 存储容量 16 多交叉存储器最大的特点是 在不改变存储器存储周期情况下 提高存储器带宽 17 直接映射方式也是一种 多对一 的映射,但一个主存块只能拷贝到Cache的一个特定 行位置 上去 18 虚拟存储器中一般使用 全相联 地址映像方式以提高命中率,更新策略一般采用 写回法 19 最简单的动态存储有 MOS管 和 电容 组成,它是利用栅极电容器上 电荷 的有无表示二进制数1和0 20 在存储系统中的层次结构中,地址映像方式可以有 直接 映像 全相联 映像 和 组相联 映像3种 21 闪速存储器特别适合于 便携式 微型计算机系统,被誉为 固态盘 而成为代替磁盘的一种理想工具