赛普拉斯推出内嵌系统层安全的计算解决方案

合集下载

雅特生科技 ControlSafe:一个安全的嵌入式计算平台

雅特生科技 ControlSafe:一个安全的嵌入式计算平台

系统 实现 升 级 十 分 容 易
Co n t r o l S a f e安 全 平 台 的 所 有 模 块 都 采 用 基 于 F r e e s —
准铁路 , 说 明他 们 对 其 具备 的可 靠 性是 非 常有 信 心 的 。
c a l e 处 理 器 和 Wi n d Ri v e r Vx wo r k s 6 5 3操 作 系 统 的 相 同
用定制需求 , 否则此 C S C不会 驱 动 任何 数 据 输 出 。
除 了 有 两 个 CS C的冗余 系统保 证安全 之外 , 运 行 在 每一 台 C S C里 的 核 心 组 件 也 是 两 片 完 全 相 同 的 CP U 模
专 注 于 一 些 对 可 靠 性 和 安 全 性 要 求 比较 高 的苛 刻 领 域 作

雅 特生科技 C o n t r o l S a f e . - 一个安全 的嵌入式计算平 台
本i :  ̄ i e 者 薛 士 然
责实时监控平 台内部两 台 C S C 的运 行 健 康 状 态 。S RB会
嵌 入 式计 算 平 台 的安全 性 是 很 多 终 端应 用 产 品 极 为关
因此 , Co n t r o l S a f e安 全 平 台 的 设 计 架 构 能 够 杜 绝 将
错 误 数 据 输 出 到外 部设 备 。
至 有 不 少公 司 为 了保 证 可靠 性 仍 在 使用 英 特 尔 4 8 6的t r o l S a f e安 全 平 台 的 首 站 应 用 就 瞄
C o n t r o l S a f e 安全 平 台在嵌 入式计算 方面 的创新
据 雅 特 生 科 技 Co n t r o l S a f e安 全 平 台 副 总 裁 S h l o mo P r i —Ta l 介绍 , C o n t r o l S a f e是 开 放 式 的 , 平 台 上 的 所 有 软 件对客户都是透 明的 , 能 够 帮 助 客户 尽 可 能 减 少 移 植 已有

AMux_v1_50模拟复用器

AMux_v1_50模拟复用器
PSoC® 是赛普拉斯半导体公司的注册商标;PSoC Creator™ 和 Programmable System-on-Chip™ 是赛普拉斯半导体公司的商标。此处引用的所有其他商标或注册商标归其各自所有者所有。 所有源代码(软件和/或固件)均归赛普拉斯半导体公司(赛普拉斯)所有,并受全球专利法规(美国和美国以外的专利法规)、美国版权法以及国际条约规定的保护和约束。赛普拉斯据此向获许 可者授予适用于个人的、非独占性、不可转让的许可,用以复制、使用、修改、创建赛普拉斯源代码的派生作品、编译赛普拉斯源代码和派生作品,并且其目的只能是创建自定义软件和/或固件, 以支持获许可者仅将其获得的产品依照适用协议规定的方式与赛普拉斯集成电路配合使用。除上述指定的用途之外,未经赛普拉斯的明确书面许可,不得对此类源代码进行任何复制、修改、转 换、编译或演示。
何时使用 AMux
应当在多个模拟信号必须复用到一个源或目标时使用 AMux。由于 AMux 是被动的,它可用于复 用输入或输出信号。
输入/输出连接
本节介绍 AMux 的各种输入和输出连接。I/O 列表中的星号 (*) 表示 I/O 可能隐藏在该 I/O 说明中 列出的条件下的符号中。
0-31 – 模拟

PSoC® Creator™ 组件数据手册
void AMux_Stop(void)
说明:
断开所有通道的连接。
参数:
பைடு நூலகம்

返回值:

副作用:

void AMux_Select(uint8 chan)
说明:
Select 函数首先断开所有其他通道的连接,然后连接给定的通道。
参数:
chan:要连接到通用终端的通道。
返回值:

全国计算机三级嵌入式系统开发技术真题题库

全国计算机三级嵌入式系统开发技术真题题库

如下哪一项说法是错误的()。 A:结合NewLib ANSI C标准库,向用户提供熟知的标准库函数 B:提供设备驱动,使用户可以访问系统中的所有设备 C:为系统提供了TCP/IP协议栈 D:系统初始化,在main()函数之前完成软核处理器Nios和运行库环境的 初始化任务 37:苹果公司的嵌入式移动电子产品风靡全球,iOS操作系统也随之为大 众所熟悉。根据iOS的发展历史,它的前身是()。 A:DOS B:UNIX-BSD C:OS/2 D:pSOS 4.4 38:以下关于微内核操作系统的叙述中,错误的是()。 A:内核小巧,传统操作系统内核中的许多部分都被移出内核 B:接口一致,所有进程请求使用统一接口,进程不区分内核模式和用户 模式服务 C:各个功能模块之间松散耦合,只完成服务功能,系统管理功能交给一 个或多个特权服务程序 D:微内核功能扩充方便,而且各个功能之间的切换而引起的开销比较小 39:开发嵌入式系统时,需要构建一个宿主机-目标机的开发环境。若目 标机是裸机,那么为了调试和下载软件需要将调试仿真器连接到目标机 的哪一种接口?()。 A:SPI接口 B:以太网接口 C:JTAG接口 D:USB接口 40:嵌入式系统的应用形式是多种多样的,不同的嵌入式应用系统,需 要选择适合其应用需求的开发工具来进行开发。采用开发工具的主要目 的是()。 A:提高开发质量,缩短开发周期,降低开发成本 B:优化软件代码的存储容量,以便降低存储器的需求 C:降低嵌入式系统的功耗 D:便于设计需要调用操作系统API函数的应用程序
B:ARM状态既支持16位指令宽度也支持32位指令宽度 C:Thumb状态或Thumb-2状态下代码密度大于ARM状态,占用存储空间较 小 D:ARM处理器复位后总处于ARM状态 13:如果要选择ARM处理器工作在外部中断模式,允许外部中断IRQ,禁 止快速中断FIQ,使用Thumb工作状态,则需要设置的寄存器是()。 A:PSP B:MSP C:CPSR D:SPSR 14:已知内存0x80000000中的内容为0x33, 0x80000001中的内容为0x31, 0x80000002中的内容为0x30, 0x80000003中的内容为0x32,则ARM在大端 模式下地址0x80000000所指示的一个字为()。 A:0x33303132 B:0x32303133 C:0x32303331 D:0x33313032 15:在Thumb指令集中,32位有效立即数是由8位立即数通过下面哪一种 操作而间接得到的()。 A:左移 B:右移C:循环左移 D:循环右移 16:ARM处理器在指令LDR R2,[R5,#2]!执行后,R5中的值为()。 A:R5不变 B:R5=R5+2 C:R5=R2+2 D:R5=2 17:将ARM处理器R0中的一个字节的数据,存入由R1+4指示的内存区域, 且地址自动更新,则使用的ARM指令是()。 A:STR R0,[R1,#4] B:STRH R0,[R1,#4]! C:STRH R0,[R1,#4] D:STRB R0,[R1,#4]! 18:在以下ARM处理器的指令操作码中可让寄存器R1中的指定位“置 位”的指令操作码是()。 A:MOV B:AND

基于异构计算架构的高性能深度学习推理加速研究

基于异构计算架构的高性能深度学习推理加速研究

深度学习推理加速算法
▪ 神经网络量化:降低神经网络权重和激活值的精度,减 少计算需求,提高推理速度。
▪ 剪枝与稀疏化:通过减少模型参数和连接数,减小模型 规模,提高推理效率。
▪ 硬件感知优化:根据硬件特性进行模型和算法的优化, 充分发挥硬件加速器的性能。
▪ 以上主题内容可用于PPT《基于异构计算架构的高性能 深度学习推理加速研究》中关于"加速技术综述"的章节, 以提供深入而简洁的信息,帮助观众更好地理解深度学 习推理加速的核心概念和趋势。
加速技术综述
量子计算加速
量子计算基础:量子比特的超导量子比特和离子陷阱等技术的 进展,为量子计算提供了加速深度学习推理的潜力。 量子神经网络:量子神经网络的发展,可以在量子计算机上实 现深度学习模型的加速。 挑战和前景:量子计算技术仍面临错误率、稳定性等挑战,但 在未来可能引领深度学习的新发展。
神经网络架构优化
能效和节能需求
▪ 节能环境:数据中心和嵌入式系统需要高性能推理解决 方案,但也需要在节能方面取得显著进展,以减少能源 消耗和碳足迹。
▪ 移动设备:智能手机、平板电脑等移动设备的深度学习 应用不断增加,需要能够在有限电池寿命下实现高性能 推理。
▪ 环境友好:社会对绿色和环保计算的需求增加,高性能 深度学习推理需要考虑环保因素。
FPGA 在推理加速中的应用
FPGA在实际应用中的案例
提供几个成功的FPGA应用案例,如医学图像分析、自动驾驶、自然语言处理等领 域,突出FPGA在不同领域的多功能性。 说明FPGA如何在这些案例中加速深度学习推理,提高实际应用的效率和性能。 强调FPGA在面对多样性的应用需求时,具有巨大的灵活性和潜力。
基于异构计算架构的高性能深度学习推理加速研究

热敏电阻计算器

热敏电阻计算器
如果您使用热敏电阻计算器器件在宽泛的范围(甚至于标准化范围)内测量温度,强烈建议将宽 泛的范围拆分为较小的子范围以获得最高精度。例如,范围 -40 到 125 °C 应拆分为三个子范围: -40° 到 0°、0° 到 50°、50° 到 125°。拆分此范围使每个子范围中的电阻/温度曲线更具线性,从而 消除 LUT 条目中的误差,同时提供了最高的温度精度。如果您有多个子范围,则您需要确定使用 哪个实例来计算电压。电阻计算与温度范围无关,因此可以根据任一实例使用函数计算电阻。那 么,基于计算的电阻,适用子范围的实例必须用于计算温度。
信息
其他详细信息将基于其他提供参数,例如 LUT 的大小,以及要选择的合适的参考电阻。LUT 的大 小显示在第一行中,并仅限于 2001 个步幅。LUT 的大小由以下公式确定:
LUT _ SIZE = (MAX _TEMP − MIN _TEMP) / 计算精度 + 1
Document Number: 001-84912 Rev. **
范围:
温度(最大、中间、最小)-80 到 325 °C。(默认值:最大 = 50,中间 = 25,最小 = 0) 电阻(最大、中间、最小)0 到 1MΩ(默认值:最大 = 4161,中间 = 10000,最小 = 27219)
尽管此组件支持宽泛的温度范围(-80 到 325 °C),建议使用标准化范围(-40 到 125 °C)以获 得更高精度的结果。
PSoC® Creator™ 组件基本介绍
热敏电阻计算器
1.0
特性 适用于大多数的负温度系数 (NTC) 热敏电阻 具有查找表 (LUT) 或公式实现方法 可选参考电阻,基于热敏电阻值 可选温度范围 LUT 方法具有可选计算分辨率

安富利推出Xilinx Virtex-6 FPGA DSP开发工具套件

安富利推出Xilinx Virtex-6 FPGA DSP开发工具套件

C e 推 出突破 性创新照明类 L D 器件 r e E
Ce re公 司 宣 布 推 出 突 破 性 创 新 照 明类 L D 器 件 E

X a pX E 。这款新 型单芯 片 L D不仅在 3 0 Lm ML D E 5 mA的
R L的优点 与使用 cC 十等编程语言和 M T A /iu n T ,十 A L BSm h k软件 的高层 次设计流程相 比较 , 以确定 实现其产 品的最佳设计流程 。 V ̄ x6F G S ie一 P AD P开发工 具套 件可以提升高达 l 0倍生产力 优
保产品 ) 。
这款 安富利 与赛 灵思合 作开发并 推 出了第一 个 D P开发 S 工具套 件 , V ̄ x 6F G 、 将 ie一 P A 大小可 调节的开发 板 、 S 、 D PI 全 P 套文档 、 电缆 、 针对性 的参考设计 、 以及进行设计评估 、 修改和扩 展所需 的 D P开发 工具集 成在一 起 。D P设计 人员 首次 能将 S S
会 ( E E E 的标 准 。 C N L C)
统集 成人员 。 该 产品可配 有单信 道 、 道或 1 6信 2信道模 拟 。
典 型测试包括 撷取 灵敏度 、 跟踪灵敏度 、 / , 冷 暖 热启 动的首次 定位 时间 、 第二次定位时间 、 位置精确度 、 A M故 障容忍 , RI 以及
势, 让设计人员更容 易着手 以 F G P A进行 D P设计。 S
驱动电流下提供 了创纪录的 10l/ 6 w高光效 , m 而且还能在 2 A电流下提供 7 0l 的光通量 ,这 意味着不足 7w 的此类 5 m
L D能够产生相当于 6 的 白炽灯产生的光输 出。该新型 E 0w 器件 的封装尺寸略大于 Ce re的 X P系列产 品 , 提供了极高光 效 和极高驱动 电流的独特组合 。X 平台 的热 阻为 2C W, M  ̄/ 这是一项业界领先 的技 术突破 ,该项性能 比 Ce r e的旗舰产 品 X a pX — E L m P EL D提升了 30 5 %。

基于ARM的数据加密算法实现

信息安全的研究包括密码理论与技术、安全协议与技术、安全体系结构理论、信 息对抗理论与技术、网络安全与安全产品等领域,其中密码算法的理论与实现研究是 信息安全研究的核心。一个好的安全系统如果不依赖于好的密码算法,将是不可想象 的。信息安全的重要性决定了密码算法的研究和开发必须本土化,只有这样才能确定 密码算法的可靠性、安全性,才能用来保障通信与信息系统的安全.

表或公布过的研究成果,也不包含我为获得任何教育机构的学位或学 历而使用过的材料。与我一同工作的同事对本学位论文做出的贡献均 已在论文中作了明确的说明。
研究生签名:猩i袅加形年f月27日
学位论文使用授权声明
南京理工大学有权保存本学位论文的电子和纸质文档,可以借阅
或上网公布本学位论文的部分或全部内容,可以向有关部门或机构送
本文首先介绍了AES算法的原理、设计原则,根据AES算法大量矩阵运算的特 点,改进了传统的基于查表运算来提高加解密速度的方法,并针对嵌入式系统的特点 给出了算法的两种优化实现方案。然后依据本文AES算法和一般嵌入式应用的需求, 设计了一个基于ARM的嵌入式系统,并详细介绍了该系统硬件和软件的设计过程。 最后在所设计的嵌入式系统中对改进的AlES算法进行验证和测试。通过在不同硬件 平台上的对比测试,本文的算法在嵌入式系统中达到了较高的效率。
1.2数据加密算法的发展
密码学广泛应用于通信安全保密和存储加密等领域。密码学的基本思想是对机密 信息进行变换,以保护信息在信道传送过程中不被非法窃取,解读和利用。
密码体制的分类方法有很多,一般是通过加密算法与解密算法所使用的密钥是否 相同的原则分为:非对称密钥密码体制和对称密钥密码体制。非对称密码在加密和解 密的过程中使用不同的密钥(公钥和私钥,也称为公开密钥密码),其中公钥公开, 私钥保密,代表算法是RSA:对称密码所用的加密密钥和解密密钥相同。对称密钥 密码体制从加密模式上又可分为序列密码和分组密码。应用在网络、通信环境中的数 据加密方法更多的是采用分组密码体制,其代表是DES(DamEncryptionStandard), 新一代的加密算法是AES(Advanced Encryption Standard)。分组密码算法通常由加、 解密算法和密钥扩展算法两部分构成,密钥扩展算法用于生成m个子密钥。加密算 法由一个密码学上的函数厂对数据分组进行一系列变换之后,每次与一个子密钥迭 代,总共迭代r次完成一次分组加密。

5G赋能试题汇总

单选题(1/3) 本题分数:20 1、 以下哪个不是容器技术平台对比维度()。 A.功能集 B.调度 C.优缺点 D.空间大小 标准答案:D 单选题(2/3) 本题分数:20 2、 Swarm与kubernetes、Mesos相比,功能较弱的是()。 A.Swarm B.kubernetes C.Mesos D.以上都是 标准答案:A 单选题(3/3) 本题分数:20 3、 在Docker中,不同用户的进程是通过()namespace隔离开的。 B.pid C.mnt D.uts 标准答案:B 多选题(1/2) 本题分数:20
A.iSCSI存储 B.NFS文件存储 C.资料存储 D.计算能力 标准答案:CD
单选题(1/3) 本题分数:20 1、 对ESXi的管理有2种方式,使用vsphere client直接管理esxi主机和使用vcenter server来管 理,vsphere client和vcenter Server分别访问ESXi的什么服务 A.hostd,vpxa B.hostd,ipfx C.vpfa,hostd D.ipx,vps 标准答案:A 单选题(2/3) 本题分数:20 2、 以下哪个不是VMkernel可以提供的核心功能 A.资源调度 B.I/O 堆栈 C.虚拟机发布 D.设备驱动程序 标准答案:C 单选题(3/3) 本题分数:20 3、 要使端口组到达其他VLAN上的端口组,必须将VLAN ID设置为() A.80 B.4095 C.8080 D.3306 标准答案:B 多选题(1/2) 本题分数:20 1、 与其他Hypervisor相比,ESXi具有以下的优点: A.简化部署和配置 B.减少管理开销 C.简化程序的修补和更新 D.提高可靠性和安全性 标准答案:ABCD 多选题(2/2) 本题分数:20 2、 在整个vCenter Server的体系架构中,包括了哪几部分 A.vCenter Server核心模块 B.数据库服务 C.AD服务 D.管理客户端 标准答案:ABCD

mtk cpu内部安全机制

mtk cpu内部安全机制
MTKCPU是一个广泛使用的处理器,它具有许多内部安全机制,
以保护设备免受恶意攻击和未经授权的访问。

其中一些安全机制包括: 1. 内存保护:MTK CPU使用硬件和软件来保护设备内存不被未
经授权的应用程序或进程访问。

这种保护可以防止恶意软件通过缓冲区溢出等攻击方式来访问设备的敏感数据。

2. 安全启动:MTK CPU包括一个安全启动过程,它会验证设备
的引导程序和操作系统是否被篡改。

如果检测到任何修改,设备将自动停止启动,以避免潜在的安全风险。

3. 安全加密:MTK CPU支持硬件加密和解密,以保护设备中存
储的敏感数据。

这种加密可以防止未经授权的访问,并保护用户的隐私。

4. 安全芯片:MTK CPU还包括一个安全芯片,用于存储设备的
敏感数据,如加密密钥和证书。

该芯片具有物理安全性,即使设备被攻击或破解,这些数据也不会泄露。

总之,MTK CPU内部的安全机制是为了保护设备和用户的隐私和安全而设计的。

这些机制可以防止未经授权的访问和恶意攻击,从而为用户提供更加安全的使用体验。

- 1 -。

Imagination和Intrinsic-ID合作开发可扩展、灵活且平价的 IoT硬件安全性解决方

Imagination和Intrinsic-ID合作开发可扩展、灵活且平价的 IoT硬件安全性解决方案两家公司在内置Imagination MIPS M-class CPU的嵌入式设备上展示Intrinsic-ID的PUF技术Imagination Technologies和Intrinsic-ID宣布,已合作将更高的安全性带到内置Imagination IP技术的产品中。

双方合作的第一个里程碑是,Intrinsic-ID领先的安全与验证技术现在已可支持Imagination的MIPS M-class M5150 CPU,以瞄准包括M2M、IoT和嵌入式控制等低功耗应用。

Intrinsic-ID的实体不可仿制功能(Physical UnclonableFunction,PUF)技术可有效地在MIPS CPU上设置包括设备验证与防止仿制等安全功能。

随着从消费类到汽车、工业及其它几乎各种类型的产品都开始具备联网功能,安全性的挑战已日益严峻,同时大量的智能设备也使追踪每台单一设备变得更为困难。

因此,业界需要一套更安全、可扩展的做法来执行设备验证、注册以及生命周期管理等工作。

Imagination的OmniShield多域安全技术,运用内置于其最新IP产品中的硬件虚拟化技术,可在单一SoC上建立多个安全区域。

采用了这项强大技术的产品能够在单一、可信赖的平台上独立且安全地同时运行多个未经修改、且彼此隔离的应用程序与操作系统。

支持OmniShield技术的MIPS M5150 CPU是目前市场上唯一内置硬件虚拟化技术的MCU级CPU IP核。

Intrinsic-ID的PUF技术,称为硬件固有安全技术(Hardware Intrinsic Security?,HIS),可从半导体固有的物理特性中萃取出安全密钥与独特的识别码。

这个设备独有的物理结构或是“硅指纹”(silicon fingerprint) 能从标准的SRAM电路取得,而几乎所有的处理器设计中都会有SRAM电路。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

94
Microcontrollers&EmbeddedSystems 2019年第5期www.mesnet.com.cn

3.0版MPLABHarmony为PIC和SAM单片机提供统一软件开发框架Microchip推出最新版本的统一软件框架MPLABHarmony3.0(v3),首次为SAMMCU提供支持。其强大的开发环境将逐渐增加对Microchip所有32位PIC和SAMMCU产品的支持,为开发人员提供更多选择,以满足不同的终端应用需求。新版本还增加了简化设计的功能,例如通过与wolfSSL合作免版权费用的安全软件,以及模块化软件下载,设计人员可根据应用的需要下载软件的选定部分。MPLABHarmonyv3可为开发人员提供一个统一的平台,在架构、性能和应用程序上提供灵活的选择,帮助其在计算机上学习和维护单一的开发环境。MPLABHar-monyv3支持从基本器件配置到基于实时操作系统(RTOS)的应用程序等各种软件开发模型,当设计人员只需使用一小部分元素或组件时,不必下载整个软件套件。例如,开发人员现在可根据应用需求仅下载设备驱动程序或TCP/IP协议栈,从而节省时间和硬盘空间。该软件提供简化的驱动程序和优化的外设代码库,可进一步简化开发流程,帮助开发人员减少在较低级别驱动程序上所投入的时间和精力,使其能够专注于实现应用程序的差异化。Microchip推出“COTS耐辐射和抗辐射”Arm内核单片机Microchip面向航空航天业推出首个基于Arm内核的单片机———SAMV71Q21RT耐辐射单片机和SAM-RH71抗辐射单片机,将商用现货(COTS)技术的低成本和大型生态系统优势与宇航级器件可调节的防辐射性能相结合。基于汽车级SAMV71单片机打造的SAMV71Q21RT耐辐射单片机和SAMRH71抗辐射单片机,采用了广泛使用的ArmCortexM7片上系统(SoC),有助于提升空间系统的集成度,在降低成本的同时提升性能。SAMV71Q21RT和SAMRH71允许软件开发人员在迁移到宇航级元件之前着手使用SAMV71COTS器件进行开发,从而显着缩短开发时间、降低成本。两款器件均可使用SAMV71的完整软件开发工具链,因为它们共享相同的生态系统,包括软件库、板级支持包(BSP)和操作系统(OS)的第一级端口。初步开发工作在COTS器件上完成后,所有在这个阶段开发的软件都可以被轻松打包并移植到采用高可靠性塑封和宇航级陶瓷封装的耐辐射或抗辐射单片机上。SAMV71Q21RT耐辐射单片机可重用全套COTS掩模组,具有一定的引脚兼容性。安富利推出首款LTEM
连接解决方案

安富利和智能边缘物联网软件提供商Octonion携手
移动网络运营商
Orange
,
推出一款定制的模块化即插即

用型物联网设备
AvnetSmartEdgeAgile

该设备采用

Octonion的Brainium元传感(metasensin
g

)
人工智能软

件,专门为LTEM网络而设计

AvnetSmartEdgeAgile
可以实现边缘人工智能与安全,是市面上首款能够帮助工
程师和制造商在超窄带宽网络上部署物联网项目的解决
方案。这款全新的LTEM连接板包括一个
LiveBoost-

er模块。该模块由4G芯片制造商赛肯通信(Sequans
Communications)在其MonarchLTEM/NBIoT
芯片

平台的基础上研发而来

Orange是首家将边缘人工智能与安全应用于LTE

M网络的移动运营商。凭借AvnetSmartEdgeAgile
以及

LTEM
连接的优势,客户能够获得具有成本效益的、经

过认证的、可立即投入使用的物联网设备。该设备与
Oc-

tonion的Brainium
元传感软件相结合,能够助力开发者

简化并克服物联网项目研发所面临的复杂性

赛普拉斯推出内嵌系统层
安全的计算解决方案

赛普拉斯半导体公司推出PSoC6MCU中的一个新
系列产品,旨在进一步帮助设计人员强化物联网应用的安
全性。在PSoC6超低功耗架构的基础上,全新
PSoC64

SecureMCU
将强大、遵循安全标准的系统层安全软件与

硬件层功能集成在一起,即:PSoC64SecureMCU拥有隔
离的信任根
(
rootoftrust
)
能够提供可靠的验证和配置

服务。此外,该系列MCU还拥有预先配置的安全执行环
境,能够支持不同物联网平台的系统软件,提供
TLS
(

输层安全)身份验证、安全存储和安全固件管理等功能

该系列MCU还包括了用于应用开发的丰富执行环境,以
及赛普拉斯ModusToolbox套件的嵌入式
RTOS
,
以管理

与安全执行环境之间的通信

PSoC64SecureMCU使用了集成在ArmMbedOS

嵌入式开源操作系统中的
TrustedFirmwareM(TF
M),是搭载ArmCortexM系列处理器中首批获得Arm
平台安全架构认证计划认证(PSACertified)、符合1级认
证标准的产品之一

是德科技为PathWaveADS增添
新分析工具

是德科技公司推出电力电子专业
(
PEPro
)软件。

相关文档
最新文档