数字电子技术基础试卷资料整理

合集下载

最新长沙理工大学数字电子技术基础试卷数电试卷题库参考答案(01-10)

最新长沙理工大学数字电子技术基础试卷数电试卷题库参考答案(01-10)

精品文档数字电子技术试卷(1)参考答案 一.填空1、1111011,7B2、86 13、与,或,非4、0,1,高阻5、真值表,逻辑图,逻辑表达式,卡诺图,波形图(时序图) 6 、波形的整形 7、20伏 8、并行A/D,串并行A/D,逐次比较A/D,双积分A/D (三种) 二.判断题1.× 2.√ 3.× 4.√ 5.√ 三.化简1.D B A Y +=-2.--+=D B A Y四.C B A Y ⊕⊕=,C B A AB C )(1++=,全加器,Y 为和,C1为进位。

五.AQ Q Q n +=-+1,A Qn =+1六.采用D 触发器,-=122Q Q D ,--=231Q Q D,1230Q Q Q D -+=电路图略。

将非工作状态101,110,111带入方程得次态,101→001,110→101→001,111→001,电路可以自启动。

七.f=6 5Hz数字电子技术试卷(2)参考答案 一、填空题(16 )1、100011.110,23.C2、0,13、当前输入,原状态4、0,1,高阻;任何时候,只能有1个三态门被选通。

5、有两个稳态,在触发信号作用下状态可相互转变,有记忆功能6 、延时 7、5.5v 8、13 二、判断题(10)1.√ 2.× 3.× 4.√ 5.√ 三、化简题(14)1、B Y = 2、-++=D A C B Y四、(15)CD A B A Y --+=五、(15)--+=B A Q n 11,Q B Q A Qn ---++=21六.(15)驱动方程:1,121=⊕=-K Q X J ,1,212=⊕=K Q X J 逻辑功能:X=0时,同步三进制计数器;X =1时,同步三进制减法计数器。

该电路为同步三进制可逆计数器,并且能自启动。

七.(15)数字电子技术试卷(3)参考答案 一、填空题(16 ) 1、1010110,10000110 2、7 3、16 ,6 4、状态转换表,状态转换图,特性方程 5、0 6 、256 ×4BIt7、5.275伏8、转换精度,转换速度 二、回答问题(10)不正确。

数字电子技术基础试题及答案精选范文

数字电子技术基础试题及答案精选范文

订数字电子技术基础期末考试试卷一、填空题1.时序逻辑电路一般由和两分组成。

2.十进制数(56) 10转换为二进制数为和十六进制数为3.串行进位加法器的缺点是 ,想速度高时应采用加法器。

4.多谐振荡器是一种波形电路,它没有稳态,只有两个:5.用6个D触发器设计一个计数器,则该计数器的最大模值M=二、化简、证明、分析综合题:1.写出函数F (A,B,C,D) = A B C D E的反函数。

2.证明逻辑函数式相等:BC D D(B C)(AD B) B D3.已知逻辑函数F= a (3,5,8,9 , 10, 12) +Ed(0,1,2)(1)化简该函数为最简与或式:(2)画出用两级与非门实现的最简与或式电路图:R=1K Q,R2=Q , C=p Fo 试求脉冲宽4. 555定时器构成的多谐振动器图1所示,已知②状态方程;③输出方程;④状态表;⑤电路功能。

图4三、设计题:(每10分,共20分)1.设计一个三变量偶检验逻辑电路。

当三变量A R C输入组合中的“ 1”的个数为偶数时F=1,否则F=0。

选用8选1数选器或门电路实现该逻辑电路。

要求:(1)列出该电路F(A,B,C)的真值表和表达式;(2)画出逻辑电路图。

2 .试用74161、3-8译码器和少量门电路,实现图5所示波形VO1 VO2其中CP 为输入波形。

要求:(1)列出计数器状态与V01、V02的真值表;(2)画出逻辑电路图。

图5十六进制计数器功能表数字电路期末考试试卷评分标准一、填空题:(每题2分,共10分)1.存储电路,组合电路。

2.111000 , 383.速度慢,超前进位4.产生,暂稳态5. 32二、化简、证明、分析综合题:(每小题10分,共70分)1•解:F ABC D E 3分A?(B C D E) 4分AB AC AgDgE 3分(2分)3分 边3分2分数为最简与或2分由卡诺图可得:F AgB AgCgD AgCgD BgC BgD(2)画出用两级与非门实现的最简与或式电路图:则可得电路图如下: ---------------------------------- 24 .解:T i= ( R i R 2) ♦ C= (1+) = ---2 分T= ( R 1 2R 2) ・ C= (1+ )=分1 1f= --------------- 3 821HZ 0.821KHZ -------------- 3T 1.218 10 3q=T 1”44 52% ___________________________T R 1 2R 21.2185 .解:6 .解:D=A ------------------------------------------------1 分Q n+1=D=A ------------------------------------------ 2 分2 . 证明:左3 .解: (1)化简该函式: 解:BC D (B C)(AD B) BC DBAD C AD BC (BC BC) D(1 BA CA)----- 2 分 ----- 2分Q QOE QOE --------------------------------- 2 分设触发器初始状态为0态,波形如图3所示图31X Q o 7.解:①驱动方程:(2分)题4图订n 1 n T3—- n n②状态方程: Q o J 0Q 0K 0Q 0 Q oQ i n1J i Q in KQ n(Q on X)Q : (Q 01X)Q n(2 分)③输出方程:Y Q in Q O 1--------------------------------------- (1分)④状态表: ----------------------------------------- 3 3分) ⑤从状态表可得:为受 X 控制的可逆4进制值计数器。

数字电子技术试题及答案题库

数字电子技术试题及答案题库

《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 题 号 一 二 三 四(1) 四(2) 四(3) 四(4) 总 分 得 分一、填空题(每空1分,共20分)1.?有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( )。

2.三态门电路的输出有高电平、低电平和( )3种状态。

3.TTL 与非门多余的输入端应接( )。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有( )根地址线,有( )根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。

11. 下图所示电路中, Y 1=( );Y 2 =( );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。

13.驱动共阳极七段数码管的译码器的输出电平为( )有效。

二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

长沙理工大学数字电子技术基础试卷数电试卷题库(01-10)

长沙理工大学数字电子技术基础试卷数电试卷题库(01-10)

数字电子技术试卷(1)一、填空(16)1.十进制数123的二进制数是 ;十六进制数是 。

2.是8421BCD 码,其十进制为。

3.逻辑代数的三种基本运算是 , 和。

4.三态门的工作状态是 ,,。

5.描述触发器逻辑功能的方法有。

6.施密特触发器的主要应用是 。

7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 8.实现A/D 转换的主要方法有 , , 。

二、判断题(10)1.BCD 码即8421码 ( ) 2. 八位二进制数可以表示256种不同状态。

( ) 3.TTL 与非门与CMOS 与非门的逻辑功能不一样。

( )4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。

( ) 5.计数器可作分频器。

( ) 三、化简逻辑函数(14) 1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。

2.用卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(, 化为最简与或表达式。

五.触发器电路如图2(a),(b)所示,⑴写出触发器的次态方程;⑵对应给定波形画出Q端波形(设初态Q=0)(15)六.试用触发器和门电路设计一个同步的五进制计数器。

(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O,V C的工作波形,并求出振荡频率。

(15)数字电子技术试卷(2)一.填空(16)1.十进制数的二进制数是 ;十六进制数是 。

2.逻辑代数中逻辑变量得取值为 。

3.组合逻辑电路的输出状态只与 有关而与电路 。

4.三态门的输出有 ,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意。

5.触发器的基本性质有。

6.单稳态触发器的主要应用是 。

7.设6位D/A 转换器的满度输出电压位伏,则输入数字量为110111,输出模拟电压为8.一个8K 字节的EPROM 芯片,它的地址输入端的个数是 。

数字电子技术基础试题及复习资料

数字电子技术基础试题及复习资料

--数字电子技术基础期末考试试卷课程名称数字电子技术基础 A 卷 考试形式 闭 卷考核类型 考试本试卷共 4 大题,卷面满分100分,答题时间120分钟。

一、填空题:(每小题2分,共10分)1.二进制数(1011.1001)2转换为八进制数为(13.41),转换为十六进为B9。

2.数字电路按照是否具有记忆功能通常可分为两类:组合逻逻辑电路、时序逻辑电路。

3.已知逻辑函数F =A ⊕B ,它的与非-与非表达式为,或与非表达式为。

4.5个变量可构成32个最小项,变量的每一种取值可使1个最小项的值为1。

5.555定时器构成的施密特触发器,若电源电压V CC =12V ,电压控制端经0.01µF 电容接地,则上触发电平U T+=V ,下触发电平U T –=V 。

二、化简题:(每小题10分,共20分)1.用代数法将下面的函数化为最简与或式:F=C ·[ABD BC BD A +++(B+C)D]2. 用卡诺图法将下列函数化简为最简与或式:F(A 、B 、C 、D)=∑m (0,2,4,5,7,13)+∑d(8,9,10,11,14,15)三、分析题:(每小题10分,共40分)1.试分析题1图所示逻辑电路,写出逻辑表达式和真值表,表达式化简后再画出新的逻辑图。

题1图2.74161组成的电路如题 2 图所示,分析电路,并回答以下问题: (1)画出电路的状态转换图(Q 3Q 2Q 1Q 0); (2)说出电路的功能。

(74161的功能见表)得分评卷人题 2 图3.分析如题3图所示由边沿JK 触发器组成的时序逻辑电路,写出电路的驱动方程、状态方程,画出状态转换图。

题3图4. 图4是用555定时器构成的压控振荡器,试分析输入控制电压和振荡频率之间的关系。

当I v 升高时输出的频率是升高还是降低?题4图四、设计题:(每小题10分,共30分)1.请用一片4线-16线译码器74154和适量的与非门设计一个能将8421BCD 码转换为2421BCD 码的码转换器。

数字电子技术基础试题及参考答案(四)

数字电子技术基础试题及参考答案(四)

数字电子技术基础试题(四)一、选择题(每题2分,共26分)1.将代码(10000011)8421转换为二进制数( )。

A 、(01000011)2B 、(01010011)2C 、(10000011)2D 、(000100110001)2 2.函数AB B A F +=的对偶式为( )。

A 、(B A +)()B A +• B 、B A B A +•+;C 、A B A •+B +D 、))((B A B A ++3.有符号位二进制数的原码为(11101),则对应的十进制为( )。

A 、-29 B 、+29 C 、-13 D 、+134.逻辑函数)(F E BCD BD A AC Y +++=的最简的与或式( )。

A 、AC+BD ;B 、BD A AC + C 、AC+BD 、A+BD 5.逻辑函数的F=BC B A B A ++的标准与或式为( )。

A 、∑)7,5,4,3,2(B 、∑)6,4,3,2,1(C 、∑)5,3,2,1,0(D 、∑)7,6,5,4,3(6.逻辑函数Y (A ,B ,C )=∑)5,4,2,0(的最简与或非式为( )。

A 、ABC A + B 、C A B A + C 、B A C A +D 、C B C A B A ++7.逻辑函数Y (A ,B ,C ,D )=∑)9,6,5,4,2,1(其约束条件为AB+AC=0则最简与或式为( )。

A 、D C D C CB ++ B 、DC AD C C B ++ ; C 、D C D C D C A ++ D 、C A D B B A ++ 8.下图为TTL 逻辑门,其输出Y 为( )。

A 、0B 、 1C 、B A +D 、B A •9.下图为OD 门组成的线与电路其输出Y 为( )。

A 、1B 、0C 、BD 、B A • 10.下图中触发器的次态方程Q n+1为( )。

A 、AB 、0C 、Q nD 、Q n11.RS 触发器要求状态由0 → 1其输入信号为( )。

华中科技大学数字电子技术基础试卷及参考答案(优.选)


CP1 = Q 0 J1 = 1,K1 = 1; J 2 = Q1Q0,K 2 = 1
Q n+1 0
=
nn
Q 2 Q 0 cp0
+
Q0n
cp
0

Q n+1 1
=
n
Q1 cp1
+
Q1n cp1 , Q2n+1
=
Q0n
Q1n
Q
n 2
cp
2
+
Q2n cp 2
2.电路的状态图如图 A5-2 所示。电路具有自启动功能。
三、(12 分)发由全加器 FA、2-4 线译码器和门电路组成的逻辑电路如图 3 a 所示。试
在图 b 中填写输出逻辑函数 L 的卡诺图(不用化简)。
a
Si
b
FA
1 Ci–1 CI
CO Ci
&
&
E
Y0
Y1
d
A0
Y2
c
A1
Y3
(a)
L &
L
c
b a
d (b)
图3
四、(12 分)用最少的与非门设计一个组合逻辑电路,实现以下逻辑功能:X 1 X 0 = 00 时 Y = AB , X1 X 0 = 01时Y = A + B ; X1 X 0 = 10 时 Y = A ⊕ B ; X1 X 0 = 11 时,输出
C.11.01 和 11.011000100101
D.11.101 和 11.101
2.下列几种说法中错误的是(

A.任何逻辑函数都可以用卡诺图表示。
B.逻辑函数的卡诺图是唯一的。
C.同一个卡诺图化简结果可能不是唯一的。 D.卡诺图中 1 的个数和 0 的个数相同。

数字电子技术试题库及答案(学霸专用,用了都说好)资料

数字电子技术期末试题库一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。

A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。

B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 A 。

数字电子技术基础试题及答案资料.(优选)

《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共6 题 号 一 二 三 四(1) 四(2) 四(3) 四(4)总 分得 分1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( 147 ),作为8421BCD 码时,它相当于十进制数( )。

2.三态门电路的输出有高电平、低电平和( 高阻抗 )3种状态。

3.TTL 与非门多余的输入端应接( )。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( 高 )电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为( 5 )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( 00100000 )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有( )根地址线,有( )根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。

11. 下图所示电路中, Y 1=( A *B );Y 2 =()B *(A *B)*A () );Y 3 =( B A • )。

12. 某计数器的输出波形如图1所示,该计数器是( 5 )进制计数器。

13.驱动共阳极七段数码管的译码器的输出电平为( 低 )有效。

二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

(完整版)数字电子技术基础习题及答案

数字电子技术基础试题一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第 1 页 共 39 页
数字电子技术基础1

一.1.(15分)
试根据图示输入信号波形分别画出各电路相应的输出信号波形
L1、L2、L3、L4、和L5。设各触发器初态为“0”。
A

A
B

1

0
L2

A
EN

EN
B
C

L3
A

X1

X1
CP

D
Rd
Q
Q
L4

J
K
CP
Q

Q
L5

B
L1
1

1

1
1
&
&
X2

二.(15分)
已知由八选一数据选择器组成的逻辑电路如下所示。试按步骤分
析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出
F的逻辑表达式。
八选一数据选择器输出端逻辑表达式为:Y=ΣmiDi,其中mi是S2S1S
0

最小项。
第 2 页 共 39 页
D7 D6 D5 D4 D3 D2 D1
D0
S1
Y
S2
S0
74LS151
M2

M1
A

1 1
0 0

F

B
&
M
2
M

1
F

0
0

0 1

1 1 0
1

三.(8分)
试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为
两位二进制数,即A(A1、A0),B(B1、B0)。要求用三个3输入端与
门和一个或门实现。
四.(12分)
试按步骤用74LS138和门电路产生如下多输出逻辑函数。
1
2
3

YACYABCABCBCYBCABC







74LS138逻辑表达式和逻辑符号如下所示。

Y
0=G1(G2A+G2B)A2A1A0

Y
1=G1(G2A+G2B)A2A1A0



Y
7=G1(G2A+G2B)A2A1A0

五.(15分)
已知同步计数器的时序波形如下图所示。试用维持-阻塞型D触
发器实现该计数器。要求按步骤设计。
第 3 页 共 39 页
CP
Q2
Q1
Q0

六.(18分)
按步骤完成下列两题
1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转
换表,画出完全状态转换图和时序波形,说明电路能否自启动。
2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,
并画出状态转换图。

CP
Q0Q1 Q
2

J
K
CP
CP

CP

K
K

J J
Q
Q Q

Q
Q
Q

F1 F2 F0
图5-1

B C CP A Ep ET LD D
Q0 Q1 Q3
Q2

74LS163
Rd

1

M
&

1
计数脉冲
00
1

图5-2
七.
第 4 页 共 39 页
八.(10分) 电路下如图所示,按要求完成下列问题。
1.指出虚线框T1中所示电路名称.
2.对应画出VC、V01、A、B、C的波形。并计算出V01波形的周期

T=?。 1 5 7 6 8 4 2 R1 NE555 3 R2 C1 Vc + 0.01uJK1Q Q&&VCCV01ABCC10K10KT1T2

相关文档
最新文档