电子技术基础(数字部分)第五版答案康华光

合集下载

数字电子技术基础第1章--康华光-第五版

数字电子技术基础第1章--康华光-第五版

2021/4/9
20
自学部分
5.十进制----八进制 6.十进制----十六进制 7.二进制----八进制 8.二进制----十六进制 9.八进制----十六进制 1.2.2 二进制的波形表示及二进制数据的传输
电子技术基础(数字部分) 第五版
樊冰
2021/4/9
1
主要内容
1 数字逻辑概论 2 逻辑代数与硬件描述语言基础 3 逻辑门电路 4 组合逻辑电路 5 锁存器和触发器 6 时序逻辑电路 7 存储器、复杂可编程器件和现场可编程门阵列 8 脉冲波形的变换与产生 9 数模与模数转换器
2021/4/9
目前主要的设计方式是利用EDA(电 路仿真软件)进行设计。
2021/4/9
8
1.1.3 模拟信号和数字信号
模拟信号:时间、幅度均连续
数字信号:时间、幅度均离散
2021/4/9
9
1.1.4 数字信号的描述方法
二值数字逻辑(二进制)
0和1即可表示数量也可表示两种不同的逻辑状态。
逻辑电平
不是物理量,而是物理量的相对表示。
2
1 数字逻辑概论
1.1 数字电路与数字信号 1.2 数制 1.3 二进制的算术运算 1.4 二进制代码(码制) 1.5 二值逻辑变量与基本逻辑运算 1.6 逻辑函数及其表示方法
2021/4/9
3
1.1 数字电路与数字信号
2021/4/9
4
1.1.1 数字技术的发展及其应用
发展迅速,应用广泛
= (0.101101001)B
误差不大于2-9 保留到-9位
0.706*2=1.412-----1 0.412*2=0.824-----0 0.824*2=1.648-----1 0.648*2=1.296-----1 0.296*2=0.592-----0 0.592*2=1.184-----1 0.184*2=0.368-----0 0.368*2=0.736-----0 0.736*2=1.472-----1

电子技术基础模拟部分第五版康华光课件

电子技术基础模拟部分第五版康华光课件
光课件
3.2.2 PN结的形成
电子技术基础模拟部分第五版康华 光课件
3.2.2 PN结的形成
电子技术基础模拟部分第五版康华 光课件
在一块本征半导体两侧通过扩散不同的杂质,分 别形成N型半导体和P型半导体。此时将在N型半 导体和P型半导体的结合面上形成如下物理过程:
因浓度差
多子的扩散运动 由杂质离子形成空间电荷区
电子技术基础模拟部分第五版康华 光课件
end
3.2 PN结的形成及特性
3.2.1 载流子的漂移与扩散 3.2.2 PN结的形成 3.2.3 PN结的单向导电性 3.2.4 PN结的反向击穿 3.2.5 PN结的电容效应
电子技术基础模拟部分第五版康华 光课件
3.2.1 载流子的漂移与扩散
漂移运动:
电子技术基础模拟部分第五版康华 光课件
3.3.1 半导体二极管的结构
在PN结上加上引线和封装,就成为一个二极管。 二极管按结构分有点接触型、面接触型两大类。
(1) 点接触型二极管
PN结面积小,结电 容小,用于检波和变 频等高频电路。
二极管的结构示意图
(a)点接触型
电子技术基础模拟部分第五版康华 光课件
(μA)
IS: 反向饱和电流
【可参见教材P6电4子图技术3基.2础.模4拟】部分第五版康华
光课件
3. PN结V-I特性的表达式
u
i IS(e UT1)
i/mA - +
❖ 当加正向电压时:
u为正值,表达 式等效成 :
+-
u
i IS e U T
指数 关系
IF ❖ 当加反向电压时:
i=-IS UBR
- - - - - + + + 多+子+电子

电子技术基础(数字)康华光课后解答

电子技术基础(数字)康华光课后解答

VNLA(max) =VIL(max) —VOL(max) =0.8V—0.4V=0.4V
2.4
0.4
2
0.8
逻辑门 B
3.5
0.2
2.5
0.6
逻辑门 C
4.2
0.2
3.2
0.8
解:根据表题 3.1.1 所示逻辑门的参数,以及式(3.1.1)和式(3.1.2),计算出逻 辑门 A 的高电平和低电平噪声容限分别为:
VNHA =VOH (min) —VIH (min) =2.4V—2V=0.4V
(2) L D(A C)
(3) L (A B)(C D)
2.2.2 已知函数 L(A,B,C,D)的卡诺图如图所示,试写出函数 L 的最简与 或表达式
解: L(A, B,C, D) BCD BCD BCD ABD 2.2.3 用卡诺图化简下列个式 (1) ABCD ABCD AB AD ABC 解: ABCD ABCD AB AD ABC ABCD ABCD AB(C C)(D D) AD(B B)(C C) ABC(D D) ABCD ABCD ABCD ABCD ABCD ABCD ABCD
解: A ABC ACD (C D)E
A( 1 B C) A C D C D E
A A C D C D E
AB +AB
1 0 0 1
A CD CDE A CD E 2.1.4 用代数法化简下列各式 (3) ABC(B C) 解: ABC(B C) (A B C)(B C)
(4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H 1.4 二进制代码 1.4.1 将下列十进制数转换为 8421BCD 码: (1)43 (3)254.25 解:(43)D=(01000011)BCD 1.4.3 试用十六进制写书下列字符繁荣 ASCⅡ码的表示:P28 (1)+ (2)@ (3)you (4)43 解:首先查出每个字符所对应的二进制表示的 ASCⅡ码,然后将二进制码转换 为十六进制数表示。 (1)“+”的 ASCⅡ码为 0101011,则(00101011)B=(2B)H (2)@的 ASCⅡ码为 1000000,(01000000)B=(40)H (3)you 的 ASCⅡ码为本 1111001,1101111,1110101,对应的十六进制数分别为

数字电路考研康华光电子技术基础数字部分考研真题与笔记

数字电路考研康华光电子技术基础数字部分考研真题与笔记

数字电路考研康华光电子技术基础数字部分考研真题与笔记一、数电考研考点复习笔记1.1 复习笔记本章是《电子技术基础数字部分》的开篇,主要讲述了模拟信号和数字信号以及数字信号的描述方法,进而讨论了数制、二进制的算术运算、二进制代码和数字逻辑的基本运算,是整本教材的学习基础。

笔记所列内容,读者应力求理解和熟练运用。

一、模拟信号与数字信号1模拟信号和数字信号(见表1-1-1)表1-1-1 模拟信号和数字信号2数字信号的描述方法(见表1-1-2)表1-1-2 数字信号的描述方法3数字波形详细特征(1)数字波形的两种类型见表1-1-3表1-1-3 数字波形的类型(2)周期性和非周期性与模拟信号波形相同,数字波形亦有周期型和非周期性之分。

周期性数字波形常用周期T和频率f来描述。

脉冲波形的脉冲宽度用表示,所以占空比(3)实际数字信号波形在实际的数字系统中,数字信号并不理想。

当从低电平跳变到高电平,或从高电平跳到低电平时,边沿没有那么陡峭,而要经历一个过渡过程。

图1-1-1为非理想脉冲波形。

图1-1-1 非理想脉冲波形(4)波形图、时序图或定时图波形图、时序图或定时图概述见表1-1-4。

表1-1-4 波形图、时序图或定时图概述时序图和定时图区别与特征见表1-1-5。

表1-1-5 时序图、定时图特征二、数制1几种常用的进制(见表1-1-6)表1-1-6 几种常用的进制2进制之间的转换(1)其他进制转十进制任意一个其他进制数转化成十进制可用如下表达式表示:其中R表示进制,Ki表示相应位的值。

例如(二进制转十进制):(1011.01)2=1×23+0×22+1×21+1×20+0×2-1+1×2-2=(11.25)10。

(2)十进制转二进制①整数部分的转换:将十进制数除以2,取所余数为k0;将其商再除以2,取其余数为k1,……以此类推,直到所得商等于0为止,余数k n…k1k0(从下往上排)即为二进制数。

数电课件康华光电子技术基础-数字部分(第五版)完全

数电课件康华光电子技术基础-数字部分(第五版)完全

只读存储器是一种只能写入一次数据的存储器,写入后数据无法修改或删除。
ROM的优点是可靠性高、集成度高、功耗低等。
ROM的分类:根据编程方式的不同,可以分为掩膜编程ROM和紫外线擦除编程ROM。
RAM的分类
根据存储单元的连接方式不同,可以分为静态随机存取存储器(SRAM)和动态随机存取存储器(DRAM)。
门电路的定义
门电路的分类
门电路的作用
根据工作原理和应用领域,门电路可分为与门、或门、非门、与非门、或非门等。
门电路在数字电路中起到信号传输、逻辑控制和状态转换等作用。
03
02
01
CMOS(Complementary Metal-Oxide Semiconductor)门电路采用互补晶体管实现逻辑运算,具有低功耗和高可靠性的特点。
发展趋势
随着微电子技术和计算机技术的不断发展,数字电路正朝着高速、高可靠性、低功耗、微型化的方向发展。同时,随着物联网、云计算、大数据等新兴技术的兴起,数字电路的应用领域将进一步拓展。
PART
02
数字逻辑基础
REPORTING
逻辑变量只有0和1两种取值,表示真和假、开和关等对立的概念。
逻辑变量
包括逻辑与、逻辑或、逻辑非等基本逻辑运算,以及与非、或非、异或等常用逻辑运算。
详细描述
THANKS
感谢观看
REPORTING
公式化简法
利用卡诺图的特点,通过圈0和填1的方式对逻辑函数进行化简。
卡诺图化简法
利用吸收律对逻辑函数进行化简,如A+A↛B=A+B。
吸收法
将多个相同或相似的项合并为一个项,如A+AB=A。
合并法
PART
03

康华光《电子技术基础-数字部分》配套题库-章节题库(数字逻辑电路)

康华光《电子技术基础-数字部分》配套题库-章节题库(数字逻辑电路)

第1章数字逻辑电路一、选择题1.十进制数的补码是()。

(连符号位在内取6位)A.(111001)2B.(110011)2C.(110100)2D.(111010)2【答案】D【解析】-6的原码为100110,反码为111001,补码为111010,故选项D成立。

2.两个2进制数数进行算术运算,下面()说法是不正确的。

A.两个无符号数相加,如果最高位产生进位输出,则肯定发生溢出B.两个最高位不同的补码进行相加运算,肯定不会产生溢出C.两个补码进行相加运算,如果最高位产生进位输出,则肯定发生溢出D.两个补码的减法运算可以用加法器来实现【答案】C【解析】两个补码进行相加减,如果是一个正数和一个负数相加,比如01111111和11000000,相加是一个正数但是符号位同样发生进位输出。

3.下列几种说法中与BCD码的性质不符的是()。

A.一组四位二进制数组成的码只能表示一位十进制数;B.BCD码是一种人为选定的0~9十个数字的代码;C.BCD码是一组四位二进制数,能表示十六以内的任何一个十进制数;D.BCD码有多种。

【答案】C【解析】BCD码只能表示一个十位数,其他数的组合表示的数实际上是无效的,10~16一定不可能被一个四位的BCD码表示出来。

4.以下代码中为无权码的为()。

A.8421BCD码B.5421BCD码C.余三码D.格雷码【答案】CD【解析】位权:在某一进位制的数中,每一位的大小都对应着该位上的数码乘上一个固定的数,这个固定的数就是这一位的权数,权数是一个幂。

明显AB每位上表示某一个数值,CD只是为了方便设定的编码。

二、填空题1.【答案】00010100【解析】2.已知8位二进制数码为10100101,则相应的格雷码为()。

【答案】11110111【解析】二进制转化为格雷码的规则:从最右边的位开始,每位与其左边相邻的位异或,所得结果作为该位的值,最左边位的值不变。

3.X对应的原码为111010,则2X对应的8位原码为(),X/2对应的8位补码形式为()。

康华光《电子技术基础-模拟部分》(第5版)配套题库【课后习题-反馈放大电路】【圣才出品】

第7章反馈放大电路7.1反馈的基本概念7.1.1在图7-1所示的各电路中,哪些元件组成了级间反馈通路?它们所引入的反馈是正反馈还是负反馈?是直流反馈还是交流反馈(设各电路中电容的容抗对交流信号均可忽略)?图7-1解:图(a)中由电阻2R引入负反馈,交、直流反馈均有;图(b)中由1e R引入负反馈,交、直流反馈均有,由1f R、2f R引入直流反馈;图(c)中由f R、2e R引入负反馈,交、直流反馈均有;图(d)中由1R、2R引入负反馈,交、直流反馈均有;图(e)中由3R、2A引入负反馈,交、直流反馈均有;图(f)中由6R引入负反馈,交、直流反馈均有。

7.1.2试判断图7-1所示各电路中级间交流反馈的组态。

解:将放大电路交流通路输出短路,若反馈不起作用,则该电路为电压反馈,否则为电流反馈;若反馈信号与输入信号在输入回路以电压相加减的形式出现,则该电路为串联反馈,在输入节点以电流相加减的形式出现,则该电路为并联反馈。

图(a)中由电阻2R引入电压并联负反馈;图(b)中由1e R引入电流串联负反馈;图(c)中由f R、2e R引入电流并联负反馈;图(d)中由1R、R2引入电压串联负反馈;图(e)中由3R、A2引入电压并联负反馈;图(f)中由6R引入电流串联负反馈。

7.1.3在图7-2所示的两电路中,从反馈的效果来考虑,对信号源内阻R s的大小有何要求?图7-2解:图(a)引入串联负反馈,故从反馈的效果考虑,信号源内阻Rs越小越好;图(b)引入并联负反馈,故从反馈的效果考虑,信号源内阻Rs越大越好。

7.2负反馈放大电路的四种组态7.2.1电路如图7-3所示。

(1)分别说明由R f1、R f2引入的两路反馈的类型及各自的主要作用;(2)指出这两路反馈在影响该放大电路性能方面可能出现的矛盾是什么?(3)为了消除上述可能出现的矛盾,有人提出将R f2断开,此办法是否可行?为什么?你认为怎样才能消除这个矛盾?图7-3解:(1)1f R在第一、三级间引入交、直流负反馈,直流负反馈能稳定前三级的静态工作点,其中交流反馈为电流串联负反馈,可稳定第三级的输出电流,同时提高T1的输入电阻;R在第一、四级间引入交、直流负反馈,其中直流负反馈为T1提供偏置,且稳定各2f级的静态工作点,而其交流反馈为电压并联负反馈,可稳定该电路的输出电压,同时降低了T1的输入电阻。

电子技术基础(模拟部分)第五版_第6章_康华光

(2)电流源电路用于模拟集成放大器中 以稳定静态工作点,这对直接耦合放大器是十分重要的。
(3)用电流源做有源负载,可获得增益高、 动态范围大的特性。
(4)用电流源给电容充电,以获得线性电压输出。
(5)电流源还可单独制成稳流电源使用。
(6)在模拟集成电路中,常用的电流源电路有: 镜象电流源、精密电流源、 微电流源、多路电流源等。
IC=0 IC 0 VCC=0 VBB
T
VBB
6.2 差分式放大电路
6.2.0 概述
直接耦合放大电路 零点漂移
差分式放大电路中的一般概念
6.2.1 射级耦合差分式放大电路
电路组成及工作原理 主要指标计算 抑制零点漂移原理 几种方式指标比较
6.2.2 FET差分式放大电路 6.2.3 差分式放大电路的传输特性
集成电路的优点
• 有体积小、功耗小、功能强、可靠 性好的优点,故得到发展。
• 最早源于航天技术的启示和应用。
6.1 模拟集成电路中的 直流偏置技术
BJT电流源
FET电流源
电 流 源 概 述
(1)电流源电路是一个电流负反馈电路, 并利用PN结的温度特性,对电流源电路进行温度补偿, 以减小温度对电流的影响。
4. 多路电流源
R
VCC
组成
IREF
T0
IC T ∑IB T1
IC1
IC2
IC3
公式推导
IC=IREF - ∑ IB/β
T2
Re2 Re3
T3
Re
Re1
当β较大时 IC=IREF 由于各管的β, VBE相同,则 IERE≈IREFRE=IE1RE1=IE2RE2=IE3RE3 所以 IC1≈IE1=IREFRE/RE1 IC2≈IE2=IREFRE/RE2 IC3≈IE3=IREFRE/RE3

康华光《电子技术基础-数字部分》配套题库-章节题库(时序逻辑电路)

第6章时序逻辑电路一、选择题1.下列描述不正确的是()。

A.触发器具有两种状态,当Q=1时触发器处于1态B.时序电路必然存在状态循环C.异步时序电路的响应速度要比同步时序电路的响应速度慢D.主从JK触发器具有一次变化现象【答案】A【解析】触发器的状态还包括不定状态,比如在RS触发器中,当RS=11时,状态不定;研究的时序电路主要是要不间断给出信号,理论上来讲需要状态的不断循环;异步时序电路通过一些门电路再传输信号,而同步信号的数据传输直接通过时钟脉冲进行统一的传输,减少了传输过程的时间延迟。

2.为了把串行输入的数据转换为并行输出的数据,可以使用()。

A.寄存器B.移位寄存器C.计数器D.存储器【答案】B【解析】移位寄存器能能够串行输入串行输出,串行输入并行输出。

3.一个四位二进制码加法计数器的起始值为1001,经过100个时钟脉冲后的值为()。

A.1110 B.1111 C.1101 D.1100【答案】C【解析】1001经过16的倍数个周期后仍为1001,即96个时钟脉冲后计数器显示1001,再经历四个脉冲,即100个周期时,计数为1001+0100(4)=1101。

4.某计数器的状态转换图如图6-1所示,其该计数器的模为()。

A.三B.四C.五D.八图6-1【答案】C【解析】循环状态的有5个,也就是说当计数器使用的过程中只有这5个状态才能保持一直计数。

二、填空题1.三位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态为()。

【答案】001【解析】初始状态为101,四个CP脉冲后101+100=1001,1001的首位是进位,所以不显示。

2.一个三级环形计数器的初始状态是Q2Q1Q0=001(Q2为高位),则经过40个时钟周期后的状态Q2Q1Q0=()。

【答案】010【解析】经过3的倍数个周期后,即39个周期后,Q2Q1Q0=001;则40周期后Q2Q1Q0=010。

3.用移位寄存器产生1101010序列,至少需要()位的移位寄存器。

康华光《电子技术基础-模拟部分》(第5版)配套题库【课后习题-二极管及其基本电路】【圣才出品】

3 / 14
圣才电子书 十万种考研考证电子书、题库视频学习平台

图 3-5
解:(1)二极管恒导通,在恒压降模型情形下,有 vo 2VD 1.4 V 。
则电路中的电流为
(2)小信号模型等效电路如图 3-6 所示,小信号模型中, 阻为
。 ,二极管的微变电
。 由图 3-6 可知, 故
即有 VB>VA,所以 D 截止。 图(c),根据分压公式,有
即有 VB<VA,所以 D 正偏导通。
3.4.7 二极管电路如图 3-10(a)所示,设输入电压 vI(t)波形如图 3-10(b)所示, 在 0<t<5 ms 的时间间隔内,试绘出 vo(t)的波形,设二极管是理想的。
图 3-10
7 / 14
圣才电子书 十万种考研考证电子书、题库视频学习平台
1 / 14
圣才电子书 十万种考研考证电子书、题库视频学习平台

第 3 章 二极管及其基本电路
3.2 PN 结的形成及特性
3.2.1 在室温(300 K)情况下,若二极管的反向饱和电流为 1 nA,问它的正向电流为
因此,输出电压 vo 的变化范围为 1.394 V~1.406 V。
图 3-6
4 / 14
圣才电子书 十万种考研考证电子书、题库视频学习平台

3.4.4 在图 3-5 的基础上,输出端外接一负载 RL=1 kΩ时,问输出电压的变化范围是多
少?
解:外接负载后,二极管中的直流电流为: ID
圣才电子书 十万种考研考证电子书、题库视频学习平台

解 : 当 输 入 电 压 v(I t) 6 V 时 , 二 极 管 截 止 , 输 出 电 压 vO 6 V ; 当 输 入 电 压
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第一章 数字 逻辑 习题 1.1数字电路与数字 信号 1.1.2 图形代表的二进制数 010110100 1.1.4一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例 MSBLSB 0 1 2 11 12 (ms) 解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms 频率为周期的倒数,f=1/T=1/0.01s=100HZ 占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10% 1.2数制 1.2.2将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于 42. (2)127 (4)2.718 解:(2)(127)D=-1=(10000000)B-1=(1111111)B=(177)O=(7F)H 72 (4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H 1.4二进制代码 1.4.1将下列十进制数转换为8421BCD码: (1)43 (3)254.25 解:(43)D=(01000011)BCD 1.4.3试用十六进制写书下列字符繁荣ASCⅡ码的表示:P28 (1)+ (2)@ (3)you (4)43 解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为十六进制 数表示。 (1)“+”的ASCⅡ码为0101011,则(00101011)B=(2B)H (2)@的ASCⅡ码为1000000,(01000000)B=(40)H (3)you的ASCⅡ码为本1111001,1101111,1110101,对应的十六进制数分别为79,6F,75 (4)43的ASCⅡ码为0110100,0110011,对应的十六紧张数分别为34,33 1.6逻辑函数及其表示方法 1.6.1 在图题 1. 6.1中,已知输入 信号A,B`的波形,画出各门电路输出L的波形。

解: (a)为与非, (b)为 同或非 ,即异或

第二章 逻辑 代数 习题解答 2.1.1 用真值表证明下列恒等式 (3)ABABAB⊕=+(A⊕B)=AB+AB 解:真值表 如下 A B AB⊕ AB AB AB⊕ AB+AB 0 0 0 1 0 1 1 0 1 1 0 0 0 0 1 0 1 0 0 0 0 1 1 0 0 1 1 1

由最右边2栏可知,与AB+AB的真值表完全相同。 2.1.3 用逻辑代数定律证明下列等式 (3)()AABCACDCDEACDE++++=++ 解:()AABCACDCDE++++ (1)ABCACDCDE=+++ AACDCDE=++ ACDCDE=++ ACDE=++ 2.1.4 用代数法化简下列各式 (3)()ABCBC+ 解:()ABCBC+ ()(ABCBC=+++ ABACBBBCCBC=+++++ (1ABCABB=++++ ABC=+ (6)()()()(ABABABAB++++ 解:()()()(ABABABAB++++ ()()ABABABAB=.+.+++

BABAB=++ ABB=+ AB=+ AB= (9)ABCDABDBCDABCBDBC++++ 解:ABCDABDBCDABCBDBC++++ ()( () () () ABCDDABDBCDCBACADCDBACADBACDABBCBD=++++ =+++ =+++ =++ =++

2.1.7 画出实现下列逻辑表达式的 逻辑电路图,限使用非门和二输入与非门 (1) LABAC=+

(2)()LDAC=+

(3)()(LABCD=++

2.2.2 已知函数L(A,B,C,D)的卡诺图如图所示,试写 出函数L的最简与或表达式

解:(,,,)LABCDBCDBCDBCDABD=+++ 2.2.3 用卡诺图化简下列个式 (1)ABCDABCDABADABC++++

解:ABCDABCDABADABC++++ ()()()()()ABCDABCDABCCDDADBBCCABCDD=+++++++++ ABCDABCDABCDABCDABCDABCDABCD=++++++

(6) (,,,)(0,2,4,6,9,13)(1,3,5,7,11,15)LABCDmd=+ΣΣ 解:

LAD=+ (7) (,,,)(0,13,14,15)(1,2,3,9,10,11)LABCDmd=+ΣΣ 解:

LADACAB=++

2.2.4 已知逻辑函数LABBCCA=++,试用真值表,卡诺图和逻辑图(限用非门和与非 门)表示 解:1>由逻辑函数写出真值表 A B C L 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0

2>由真值表画出卡诺图

3>由卡诺图,得逻辑表达式LABBCAC=++ 用摩根定理将与或化为与非表达式 LABBCACABBCAC=++=.. 4>由已知函数的与非-与非表达式画出逻辑图

第三章习题 3.1 MOS逻辑门电路 3.1.1根据表题3.1.1所列的三种逻辑门电路的技术参数,试选择一 种最合适工作在高噪声 环境下的门电路。

表题3.1.1 逻辑门电路的技术参数表

(min)/OHVV VOL(max)/V (min)/IHVV (max)/ILVV 逻辑门A 2.4 0.4 2 0.8 逻辑门B 3.5 0.2 2.5 0.6 逻辑门C 4.2 0.2 3.2 0.8

解:根据表题3.1.1所示逻辑门的参数,以及式(3.1.1)和式(3.1.2),计算出逻辑门A的 高电平和低电平噪声容限分别为:

NHAV=—=2.4V—2V=0.4V (min)OHV(min)IHV (max)NLAV=—=0.8V—0.4V=0.4V (max)ILV(max)OLV 同理分别求出逻辑门B和C的噪声容限分别为: NHBV=1V NLBV=0.4V NHCV=1V NLCV=0.6V 电路的噪声容限愈大,其抗干扰能力愈强,综合考虑选择逻辑门C 3.1.3根据表题3.1.3所列的三种门电路的技术参数,计算出它们的延时-功耗积,并确定哪一种 逻辑门性能最好

表题3.1.3 逻辑门电路的技术参数表

/pLHtn /pHLtn /DPmW 逻辑门A 1 1.2 16 逻辑门B 5 6 8 逻辑门C 10 10 1

解:延时-功耗积为传输延长时间与功耗的乘积,即 DP= tpdPD 根据上式可以计算出各逻辑门的延时-功耗分别为 ADP = 2PLHPHLtt+ DP= (11.2) 2ns+ *16mw=17.6* 1210.J=17.6PJ

同理得出: BDP=44PJ CDP=10PJ,逻辑门的DP值愈小,表明它的特性愈好,所以逻辑门C的 性能最好. 3.1.5 为什么说74HC系列CMOS与非门在+5V电源工作时,输入端在以下四种接法下都属 于逻辑0: (1)输入端接地; (2)输入端接低于1.5V的电源; (3)输入端接同类与非门的输 出低电压0.1V; (4)输入端接10kΩ的电阻到地.

解:对于74HC系列CMOS门电路来说,输出和输入低电平的标准电压值为: OLV=0.1V, ILV=1.5V,因此有: (1) =0< ViILV=1.5V,属于逻辑门0 (2) <1.5V=ViILV,属于逻辑门0 (3) <0.1(4)由于CMOS管的栅极电流非常小,通常小于1uA,在10kΩ电阻上产生的压降小于10mV即

Vi<0.01V3.1.7求图题3.1.7所示电路的输出逻辑表达式.

解:图解3.1.7所示电路中L1=AB,L2=BC,L3=D,L4实现与功能,即L4=L1L2L3,而 L= .. 4LE..,所以输出逻辑表达式为L=ABBCDE......

3.1.9 图题3.1.9表示三态门作总线传输的示意图,图中n个三态门的输出接到数据传输总 线,D1,D2,„„Dn为数据输入端,CS1,CS2„„CSn为片选信号输入端.试问:

(1) CS信号如何进行控制,以便数据D1,D2, „„Dn通过该总线进行正常传输; (2)CS信号能 否有两个或两个以上同时有效?如果出现两个或两个以上有效,可能发生什么情况? (3)如果 所有CS信号均无效,总线处在什么状态?

解: (1)根据图解3.1.9可知,片选信号CS1,CS2„„CSn为高电平有效,当CSi=1时第i个三 态门被选中,其输入数据被送到数据传输总线上,根据数据传输的速度,分时地给CS1, CS2„„CSn端以正脉冲信号,使其相应的三态门的输出数据能分时地到达总线上.

相关文档
最新文档