数字复习题08总自己答案

合集下载

《数字信号处理》复习题及答案

《数字信号处理》复习题及答案

《数字信号处理》复习题及答案《数字信号处理》复习题⼀、单项选择题(在每⼩题的四个备选答案中,选出⼀个正确答案,并将正确答案的序号填在题⼲的括号内。

每⼩题2分)1.在对连续信号均匀采样时,若采样⾓频率为Ωs,信号最⾼截⽌频率为Ωc,则折叠频率为( D)。

A. ΩsB. ΩcC. Ωc/2D. Ωs/22. 若⼀线性移不变系统当输⼊为x(n)=δ(n)时输出为y(n)=R3(n),则当输⼊为u(n)-u(n-2)时输出为( C)。

A. R3(n)B. R2(n)C. R3(n)+R3(n-1)D. R2(n)+R2(n-1)3. ⼀个线性移不变系统稳定的充分必要条件是其系统函数的收敛域包含( A)。

A. 单位圆B. 原点C. 实轴D. 虚轴4. 已知x(n)=δ(n),N点的DFT[x(n)]=X(k),则X(5)=( B)。

A. NB. 1C. 0D. - N5. 如图所⽰的运算流图符号是( D)基2 FFT算法的蝶形运算流图符号。

A. 按频率抽取B. 按时间抽取C. 两者都是D. 两者都不是6. 直接计算N点DFT所需的复数乘法次数与( B)成正⽐。

A. NB. N2C. N3D. Nlog2N7. 下列各种滤波器的结构中哪种不是I I R滤波器的基本结构( D)。

A. 直接型B. 级联型C. 并联型D. 频率抽样型8. 以下对双线性变换的描述中正确的是( B)。

A. 双线性变换是⼀种线性变换B. 双线性变换可以⽤来进⾏数字频率与模拟频率间的变换C. 双线性变换是⼀种分段线性变换D. 以上说法都不对9. 已知序列Z变换的收敛域为|z|>1,则该序列为( B)。

A. 有限长序列B. 右边序列C. 左边序列D. 双边序列10. 序列x(n)=R5(n),其8点DFT记为X(k),k=0,1,…,7,则X(0)为( D)。

A. 2B. 3C. 4D. 511. 下列关于FFT的说法中错误的是( A)。

电科08级数字图像处理模拟题及参考答案

电科08级数字图像处理模拟题及参考答案

电科08级数字图像处理模拟题及参考答案电科08级数字图像处理模拟题及参考答案电科08级数字图像处理模拟题及参考答案一、填空题1. 一般来说,对模拟图像数字化时采样间距越大,图像数据越________,图像质量越________ 2.若灰度图象每像素用8位表示,则灰度值可以取_____________________间的数值。

3. 在几何变换的3×3矩阵_________________________可以使图像实现平移变换4.二值形态学中,腐蚀运算的集合方式定义为________。

5.根据图像编码原理可以将图像编码分为________、预测编码、________和混合编码6. 图像与灰度直方图间的对应关系是________7. 常用的灰度内插法有最近邻域法和________。

8.一幅图象的分辩率为512×512×8是指____________,该图像大小约____________KB 9.检测边缘的Sobel算子对应的模板形式为________ 和________ 10.分辩率是用来描述图象____________, 一幅图象的分辩率为512×512×8是指____________, 电视摄象机的分辩率为480线是指___________, 激光打印机分辩率为300dpi是指_________________。

11.图象直方图表示____________12. 以下是一个16*16的8级灰度图像的直方图。

灰度级0 1 2 3 4 5 6 7 像素数 3 30 38 98 45 32 12 10 则至灰度级3的灰度分布的0阶矩=________________,1阶矩= _______________________ 13.影像数字化包括和两过程。

14.图象平滑既可在空间域中进行,也可在中进行。

边缘检测算子对应的模板是和。

16. 二值图象的欧拉数是与之差。

数字电子技术复习题及答案

数字电子技术复习题及答案

数字电子技术复习题及答案一、填空题1、(238)10=( 11101110 )2 =( EE )16。

(110110.01)2=( 36.4 )16=( 54.25 )10。

2、德•摩根定理表示为 B A +=( B A ⋅ ) , B A ⋅=( B A + )。

3、数字信号只有( 两 )种取值,分别表示为( 0 )和( 1 )。

4、异或门电路的表达式是( B A B A B A +=⊕ );同或门的表达式是( B A AB B A ⋅+=⊙ ) 。

5、组成逻辑函数的基本单元是( 最小项 )。

6、与最小项C AB 相邻的最小项有( C B A )、( C B A ⋅ ) 和 ( ABC ) 。

7、基本逻辑门有( 与门 )、( 或门 )和( 非门 )三种。

复合门有( 与非门 )、( 或非门 )、( 与或非门 )和( 异或门 )等。

8、9、 10、最简与或式的定义是乘积项的( 个数最少 ),每个乘积项中相乘的( 变量个数也最少)的与或表达式。

11、在正逻辑的约定下,“1”表示( 高电平 ),“0”表示( 低电平 )。

在负逻辑的约定下,“1”表示( 低电平 ),“0”表示( 高电平 )。

12、一般TTL 门电路输出端( 不能 )直接相连,实现线与。

(填写“能”或“不能”) 13、三态门的三种可能的输出状态是( 高电平 )、( 低电平 )和( 高阻态 )。

14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。

15、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC 门),能实现总线连接方式的的门为(三态门)。

16、T TL 与非门的多余输入端不能接( 低 )电平。

17、 18、真值表是将输入逻辑变量的( 所有可能取值 )与相应的( 输出变量函数值 )排列在一起而组成的表格。

19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。

数字电路复习题答案

数字电路复习题答案

数字电路复习题(自己做的,欢迎大家指正)一、填空题(每空1分,共10分)1 •逻辑函数 -•的两种标准形式分别为}\A=B=C)=迟酬(12357) = 口时(046)十2.将2004个“T异或起来得到的结果是(0)。

3.半导体存储器的结构主要包含三个部分,分别是(译码器)、(存储阵列)、(控制逻辑)。

4.A/D转换的四个过程是采样、保持、量化和(编码),其中采样脉冲的频率要求至少是模拟信号最高频率的(2)倍。

5.8位D/A转换器当输入数字量10000000为5v。

若只有最低位为高电平,则输出电压为(5/128)v ;当输入为10001000,则输出电压为(5*136/128)V。

6.就逐次逼近型和双积分型两种A/D转换器而言,(逐次逼近型)的抗干扰能力强,(双积分型)的转换精度高。

7.(61.5)10 == (3D.8)16 = (10010001.1000»5421BCD;8.已知某74ls00 为2 输入4 与非门,l oL=22mA, l oH=2mA,I iL=2mA,1旧=40讥,则其低电平输出的扇出系数N OL=(11),其高电平输出的扇出系数N OH=(50);9•函数■的最小项表达式为F=( 4,5,7),最大项表达式为(0,1,2,3,6 )10.根据对偶规则和反演规则,直接写出_--的对偶式和反函数,对偶式:’,反函数:(A+B)C^|]£)厦01 = )』;11. —12 .已知X= (-17),则X的8位二进制原码为(10010001),其8位二进制补码为(11101111);13.T'触发器的次态方程是14.D触发器的次态方程是15.根据毛刺的不同极性, 可以将逻辑险象分为0型险象和1型险象,对于一个逻辑表达式,若在给定其它变量适当的逻辑值后,出现F=('丄)的情形,则存在1型险象;5 .补码1. 1000的真值是(D )。

A . +1.0111 B. -1.0111 C. -0.1001 D. -0. 10006.组合电路和时序电路比较,其差异在于前者( BA. 任意时刻的输出不仅与输入有关,而且与以前的状态有关B. 任意时刻的输出信号只取决于当时的输入信号C. 有统一的时钟脉冲控制D. 输出只与内部状态有关7.下列四种类型的逻辑门中,可以用( D )实现三种基本运算。

数字电路复习考试题及答案

数字电路复习考试题及答案

数字电路复习题(注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯通,举一反三。

) 1、逻辑电路可以分为 组合逻辑电路 电路和 时序逻辑电路 电路。

2、数字电路的基本单元电路是 门电路 和 触发器 。

3、数字电路的分析工具是 逻辑代数(布尔代数) 。

4、(50.375) 10 = (110010.011) 2 = (32.6) 165、3F4H = (0001000000010010 )8421BCD6、数字电路中的最基本的逻辑运算有 与 、 或 、 非 。

7、逻辑真值表是表示数字电路 输入和输出 之间逻辑关系的表格。

8、正逻辑的与门等效于负逻辑的 或门 。

9、表示逻辑函数的 4 种方法是真值表 、 表达式、 卡诺图 、 逻辑电路图 。

其中形式惟一的是 真值表 。

10、对于变量的一组取值,全体最小项之和为 1 。

11、对于任意一个最小项,只有一组变量的取值使其值为 1 ,而在变量取其他各组值时这个最小项的取值都是 0 。

12、对于变量的任一组取值,任意两个最小项之积为 0。

13、与最小项 ABC 相邻的最小项有 ABC 、 ABC 、 ABC 。

14、组合逻辑电路的特点是 输出端的状态只由同一时刻输入端的状态所决定,而与先前的状态没有关系(或输出与输入之间没有反馈延迟通路;电路中不含记忆元件) 。

15、按电路的功能分,触发器可以分为 RS 、 JK 、 D 、 T 、 T’。

16、时序电路可分为 同步时序逻辑电路 和 异步时序逻辑电路 两种工作方式。

17、描述时序电路逻辑功能的方法有逻辑方程组(含 驱动方程 、 输出方程 、状态方程 )、 状态图 、 状态表 、 时序图 。

18、(251) 10 =(11111011) 2 =(FB ) 16 19、全体最小项之和为 1 。

20、按照使用功能来分,半导体存储器可分为RAM 和ROM 。

21、RAM 可分为动态RAM 和静态RAM 。

数字信号处理复习题含答案

数字信号处理复习题含答案

数字信号处理复习题一、选择题1、某系统)(),()()(n g n x n g n y =有界,则该系统( A )。

A.因果稳定B.非因果稳定C.因果不稳定D. 非因果不稳定2、一个离散系统( D )。

A.若因果必稳定B.若稳定必因果C.因果与稳定有关D.因果与稳定无关3、某系统),()(n nx n y =则该系统( A )。

A.线性时变B. 线性非时变C. 非线性非时变D. 非线性时变4.因果稳定系统的系统函数)(z H 的收敛域是( D )。

A.9.0<z B. 1.1<z C. 1.1>z D. 9.0>z5.)5.0sin(3)(1n n x π=的周期( A )。

A.4B.3C.2D.16.某系统的单位脉冲响应),()21()(n u n h n =则该系统( C )。

A.因果不稳定B.非因果稳定C.因果稳定D.非因果不稳定7.某系统5)()(+=n x n y ,则该系统( B )。

A.因果稳定B.非因果稳定C.因果不稳定D.非因果不稳定8.序列),1()(---=n u a n x n 在)(z X 的收敛域为( A )。

A.a z < B. a z ≤ C. a z > D. a z ≥9.序列),1()21()()31()(---=n u n u n x n n 则)(z X 的收敛域为( D )。

A.21<zB. 31>zC. 21>zD. 2131<<z 10.关于序列)(n x 的DTFT )(ωj e X ,下列说法正确的是( C )。

A.非周期连续函数B.非周期离散函数C.周期连续函数,周期为π2D.周期离散函数,周期为π211.以下序列中( D )的周期为5。

A.)853cos()(π+=n n x B. )853sin()(π+=n n x C.)852()(π+=n j en x D. )852()(ππ+=n j e n x 12.)63()(π-=n j e n x ,该序列是( A )。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一、单项选择1、 1个逻辑门电路输入A 、B 和输出Y 的波形如图1所示,则该逻辑门为( C )。

A 、同或门B 、或门C 、异或门2、逻辑函数B AD CD B A F ∙+++=的最简与或式是( C )。

A 、F=A+BCD+AD+B B 、F=A+B+ADC 、F=A+B3、某同学有一支TTL 同或门,若要将它当作反向器使用时,输入端A 、B 应( B )连接。

A 、A 和B 中至少有一个接1 B 、A 和B 中至少有一个接0C 、A 和B 接在一起4、使逻辑函数Y=)(B A C B A +∙+为1的变量取值是( C ) .A 、001B 、101C 、011D 、1115. 能使右图输出 Y = 1 时的 A ,B 取值有( C )(A) 1种; (B) 2种;(C) 3种; (D) 4种。

( C )6. 已知某二变量输入逻辑门的输入 A 、B 及输出Y 的波形如图2,试判断为何种逻辑门的功能。

(A ) 与非门;(B )或非门;(C )与门;(D )异或门。

(B )7. 图3中输入A 、B 和输出Y 的波形如图所示,则对应的逻辑门电路是图1A YB Y图2 图3( A )8. 在 TTL 逻辑门中,为实现“线与”,应选用(A) 三态门; (B) OC 门; (C) 异或门; (D) 与非门。

9、一只四输入端或非门,使其输出为1的输入变量取值组合有( D )种。

A 、15B 、8C 、7D 、110、8线—3线优先编码器74LS148的优先权顺序是I 7,I 6,……I 1I 0,输出Y 2 Y 1 Y 0,输入低电平有效,输出低电平有效。

当 I 7I 6……I 1I 0为11100111时,输出 Y 2 Y 1 Y 0为(A )。

A 、011B 、100C 、 101D 、11011、连续异或9999个“1”的结果是( B ) .A 、0B 、1C 、1111D 、000012、下列门电路中,输出有高阻态端的是(D )A 、具有推拉输出级的TTL 与非门电路.B 、TTL 集电极开路与非门电路.C 、CMOS 反相器.D 、CMOS 三态输出门电路13、若输入变量A 、B 全为1时,输出F=1,则其输入与输出的关系是( B )。

A 、异或B 、同或C 、或非D 、与非14、下列门电路中,输出端不可以...并联使用的是( ) A 、CMOS 反相器 B 、TTL 集电极开路与非门电路C 、CMOS 三态输出门电路D 、CMOS 漏极开路与非门15、逻辑函数B AD CD B A F ∙+++=的最简与或式是( C )。

A 、F=A+BCD+AD+B B 、F=A+B+ADC 、F=A+B16、集电极开路门(OC 门)在使用时,输出需通过电阻接(B )A 、地B 、电源V CC C 、输入端D 、外电路17、函数Y 1=AB+BC+AC 与Y 2=A B +B C +A C ( D )。

A 、互为对偶式B 、 互为反函数C 、相等D 、A 、B 、C 都不对18、译码显示电路如图5所示,当Q 2、Q 1、Q 0=111时,应显示数字7,已知7段数码管为共阳极接法,此时译码器的输出abcdefg 为( B ).(a)1110000 (b)0001111 (c) 0000000(D ) 19. 图9为数据选择器构成的函数发生器,其输出逻辑式为(A) Y = AB ; (B) B A Y =;(C) Y = A ; (D) Y = B 。

图9图5 Q 0 Q 1 Q 220、组合逻辑电路输出与输入的关系可用( A )描述。

A..时序图B.状态表C.状态图D.逻辑表达式A 3个B 4个C 5个21、逻辑函数表达式F=A B C+A BC+ABC 的最简与或表达式为( C )。

(A ) F=A C+BC (B ) F=AC+B C (C ) F=AC+BC22、2-4线译码器如图11所示,当输出3Y =0时,G 、B 、A 的电平应是( B )。

(A ) 000 (B ) 011 (C ) 11123、已知F=CD ABC +,选出下列( D )可以肯定使F=0的情况。

A A=0,BC=1;B B=0,C=1;C C=1;D=0D BC=1,D=124、十进制数100对应的二进制数为( C )。

A.1011110B.1100010C.1100100D.1100010025、十进制数555的余三码为( 1000101110 )。

A. 101101101B. 010*********C. 100010001000D. 010*********26、 A ⊕1⊕0⊕1⊕1⊕0⊕1 = ( A )。

A. AB.AC. 0D. 127、标准与或式是由( )构成的逻辑表达式。

A. 与项相或B. 最小项相或C. 最大项相与D. 或项相与28.一个两输入端的门电路,当输入为1和0时,输出不是1的门是(C )。

A 、与非门B 、或门C 、或非门D 、异或门 3Y 2Y 1Y 0Y A B G 图1130、组合逻辑电路中的竞争现象是由于( C )引起的。

A. 电路未达到最简B. 电路有多个输出C. 电路中的时延D. 逻辑门类型不同31、表示任意两位十进制数,需要(A)位二进制数。

A. 6B. 7C. 8D. 932、余三码10001000对应的8421BCD码为( B )。

A. 01010101B. 10000101C. 10111011D. 1110101133、为使或非门输出为1, 则输入( B )A. 必须全为1B. 必须全为0C. 只要有0 即可D. 只要有1 即可34、n个变量可以构成( C )个最小项。

A. nB. 2nC. 2nD. 2n-135、5,CMOS与非门带同类门电路拉电流负载个数增多时,其输出高电平( A )A、上升B、下降C、不变D、不确定36、已知输入A 、B 和输出F 的波形如图1所示,其F 与AB 的逻辑关系为(B )。

A 与非B 或非C 异或D 同或图1二、填空题( 每空 1 分)1.十进制数128 对应的二进制数是10000000 ,对应8421BCD 码是_10000000 _ _ ,对应的十六进制数是_80___ 。

2.(62 ) 10 = (_111110__ ) 2 = ( _00111110_______ ) 8421BCD码。

3.( __ ) 10 = ( 111110 ) 2 = (_ _ ) 16 = ( ____ ) 8 = ( ______ ) 8421BCD码。

4.数字电路从功能上可以分为和两类。

5、逻辑代数中基本逻辑运算有 与 , 或 , 非 。

6,进制转化:(1011100111)2=(736 )10(3AF )16=( 1110101111 )27,组合逻辑电路产生竞争冒险的原因是 。

8,若 ,则根据反演定理,Y =9.TTL 或门的多余输入端应接__ __电平,或者与有用端。

10.门电路输出为 高 电平时的负载为拉电流负载,输出为 低 电平时的负载为灌电流负载。

11. TTL 与非门的多余输入端应接 __ __ 电平,或者与有用输入端 。

12. 晶体三极管作为电子开关时,其工作状态必须为 导通 状态或 截止 状态。

13. 已知函数∑==)5,4,3,1(),,(m C B A Y ,可知使Y = 0 的输入变量最小项有___个。

14三态门具有3种输出状态,它们分别是 高电平 、 低电平 和高阻态 。

15. OC 门的输出端必须外接上拉 电阻 。

16. TTL 门的输入端悬空时相当于输入逻辑 ;CMOS 门的多余输入端 悬空。

17. 组合逻辑电路的输出状态 在任何时刻 取决于同一时刻输入信号的状态,而与电路原来的状态 无关 。

18. 函数 11111Y =⊕⊕⊕⊕ = 1 。

19. 使函数Y(A,B,C)=AB+AC 取值为1的最小项有 个.20. D 触发器的特性方程为 _Qn+1 =D _ 。

21. 在 C = 0,D = 1 时,函数 C ACD F +=D 的值为 _ 0__ 。

17. 施密特 触发器能将缓慢变化的非矩形脉冲变换成边沿陡峭的矩形脉冲。

22. 2n 选1 数据选择器有 n 位地址码。

36、将十六进制数(A45D.0BC )16转换成十进制数的结果是( 83213.6875 )。

37、已知F=CD B A +(A+BC),由反演定理可得反函数F 为( )。

38、图2所示的逻辑功能器件为(高电平使能三太传输门 ),它在EN=0时,输出是( 高阻态 )状态。

39、四路数据选择器应有( 2 )个选择控制端。

40、8选1数据选择器在所有输入数据为1时,其输出标准与或表达式共有( )个最小项E D C B A Y ++++=A 图241、进制数0.110101对应的八进制数为(0.65 ),十六进制数为(0..D4 )。

42、从AB=A+B根据(反演)规则可得ABC=A+B+C。

43、二进制数-10110的原码为(110110 ),补码为(101010 )。

44、当74LS148的输入端/I0~/I7按顺序输入11011101时,输出/A2~/A0为()。

45、八进制数27.2对应的十进制数为(23.025 ),二进制数为(10111.01 )。

46、两输入与非门的输入为01时,输出为( 1 )。

47、用卡诺图可以判断出逻辑函数F(A,B,C,D)=B D A D C D AC D+++与逻辑函数G(A,B,C,D)=BD CD AC D ABD+++的关系是()。

48、设计多位并行加法器时,采用超前进位方法的目的是(提高运算速度)。

三、化简下列函数。

1. BY+AB+=C+CBCA2.Y=BA∙A+·ABC·C3,利用卡诺图化简:Y(A,B,C,D)=Σm(0,13,14,15)+Σd(1,2,3,9,10,11)4、函数F(A,B,C,D)=Σm(3,4,5,6)+Σd (10,11,12,13,14,15) ,(1)作出卡诺图,并在卡诺图上化简;(2)写出最简与或非式;(3)画出逻辑图。

5、将函数 F(A,B,C,D)= Σm(2,4,5,6)+Σd (10,11,12,13,14,15) ,1)作出卡诺图,并在卡诺图上化简 ;2)写出最简与非式 ;3)画出逻辑图。

四、分析题1,分析如图电路的逻辑功能。

AYBA与B的2、数据选择器电路如图所示(1)写出函数表达式(2)列出真值表(3)说明功能(三人选举,过半为1)五、设计题:1、某工厂有一台容量为35KW的自备电源,为A、B、C三台用电设备供电,设A、B、C设备的额定功率分别为10KW、20KW、30KW,它们投入运行是随机的组合。

相关文档
最新文档