Altium Designer Summer 09使用教程

合集下载

Altium Designer软件 使用教程

Altium Designer软件 使用教程

目录目录 (1)第一部分应用电子技术实训教学大纲,要求与实训资源简介 (4)1.1应用电子技术实训教学大纲 (4)1.2实训内容与学时分配 (5)1.3实训安排与考核方式 (6)第二部分Altium Designer10电路设计实训入门 (8)2.1 印制电路板与Protel概述 (8)2.1.1印制电路板设计流程 (8)2.2 原理图设计 (10)2.2.1 原理图设计步骤: (10)2.2.2 原理图设计具体操作流程 (10)2.3 原理图库的建立 (17)2.3.1 原理图库概述 (17)2.3.2 编辑和建立元件库 (17)2.4 创建PCB元器件封装 (23)2.4.1元器件封装概述 (23)2.4.2 创建封装库大体流程 (24)2.4.3 绘制PCB封装库具体步骤和操作 (24)2.5 PCB设计 (33)2.5.1 重要的概念和规则 (33)2.5.2 PCB设计流程 (34)2.5.3详细设计步骤和操作 (34)2.6 实训项目 (40)2.6.1 任务分析 (40)2.6.2 任务实施 (42)第三部分PCB板基础知识、布局原则、布线技巧、设计规则 (71)3.1 PCB板基础知识 (71)3.2 PCB板布局原则 .................................................................................. 错误!未定义书签。

3.3 PCB板布线原则 (73)3.4 Alitum Designer的PCB板布线规则 (74)第四部分自制电路板实训入门 (77)4.1 自制电路板最常用方法及工具介绍 (77)4.2 描绘法自制电路板 (81)4.3感光板法制作电路板(图解说明全过程) ........................................... 错误!未定义书签。

4.4 热转印法制作电路板......................................................................... 错误!未定义书签。

AltiumDesigner09电路设计案例教程》全套

AltiumDesigner09电路设计案例教程》全套

1.2 Altium Designer Winter 09软件安装
1.2.1 硬件环境需求 达到最佳性能的推荐系统配置: •Windows XP SP2专业版或以后的版本。 •英特尔R酷睿™ 2双核/四核2.66 GHz或更快的处理器或 同等速度的处理器。 • 2GB内存。 •10G 硬盘空间(系统安装+用户文件)。 •双显示器,至少1680×1050(宽屏)或1600×1200(4: 3)分辨率。 •NVIDIA公司的GeForce R 80003 系列,使用256 MB (或更高)的显卡或同等级别的显卡。 •Internet 连接,以接收更新和在线技术支持。要使用 包括三维可视化技术在内的加速图像引擎,显卡必须支 持DirectX 9.0c 和Shader model 3,因此建议系统配 置独立显卡。
堂活动的参与、课堂纪律等
• 本课程希望全班同学都学会,不要有人补考。
五、学习方法建议
• 新课部分应自学(课前学习),培训自学能力 • 课堂上进行技能实训
第一章 Altium Designer 软件认识

1.1 Altium Designer 软件特点

1.2 Altium Designer 软件安装
• Altium Designer是Altium 公司(澳大利亚)继Protel 系列产品(Tango(1988)、Protel for DOS、Protel forWindows 、Protel 98、Protel 99、Protel 99 SE 、Protel DXP、Protel DXP 2004)之后推出的高端设 计软件。
1.2.2 安装 Altium Designer
(1)进入AltiumDesigner文件夹,执行autorun.exe文件,只执行第1个选项,在显 示器上出现如图1-1所示的安装界面

Altium-Designer课件第9章实用教案

Altium-Designer课件第9章实用教案

图9-18 【元件】标签(biāoqiān)页
第第1十7七页页,/共共464页5。页
图9-19 【网络】标签(biāoqiān)页
生成(shēnɡ chénɡ)电路板信息报表
• 在任何(rènhé)一个标签页中,单击【报告】按钮,将电路板 信息生成相应的报表文件。单击该按钮后将打开【板报告】 对话框,其中列出了所有需要生成文字报表的电路板信息选 项,如图9-20所示。
• 本章将介绍Altium Designer Summer 09在PCB编辑 器中的交互验证设计技巧,以及不同类型文件的生成和 输出操作方法,包括交互式导航工具、设计规则检查、 报表文件、PCB文件和PCB制造文件等。用户通过本章 内容的学习,会对Altium Designer Summer 09形成 更加系统的认识。
图9-27 距离(jùlí)测量 第第2二5十页五页/,共共446页5。页
生成(shēnɡ chénɡ)Gerber光绘文件
• 执行主菜单上的【文件】/【制造输出(shūchū)】/【Gerber Files】命令,则系统弹出【Gerber设置】对话框,如图9-28 所示。
图9-28 【Gerber设置(shèzhì)】对话框 第第2二6十页六页/,共共446页5。页
图9-23 【Bill of Materials For PCB Document】对话框
第第2二1十页一页/,共共446页5。页
生成(shēnɡ chénɡ)元器件报表
• 可以将对话框中的元器件进行分类(fēn lèi)显示,例 如单击LibRef列后的按钮,并在打开的下拉菜单中 选择某种封装形式,则该对话框中将仅仅显示该封装 的元器件,如图9-24所示。
图9-14 【Messages】信息(xìnxī)框

Altium Designer Summer 9 学习笔记

Altium Designer Summer 9 学习笔记

Altium Designer Summer 9 学习笔记本软件与快播播放器不兼容,使用本软件时不允许打开快播,否则会提示exception access violation in module dxp.exe at 001b0d7f. 类似的错误1、Tab--查看属性2、空格键--调整正在绘制的图形的方向3、Ctrl+滚轮--缩放试图4、L--打开层设置5、Shift+m--放大镜6、Ctrl+m--测量距离,100mil=2.54mm;这个单位长度比较常用;7、从外部向AD内导入元件库或者封装库:通过view---workplace panels--system----library 打开库对话框(在界面右上角边上也可以打开),然后点击其上侧按钮libraries弹出加载对话框,点击下方的add按钮,弹出选择库文件的对话框,选择一个或者多个.lib文件,点击打开按钮,等待片刻,点击close按钮,这时候便可以从库对话框中查看是否添加成功。

8、从零开始工作的步骤(1)首先建立一个工程:file--new--new project---pcb project;(2)然后给工程建立原理图文件或者pcb文件,即在左侧projects对话框中右键点击刚才建立的工程名称,点击add new to project-----schematic;(3)与第二个步骤同样的办法建立pcb文件:右键点击工程名称----add new to project-----pcb;(4)保存工程:右键工程名称,点击save project,弹出保存对话框,选择保存目录,输入工程名称,保存,然后系统让保存原理图和pcb文件,依次输入相关名称,点击保存;(5)这时候可以画原理图和pcb板了;(6)如果需要绘制原理图的元件,那么首先要建立一个元件库(文件)(schematic libraries),则操作步骤与建立pcb文件或schematic文件一样;然后就可以再打开的页面里使用菜单里place、tools等自由绘制我们想要的元件,然后保存;(7)如果想在同一个元件库的库文件里绘制多个库元件,那么打开元件库,然后点击菜单里的tools---new component,弹出新的绘制窗口,在这里可以绘制下一个库元件;(8)打开原理图文件,在元件库对话框中选择要使用的元件,双击选中,然后在原理图文件绘制界面点击即可添加一个元件;(9)再次添加一个元件;与上一个元件形成连接关系;(10)添加封装:在原理图文件绘制界面里,选中某一个元件,右键,点击properties,弹出component properties 对话框,然后在右下角models for XXX(元件名称)小对话框下方,点击add,弹出add new model 对话框,这里选中footprint,点击ok,弹出pcb model对话框,在name里输入要加入的封装的名称,比如dip8,系统会自动浏览并给出所选pcb模式的预览图,如果系统中不含有该名称的pcb model或者不知道封装的名称,可以点击name 后面的browse;(11)很多时候需要自己画封装,画封装前需要先知道各个元件的尺寸大小,然后我们需要建立一个pcb library,方法与建立元件库一样;(12)绘制封装前首先设置吸附点会有助于绘制图形,吸附点的距离需要根据原理图文件界面的吸附点的距离来定;(13)设置吸附点可以用工具栏中的下拉工具set snap grid或者ctrl+g,设置吸附点前我们可以先修改一下显示的单位,使用快捷键Q就可以实现mil与mm之间的自由转换;(14)比如添加一个焊孔,可以使用工具栏中place pad工具,点击一下该工具图标,然后点tab键,出现属性对话框,在这里可以设置封装的多层或者单层,然后必须设置properties 中designator的标号,也就是封装脚的编号或者顺序,否则自动生成pcb板时会出错;(15)添加好焊孔之后,一般还需要加一个框,可以清晰的显示出元件的位置和大小;这种线一般加在top overlay(字符)层上;使用place line工具画出焊孔外围方框;绘制之前有时我们需要重新设置吸附点;(16)绘制好之后我们需要给封装设置一个基准参考点,点击菜单栏中edit----set reference,从中我们可以选择pin1或者center、location其中一个;这一步十分关键;若在后面发现这一步忘记做了,需要打开这个封装文件然后设置一个基准点,保存,然后在系统中找到pcb library,然后在这个封装的名称上右键点击update PCB with XXX(封装的名称);(17)一切绘制好之后,保存封装库文件并输入名称,然后给刚才绘制的封装命名并保存,最后还要在界面左上角点击保存按钮将封装保存;(18)然后就可以使用刚才建立的封装了;(19)安装电路原理图绘制好图后点击保存;(20)然后点击菜单栏project----compile documentXXX(文件名)开始编译原理图,编译的结果会在右下角system---message里显示;(21)确认绘制没有问题之后,点击菜单栏中design----update PCB XXX(文件名称),弹出engineering change order对话框,然后点击对话框左下角validate changes 来检测哪些可以正确生成pcb,确认都可以正常生成后,点击旁边的execute changes按钮生成pcb文件;然后点击右下角close按钮;(22)这时候需要查看生成的pcb,缩小pcb界面或者使用工具栏中小放大镜fit document 或者使用快捷ctrl+Pgup;如果位置不合适,可以单击一下然后移动一个合适的位置,然后再点击一下后用delete键删除上层;(23)如果觉着pcb界面过大或者过小,可以点击菜单栏中design---board shape-----redefine board shape,然后就可以自定义画出一个方框来作为pcb界面;(24)调整并确认无误后,我们可以在keep-out layer层定制板子的大小:点击keep-out layer,然后点击菜单栏中place--line,用线来确认板子的大小;(25)然后可以在需要的角添加过孔,使用工具栏中的按钮,添加过孔前还可以根据需要来修改单位和孔径的大小;(26)修改所有元件名称的字体格式:先随意选择一个元件名称点击右键,选择find similar objects,然后选择一项或多项需要修改的参数,然后把后面的any修改成same,点击apply,然后弹出一个小的对话框,在这里我们可以把想要的值输入进去,然后关闭该对话框,最后在当前.pcbdoc界面右下角点击clear,所有类似或者参数值接近的参数都被修改完毕;(27)统一改封装:方法和上面的一样;(28)接着我们需要修改几个参数,打开design---rules,然后第一个参数是间隙clearance,点击后可以在最下方示意图的上方修改最小间隙的大小,一般这个参数根据不同pcb生产厂家机器的规格不同设置成不同的参数大小;参数值越小,规格越高。

Altium designer 使用图解.

Altium designer 使用图解.

Altium designer summer 09 䆁Ⳃϔǃ䕃ӊⳂ㺙Ϣ⊼1.1㋏㒳Ⳃӊ䜡㕂㽕∖1.2䕃ӊ㺙⊩1.2.1 㺙1.2.2 㺙䗝1.2.3⊼⊩1.2.3.1 ⠜⊼⊩1.2.3.2㔥㒰⠜⊼⊩Ѡǃӊ㺙Ⳃ2.1 ӊ Ⳃ䇈2.2ӓⳂⳂ䇈2.3 䲚ゟⳂϔ㠀ℹ偸2.4 㒬⧚㺙2.4.1 㒬㾘ӊ2.4.2 㛑⧚㺙㒬⊩2.4.3 䮼㺙㒬⊩2.5 㒬 PCB 㺙2.5.1 㒬㾘ӊ㺙2.5.2 㒬 3D 㺙Ⳃ2.5.3 3DⳂ2.5.4 ⫼PCB 㺙Ⳃ㺙2.5.5 ⫼IPC 㺙Ⳃ㺙2.6 㓪䕥ӊ㺙2.6.1 㓪䕥ӊ㺙2.6.2 ⏏ϾPCB 㺙2.7 㓪䆥㺙2.8 ⦄㺙㺙2.9 Ў ӊ⏏ SPICE IBIS ӓⳂⳂ2.9.1 ⏏ SPICE Ⳃ2.9.2 ⏏ IBIS Ⳃϝǃ⧚䆒䅵3.1 ㋏3.2 㺙䕑˄䕑˅㽕⫼Ⳃӊ3.3 ϔ⧚3.4 㕂ӊ3.4.1 䗮䖛Libraries 䴶㕂ӊ3.4.2 䗮䖛㦰㕂ӊ3.4.3 䗮䖛㕂ӊ3.5 ӊ 䆒㕂3.5.1 䆒㕂ӊⳂ㓪3.5.2 䆒㕂ӊⳂⳂ⇨3.5.3 ӊⳂⳂ3.5.4 ϾӊⳂ3.6 䖲㒓3.6.1 Ⳃ㒓䖲3.6.2 㒬㒓3.6.3 㛑㉬䌈ⳂՓ⫼3.6.4 㾷Ѹ㒓㡖Ⳃ⍜Ⳃ䯂乬3.7 ⧚䆒䅵ҪⳂՓ⫼3.7.1 Ў 㒓⏏㔥㒰3.7.2 ⏏⧚ッ3.8 㓪䆥⧚3.9 Ⳃ ⧚䆒䅵3.10 䗮䘧⧚䆒䅵3.11 䆒䅵䞡⫼3.11.1 ♉⌏㛑3.11.2 ⫼䌈䞡⫼⠛3.11.3 ⫼Snippets䴶䞡⫼⠛3.11.4 ӊ ⧚⫼3.12 㺙䜡䞣ㅵ⧚3.13 䕧 BOM3.13.1 BOM 䕧3.13.2 䞣BOM 䕧ǃPCB䆒䅵4.1 乍ⳂϔϾぎPCB ӊ4.2 ӊ4.2.1 Ң ⧚Ӵ䗕ӊPCB ӊ4.2.2 ҢPCB⦃⧚ӊ㔥㒰㸼 4.3 䆒㕂4.4 䆒䅵Ḛ4.54.5.14.5.2 ѸѦ4.5.3 ⫼ROOM4.5.4 䗳䗝Ⳃӊ4.6 PCB 㒓4.6.1 㾘㒓4.6.2 㒓㒓4.6.3 㒓4.6.4 䍄㲛㒓4.6.5 ㄝ䭓㒓4.6.6 䬂㒓4.7PCB ⧚4.7.1PCB ⧚4.7.2 㽚䪰4.7.3 Ⳃ˖4.7.4 䇗ϱ :4.7.5 LOGO4.8 Ẕ⌟䞣˖4.8.1 䭓⌟䞣4.8.2 催҂㔥㒰⼎4.8.3 㒓䎳䏾⼎˖4.8.4 3D 乘㾜4.8.5 3D ⢊ϟ⌟䞣˄ⳂⳂǃӊ催˅Ѩǃ䕧ӊ˖5.1 䕧GERBER ӊ˖5.2 PCB ӊ˄1˖1䕧˅˖ϔǃ䕃ӊⳂ㺙Ϣ⊼˖1.1㋏㒳Ⳃӊ䜡㕂㽕∖˖䖒Շ㛑Ⳃ㤤㋏㒳z Windows XP SP2 ϧϮ⠜ҹⳂ⠜z 㣅⡍ ®䝋Ⳃ™ 2 Ḍ/ Ḍ2.66 GHz Ⳃ⧚ㄝ䗳Ⳃz 2Gz 10G ⳂⳂぎ䯈˄㺙+⫼ḷḜ˅z ⼎ˈ㟇1680x1050 ˄ ˅ 1600x1200 ˄ 4:3 ˅ 䕼⥛z NVIDIA ⳂGeForce ® ® 80003 ㋏ˈՓ⫼256 MB ˄ ˅Ⳃㄝ㑻Ⳃz 㸠ッ˄䖲 NanoBoard-NB1 ˅z USB2.0 Ⳃッ˄䖲 NanoBoard -NB2˅z Adobe ® Reader ®䕃ӊ8 ҹϞz DVD -偅z Internet 䖲ˈҹ㒓⊼˖a. Windows Vista ㋏㒳b.㽕⫼䗳ˈϝ㓈㾚ˈⳂ乏 DirectX 9.0c Shader Modelc. Ӏϡ䆂ϞⳂՓ⫼Ⳃ⠜䆂ⳂDŽd. 8500 GTˈ256mb Ϟ⌟䆩䗮䖛e.䕃ӊϡ WINDOWS 2000 Ⳃ㋏㒳ҹⳂ㛑㽕∖ⳂⳂ㋏㒳z Windows XP SP2 ⳂProfessional ⠜z 㣅⡍ ® 㝒™ˈ 1.8 GHz ⧚Ⳃㄝ㑻z 1Gz 3.5G ⳂⳂぎ䯈˄㺙+⫼ḷḜ˅z Џ㽕⼎ 1280x1024 䕼⥛Ⳃ䆂˖㺙䜡㋏ѠϾⳂ䕼⥛Ў1024x768Ⳃ⼎z NVIDIA ⳂGeForce ®6000/7000 ㋏ˈ 128 MB Ⳃ㑻Ⳃz 㸠ッ˄䖲 NanoBoard-NB1 ˅z USB2.0 Ⳃッ˄䖲 NanoBoard -NB2˅z Adobe ® Reader ®䕃ӊ7 ҹϞz DVD -偅1.2䕃ӊ㺙⊩˖1.2.1 㺙˖䕃ӊⳂⳂ㛥偅ˈ咬䅸ϟ㋏㒳Ӯ㞾 DOWLXP GHVLJQHU VXPPHU Ⳃ㺙ˈ㋏㒳㞾ҹ偅ⳂˈḍⳂϟ AutoRun䕃ӊ㺙DŽǃ⼎DŽ˖偅ḍⳂϟ $XWR5XQ䖤㸠㺙˖㺙Ⳃ䴶㺙䗝˖⫼䌁фⳂ⠜ˈ䳔㺙Џ䕃ӊˈ䗝㋏ϔ乍,QVWDOO $OWLXP 'HVLJQHU ḍ㺙Џ䕃ӊˈⳂ↨䕗ㅔℸϡ䆺䗄DŽ䆹㺙⫼䌁фⳂ㔥㒰⠜ˈ䳔㽕⫼ⳂϞ㺙/LFHQVH ˈ 䗝㋏乍,QVWDOO 3URYDWH /LFHQVH 6HUYHUˈ 㺙OLFHQVH ˗Ⳃ ッ䳔㽕Փ⫼䆹䕃ӊⳂⳂ㛥Ϟ㺙Џ䕃ӊDŽ⊼⊩˖⠜⊼⊩˖㋏ℹ˖䖯 My account㦰˖3㋏ℹ˖䗝 6LJQ LQ 䆱Ḛˈ䕧⫼ⳂDŽℸ乍䕧⫼Ⳃ䕧ⳂˈϞ⼎䗝䚼䗝乍DŽ㋏ϝℹ˖ⳂDŽ⫼ϡⳂ䞡䕧咬䅸Ⳃˈϔ㠀Ў Ѣկ䋻ˈӀϡ䆂Ⳃˈ DOWLXP 㛑Ⳃ䌘ѻⳂDŽ㋏ℹ˖▔⌏ DŽⳂˈ⫼ҹ“Available Licenses” ⳂⳂϟⳂ䆌䆕DŽ䇋䗝㦰ЁⳂ “▔⌏˄Activate ˅”䗝乍DŽ5▔⌏⢊6 ▔⌏⢊2ˊ3ˊ2㔥㒰⠜▔⌏⊩˖㋏ 1 ℹ˖▔⌏䜡㕂㔥㒰䆌䆕 Licensing 䆱ḚЁ䖯㸠ⳂDŽ䖭Ͼ䆱Ḛҹ䗮䖛 Windows ㋏㒳ⳂЁ Altium DesignerⳂ䆓䯂DŽⳂ Licensing 䆱ḚϟⳂ▔⌏䪂DŽ㔥㒰䆌䆕▔⌏䆱ḚӮ⦄DŽⳂℸ䪂8㋏ 2 ℹ˖䪂ˈ䕧ⳂDŽActivate…㋏ 3 ℹ˖ԴⳂ䰚䖯ԴⳂAltium䋺ˈ Activate Licenses 䆱ḚӮ⦄DŽ䖭Ͼ䆱Ḛњ ԴⳂ⍂㛑Փ⫼Ⳃ䆌䆕ˈ䗝ЁϔϾLicense Activate License 䪂▔⌏䗝ⳂlicenseDŽ10㋏ 4 ℹ˖ ッ䆓䯂ϔϔϾ㔥㒰⠜License 㹿䜡㕂ˈ䙷М Ⳃ㒣㺙䖤㸠Altium DesignerⳂҹ䖯Փ⫼կⳂlicense(sњDŽ 䖭ḋϔϾ䅵ㅫϞ㺙ⳂAltium Designer䕃ӊ㹿ⳂⳂϔϾⳂ' ッ'DŽ䖯 license Altium Designer ⳂMy Account义䴶ⳂDŽⳂ Setup private license server 䗝乍–ⳂѢ义ⳂAvailable Licenses DŽPrivate License Server Setup 䆱ḚӮ⦄DŽッⳂ㛑䖲ⳂЏҢ 䛑㹿Ẕ⌟DŽ䗝Դ㘨㒧Ⳃ䙷ϾˈⳂⳂOKDŽ11Ң㔥㒰Ẕ⌟Ⳃ⾕䆌㸼Ё䗝䖲DŽԴҹՓ⫼Ⳃˈ䜡㕂ϞⳂ⾕䆌䆕ˈ䆹义ⳂAvailable Licenses 㸼DŽՓ⫼ϔϾlicenseˈⳂ license ⳂˈⳂ䆹Ⳃϟ䴶Ⳃ Use䗝乍DŽ12Used Ӯ 8VHG E\ PH ϨUser Count Ӯ Ⳃ"Ⳃ"DŽ ˈAvailable Licenses ⳂҢ$YDLODEOH /LFHQVHV 8QOLFHQVHG $YDLODEOH /LFHQVHV /LFHQVHG WR $FFRXQW1DPH –䆹䆌䆕㘨Ⳃ䋺DŽ䆹ϟ㾦Ⳃг ԴⳂ license Փ⫼⢊DŽѠǃӊ㺙Ⳃ˖ӊⳂ䇈˖ϔϾⳂӊ⧚㺙 3&% 㺙ˈ⫼ҹḍ㞾Ⳃ䳔㽕ϔϾ䲚ˈⳂ䲚⏏⧚㺙 3&% 㺙˗г ҹ ⧚㺙3&% 㺙㗠ϡ䲚ˈԚ䖭⾡⾏Ⳃ䇗⫼ϡ䲚DŽӓⳂⳂ䇈˖⫼П њ㾷䆹ӊⳂⳂ⡍ˈӊ䳔㽕㒬⧚ 3&% 䖯㸠ӓⳂˈ⫼ⳂⳂ㔥キϞϟ䕑63,&( ,%,6ӓⳂⳂˈҹⳂӊ㺙ҹ⏏ӊⳂˈ㛑Ⳃ䏃䆒䅵䖯㸠ӓⳂˈϔ㠀ⳂӊⳂѢ≵ӓⳂⳂˈ㋏㒳ϡ㛑䖯㸠ӓⳂDŽ䲚ゟⳂϔ㠀ℹ偸˖㋏ϔℹˈ䲚˖㦰ǏLOHǐÆǏ1HZǐÆǏ3URMHFWǐÆǏ,QWHJUDWHG /LEUDU\ǐ ϔϾ䲚DŽ㋏Ѡℹˈ⧚˖㦰ǏLOHǐÆǏ1HZǐÆǏ/LEUDU\ǐÆǏ6FKHPDWLF /LEUDU\ǐ ϔϾ⧚DŽ㋏ϝℹˈ 3&%㦰ǏLOHǐÆǏ1HZǐÆǏ/LEUDU\ǐÆǏ3FE LEUDU\ǐ ϔϾ䲚DŽ㋏ℹˈⳂ˖D 乍Ⳃ䴶䬂Ⳃ䲚ˈ㦰䗝Ǐ6DYH 3URMHFWǐ Ⳃ䲚DŽϟ˖䲚Ⳃ⼎E 乍Ⳃ䴶䬂Ⳃ⧚㺙 3&% 㺙ˈ㦰䗝Ǐ6DYHǐ Ⳃ⧚㺙 3&% 㺙DŽϟ˖ӊ⼎㞾Н ⿄㒬⧚㺙˖㒬㾘ӊ˖㋏ℹ˖乍Ⳃ䴶䕃ӊⳂϟ㾦ⳂǏV\VWHPǐ 㦰Ǐ3URMHFWVǐ㦰乍Ⳃ䴶㋏ℹ˖⧚㺙˖乍Ⳃ䴶Ⳃ⧚㺙ⳂⳂ⧚㺙DŽϟ⼎˖Ⳃ⧚㺙⼎㋏ℹ˖⧚㺙⏏ӊ⿄㦰Ǐ7RROVǐÆǏ1HZ &RPSRQHQWǐ ӊ 䆱Ḛˈ䆱ḚЁ䕧ӊⳂ2. ӊ 䕧DŽӊ䕧ˈ䕃ӊϟ㾦㦰Ǐ6&+ǐÆǏ6&+ /LEUDU\ǐ ҹ䇗 /LEUDU\䴶䖯㸠Ⳃˈ䗮䖛䴶ӀҹⳂⳂ⧚㺙㒣Ӏ䕧ⳂӊњDŽ㋏ℹ˖㒬ӊⳂ⧚㺙ヺ˖⫼䕃ӊǏ3ODFHǐ㦰Ⳃ⾡㒬㒬⾡ӊⳂ䘏䕥ヺˈⳂⳂ㒬⊩Ⳃ㞾Ⳃˈϔ㠀Ⳃ㒬䆂㗗䕃ӊ㞾Ⳃ䲚Ⳃ⾡㺙Ⳃ㒬↨՟䖯㸠㒬ˈҹ䖒↨䕗⒵ⳂDŽ㒬ⳂՓ⫼䇈˖Ǐ3ODFHǐ㦰ӏⳂϔ⾡ˈϔϟ䬂ⳂⳂǏ7$%ǐ䬂䖯ⳂⳂ䆱Ḛˈℸ䆱Ḛҹ⾡Ⳃˈ˖㒓ǃ买㡆ǃǃㅵ㛮ㄝㄝDŽ㒬Ⳃ㋏ℹ˖⏏⧚㺙ㅵ㛮˖D 䗮ӊㅵ㛮˖ϔ㠀Ⳃㅵ㛮⏏⊩Ⳃ㦰Ǐ3ODFHǐÆǏ3LQǐ䇗ㅵ㛮⏏ˈϔϟ䬂ⳂǏ7$%ǐ 䖯ㅵ㛮䆱ḚˈҢЁ䆒㕂ⳂⳂㅵ㛮П 㺙Ϟ䗖ⳂⳂ㕂⏏ㅵ㛮DŽⳂ㾕ϟ˖䇗ㅵ㛮⏏ㅵ㛮㓪䕥䆱ḚE ㅵ㛮䆒㕂䇈˖ㅵ㛮Џ㽕䆒㕂Ⳃϟ⼎ˈЁ䆒㕂䇈ϟ˖Ǐ'LVSOD\ 1DPHǐ ⫼Ѣ䆒㕂ㅵ㛮Ⳃ⿄ˈⳂǏ9LVLEOHǐ䗝乍⫼Ѣ䆒㕂䆹⿄㺙ヺϞ⼎˛ 䗝⼎ˈϡ䗝ϡ⼎DŽǏ'HVLJQDWRUǐ˖⫼Ѣ䆒㕂ㅵ㛮Ⳃ䘏䕥㓪ˈ⊼䆹㓪ӮϢ3&% 㺙ⳂⳂⳂⳂ㓪ˈℸ乏䆕䆹㓪ϡ㛑䫭ˈⳂǏ9LVLEOHǐ䗝乍⫼Ѣ䆒㕂䆹㓪㺙ヺϞ⼎˛ 䗝⼎ˈϡ䗝ϡ⼎DŽǏ(OHFWULFDO 7\SǐH ⫼Ѣ䆒㕂ㅵ㛮ⳂⳂ⇨㋏ˈ䗝Ⳃ㋏˄,QSXW䕧ǃ, 2 ǃ2XWSXW 䕧ǃ2SHQ &ROOHFWRU䲚Ⳃ䏃ǃ3DVVLYH Нǃ+=催䰏ǃ2SHQ (PLWWHU 䏃ǃ3RZHUⳂ⑤˅ ⫼Ⳃ䆹ㅵ㛮㋏䆒Ў3DVVLYH ㋏DŽ⼎˄ԴⳂⳂ䏃䳔㽕ӓⳂ 3*$ㅵ㛮Ѹ乏ℷⳂ䆒㕂䆹ㅵ㛮ⳂⳂ⇨㋏˅DŽǏ'HVFULSWLRQǐ ⫼Ѣ䗄䆹ㅵ㛮Ⳃ䇈DŽ+LGH˖䆹䗝Ḛ⫼Ѣ䆒㕂䆹ㅵ㛮⧚㺙Ё䖯㸠䱤㮣DŽ⊼ˈ䆒㕂䆹ㅵ㛮䱤㮣乏㽕䆒㕂ⳂǏ&RQQHFW 7Rǐ ˈ㸼⼎咬䅸䖲Ⳃ㔥㒰ˈ↨9&&ǃ*1'ㄝП㋏DŽǏ3DUW 1XPEHUǐ ⫼Ѣ䆹ㅵ㛮㽕䖲Ⳃ䮼㺙Ⳃ㓪DŽF 䆒㕂ⳂⳂՓ㛑ㅵ㛮ヺⳂ⊩˖ⳂⳂӊⳂ䏃ⳂЁ ⳂⳂՓ㛑ˈℸ⧚㺙Ё㽕∖⿄ϞⳂϔⳂ㒓㸼⼎䆹ㅵ㛮ⳂⳂDŽ䕃ӊЁ咬䅸ϟ䆒㕂Ⳃㅵ㛮ϡ䆹㋏⼎ˈℸ䳔㽕㋏㒳Ё䆒ϟ䕃ӊ㛑⼎DŽⳂϟ˖㦰Ǐ7RROVǐÆǏ6FKHPDWLF 3UHIHUHQFHVǐ ⧚⦃䆒㕂⠛ˈջⳂⳂЁ䗝Ǐ*UDSKLFDO (GLWLQJǐ ⠛ˈ䆹⠛Ё 䗝Ǐ6LQJOHÿ?ÿ1HJDWLRQǐ乍ˈ 2.䗔䆒㕂DŽㅵ㛮䆒㕂䆱Ḛ䆒㕂ㅵ㛮 'LVSOD\ 1DPH乍ˈ㛮⿄ϔϾ? ˈ ⧚㺙⼎ⳂⳂㅵ㛮ヺDŽϟ⼎㛑⧚㺙㒬⊩˖䌘˄Ⳃ˅䮼㺙㒬⊩˖ϔѯӊ䚼Ⳃ㒧ⳂϾ㋏Ⳃ㛑Ⳃ䏃㒘ⳂˈҪӀ㞾⣀ゟⳂˈ㢃⠛ЁՓ⫼ϔ㒘Ⳃ⑤ˈ䖭㋏ӊӀ㒬⧚ҹՓ⫼䮼㺙Ⳃ㒬ˈϟ䴶ҹ&026㢃⠛+& Ў՟ˈҟ㒡䮼㺙Ⳃ㒬⊩˖㋏ℹ˖ӊ⏏ӊ +&㋏ℹ˖Ⳃӊ㒬Ⳃ䴶Ё 㒬ϔϾ㛑Ⳃ䏃Ⳃヺˈϟ⼎˖㋏ℹ˖䗝㒬Ⳃ㋏ϔϾ㛑Ⳃ䏃ヺˈ䖯㸠 &75/ &㋏ℹ˖㦰 7RROVÆ1HZ 3DUW ㋏Ͼ㛑Ⳃ䏃ヺˈ䖭Ӏҹ 6&+ /LEUDU\䴶ЁⳂӊ +& 䴶њϔϾヺˈ㸼䆹ӊѢ䚼ӊ㋏ˈ㗠㓪䕥њぎⳂ&75/ 9 Ӏ Ⳃ㋏ϔϾ䚼ӊ㉬䌈㋏Ͼ䚼ӊ㓪䕥ˈ⊼ˈ䖭Ⳃ㋏Ͼ䚼ӊㅵ㛮Ϣ㋏Ͼ䚼ӊⳂㅵ㛮䞡ⳂˈℸӀ䖬䳔㽕ㅵ㛮䞡㓪䕥ϔϟˈ㓪䕥П њ㋏Ͼ䚼ӊⳂ㒬DŽϟ⼎˖㋏Ͼ䚼ӊњϔϾ䚼ӊӊ䴶њϔϾˈ㸼䆹ӊ䮼㺙㉬䌈ӊㅵ㛮㋏ℹ˖ҪϾ䚼ӊⳂ㒬˖՟ӊ䮼㺙ˈℸ䳔㽕㒬ϾⳂⳂ䚼ӊDŽϟ⼎˖㋏ℹ˖⏏Ⳃ⑤㛮˖6&+ /LEUDU\䴶ϔϟ+& ӊⳂϟⳂ3DUW $ˈՓ䕃ӊ㋏Ͼ䚼ӊˈⳂ㦰 3ODFHÆ3LQ䇗ㅵ㛮⏏ˈϔϟ7$%䬂ㅵ㛮䞠Ⳃ⑤Ⳃ䆒㕂DŽϟ⼎˖⊼ˈ՟Ё Ӏ䗝њ䱤㮣Ⳃ⑤㛮ˈℸӀ䳔㽕䆒㕂咬䅸䖲㔥㒰ˈ䇋⫼Ҩ㒚㾖ϞⳂ䆒㕂⊩⏏ⳂⳂ⑤㛮㒬 3&% 㺙˖㒬㾘ӊ㺙˖㋏ℹ˖ 3&% 㺙ϔϾ3&% 㺙˖✻㡖䆆Ⳃ⊩ϔϾ3&% 㺙ˈⳂ㦰 7RROVÆ1HZ %ODQN &RPSRQHQW ϔϾぎⳂӊˈⳂ䕃ӊⳂ䴶Ⳃϟ㾦㦰 3&%Æ3&% /LEUDU\ 3&% ӊ 䴶ˈ䴶Ⳃぎӊ㺙䞡ˈⳂ 2. 㽕㒬Ⳃ㺙Ⳃ⿄㒣DŽϟ⼎˖ϔϾぎⳂ3&% ӊ 㺙3&% /LEUDU\䴶3&% /LEUDU\䴶Ⳃぎӊˈ䞡㺙DŽ㋏ℹ˖㕂ⳂⳂ˖D 㾘䗮ⳂⳂ㦰 3ODFHÆ3DG 䇗⫼ⳂⳂ⏏ˈ 7$%䬂䖯ⳂⳂ㓪䕥䆱ḚˈⳂⳂ䆱Ḛϔ㠀䳔㽕䆒㕂䖛ⳂǃⳂⳂ⢊ǃ䖲Ⳃ˄䌈⠛ӊ䆒㕂˅ǃⳂⳂ㓪˄Ϣӊ䰙㛮㽕ϔ㟈˅ㄝDŽ՟ҹ䗮ӊⳂ䰏Ў՟ˈ㕂Ⳃϟ˖ⳂⳂ㓪䕥䆱Ḛ㕂ⳂⳂⳂE 㾘䌈⠛ⳂⳂⳂⳂ㓪䕥䆱Ḛˈ 3URSHUWLHV䆒㕂䳔䆒㕂ⳂⳂ㓪ǃⳂⳂ㕂Ⳃ˄ϔ㠀乊˅˗ 6L]H DQG 6KDSH 䳔䆒㕂ⳂⳂⳂ⢊ǃㄝ㕂䌈⠛ⳂⳂDŽϟ⼎DŽ䆒㕂䌈⠛ⳂⳂ㕂ⳂⳂⳂF ῑⳂⳂ˖ⳂⳂ㓪䕥䆱Ḛˈ 3URSHUWLHV䆒㕂䳔䆒㕂ⳂⳂ㓪ǃⳂⳂ㕂Ⳃ˄䗮㽕䆒Ў0XOWL OD\HU˅˗ +ROH ,QIRUPDWLRQ ⳂⳂ⢊䗝 6ORW OHQJWK 䆒㕂ῑⳂ䭓ˈ5RWDWLRQ 䆒㕂ⳂⳂ䕀Ⳃ㾦ˈ+ROG VL]H 䆒㕂ῑⳂˈ 6L]H DQG 6KDSH 䳔䆒㕂ⳂⳂⳂ⢊ǃㄝ㕂ῑⳂⳂDŽϟ⼎DŽ䆒㕂ῑⳂⳂ㕂ⳂⳂⳂ㋏ℹ˖㒬ϱ˖3&% 㺙㓪䕥Ⳃ䴶ˈⳂ7RS 2YHUOD\˄乊ϱ˅ˈⳂ㦰 3ODFH ⫼㦰ϟⳂ˄$FU &HQWHU ǃ$UF (GJH ǃ$UF $Q\ $QJOH ǃXOO &LUFOHǃLOOǃ6ROLG5HJLRQǃ/LQHǃ6WULQJㄝ˅⾡㒬㒬ԴⳂϱヺDŽϱ3ODFH㦰ϟⳂ㒬㒬ϱⳂ㒬 ' 㺙Ⳃ˖ϔϾӊⳂ3&% 㺙㒬ҹˈ㽕 3&% 㺙⧚㺙䫒Ϟ䆹ӊ㺙㛑⫼Ѣ⧚ 3&%㒬њDŽⳂѢ⦄䍞䍞Ⳃ䳔㽕䖯㸠3&% 㒧Ⳃ⌟䞣ˈℸˈӀ䳔㽕㒭ӊ䞠Ⳃ㺙㒬 'ⳂDŽ$OWLXP GHVLJQHU VXPPHU կ㒬ㅔ 'ⳂⳂˈ⫼㾝䕃ӊ㞾Ⳃ㒬Ⳃ 'Ⳃϡ⧚ˈ䖬ҹ㋏ϝ䕃ӊ㒬Ⳃ 'Ⳃˈ䕃ӊ 67(3ⳂⳂDŽϟ䴶 'ⳂⳂ㒬Ⳃ䖯㸠䆺㒚䇈DŽ㋏ℹ˖䆒㕂 'Ⳃ㒬˖ӊⳂ3&% 㺙ˈ⌏ⳂẄ˄ϔϟ0HFKDQLFDO˅ Ⳃ 㦰 3ODFHÆ 'ERG\ˈ 'Ⳃ㒬䆒㕂䗝乍䆱ḚDŽ⫼ҹ ' 0RGHO 7\SH 䗝㒬Ⳃ⢊˄ ([WUXGHG 䖍ǃ&\OLQGHUǃ6SKHUH⧗Ⳃǃ*HQHULF 67(3 0RGHO 67(3Ⳃ˅˗ 'LVSOD\ ҹ䆒㕂 'Ⳃ⼎Ⳃ买㡆˗([WUXGHG 䆒㕂 'ⳂⳂẄ⌟䞣ㄝˈ䆒㕂П 2. 㒬 'ⳂDŽ㋏ℹ˖㒬 'Ⳃ㋏ℹⳂ⊩䆒㕂2. ˈ ḍӊⳂ䰙Ẅ㒬ⳂⳂⳂˈ㒬咬䅸ϟ⼎ϔϾ㑶㡆Ⳃ㒓ⳂḚˈ㸼⼎䆹ӊ'ⳂⳂⳂ㕂ˈ䬂ҹⳂ㒬ⳂⳂDŽϟ⼎˖㋏ℹ˖ 'Ⳃϟ偠䆕ӊ㺙㓈⢊ϟ㒬ӊ㺙ˈϔϟ䬂Ⳃ䬂ˈ䖯 ' ⳂⳂˈ䯈ϔѯⳂ䗮䖛ҹϟ䖯㸠˖9 ⼎ 'Ⳃ˗䬂ՓⳂ䕀˗6KLIW Ⳃ哴䬂Ⳃ⿏哴Փ 'ⳂҢϡⳂ㾦Ⳃ˗㦰 7RROVÆ ' %RG\ 3ODFHPHQWÆ0HDVXUH 'LVWDQFHV ⌟䞣 'ⳂⳂ䖍⊓'Ⳃ˖⫼ϡ⒵䕃ӊ㞾Ⳃ㒬Ⳃ 'Ⳃˈ㋏ϝ䕃ӊ㒬Ⳃ 'Ⳃˈ䕃ӊ㋏ϝ䕃ӊ⫳Ⳃ67(3ⳂӊDŽⳂ⊩ϟ˖㋏ℹ˖ 'Ⳃ˖ӊⳂ3&% 㺙ˈ⌏ⳂẄ˄ϔϟ0HFKDQLFDO˅ Ⳃ 㦰 3ODFHÆ 'ERG\ˈ 'Ⳃ㒬䆒㕂䗝乍䆱ḚDŽ⫼ҹ ' 0RGHO 7\SH 䗝 *HQHULF 67(3 0RGHOˈ *HQHULF 67(3 0RGH (PEHG 67(3 0RGHOˈ ⼎Ⳃ䏃䆱ḚⳂⳂⳂˈ䗝ЁⳂ2. ⳂDŽ㋏ℹ˖㕂Ⳃ˖㋏ℹⳂ⊩ 'ⳂˈℸӮϔϾ⢊ˈϨϔϾ㋿㑶㡆ⳂḚˈ䆹Ḛ 67(3ⳂⳂ䖍Ḛˈӊ㺙䗖Ⳃ㕂ˈⳂⳂⳂ㕂Ӯ⼎ϔϾ㋿㑶㡆㒓ⳂḚˈ䆹Ḛ㸼⼎䆹Ⳃ㹿㕂䆹Ⳃ㕂ˈⳂ' DŽ ϟ⼎⫼3&% 㺙Ⳃ㺙˖䴶Ӏҟ㒡њ Ⳃ㺙Ⳃ⊩ˈ䖭⾡ҹӏⳂ㺙ⳂⳂˈ⫼㒬Ⳃ3&% 㺙Ў 㾘ӊˈ⫼䕃ӊ㞾Ⳃ3&% 㺙Ⳃ䚼㺙ˈ⫼䆹ⳂⳂ㺙䗳ǃ㕢㾖ǃ⥛催ㄝ⡍ⳂDŽϟ䴶Ⳃҟ㒡⫼⫳ %*$㢃⠛㺙Ⳃ⊩˖㋏ϔℹˈ㦰 7RROVÆ&RPSRQHQW :L]DUG䖯ˈ1H[WDŽ㋏ℹ˖䗝㺙㋏ǃ䗝Փ⫼Ⳃ䭓Ⳃ1(;7DŽ㋏ℹ˖䆒㕂ⳂⳂⳂDŽ㋏ℹ˖䆒㕂ⳂⳂЁ 䯈䎱DŽ㋏ℹ˖䆒㕂ㅵ㛮㋏˄䗝㒃↡㋏˅DŽ㋏ℹ˖㺙DŽЁ䯈ぎⳂⳂ㾦ⳂⳂЁ䯈ⳂⳂ㋏ℹ˖ⳂDŽⳂѢ⾡ӊⳂ㋏ϡϔḋˈℸ䳔䆒Ⳃ乍гϡϔḋˈ⫼ҹ㞾㸠䆩偠DŽ⫼,3& 㺙Ⳃ㺙˖,3& 㺙Ϣϔ㡖䆆Ⳃ㺙Ⳃ↨䆒㕂ⳂⳂ㾖ˈ⫳Ⳃ㺙㛑㞾⫳ 'Ⳃˈℸ䴶DŽϟ䴶ҡҹϞ㡖⫼Ⳃ%*$ 㺙Ў՟ҟ㒡,3& 㺙Փ⫼⊩˖㋏ℹ˖䖯 ,3& 㺙˖㦰 7RROVÆ,3& RRWSULQW :L]DUG䖯 ,3& 㺙ˈ1H[WDŽ㋏ℹ˖䗝㽕ⳂⳂ㺙㋏ˈ1H[WDŽ㋏ℹ˖䆒㕂㺙ˈ1H[WDŽ㋏ℹ˖䆒㕂%*$ 㺙DŽ㋏ℹ˖䆒㕂ⳂⳂ䇃DŽ㋏ℹ˖䆒㕂ϱDŽ㋏ℹ˖䆒㕂%*$㺙䜡DŽ。

Altium Designer软件 使用教程

Altium Designer软件 使用教程

目录目录 ........................................................................................................................................... .... 1第一部分应用电子技术实训教学大纲,要求与实训资源简介 ................................................. 4 1.1应用电子技术实训教学大纲 . ............................................................................................ 4 1.2实训内容与学时分配 . ........................................................................................................ 5 1.3实训安排与考核方式 . ........................................................................................................ 6第二部分Altium Designer10电路设计实训入门 .. (8)2.1 印制电路板与 Protel 概述 ................................................................................................ 8 2.1.1印制电路板设计流程 . ............................................................................................. 8 2.2 原理图设计 . ..................................................................................................................... 10 2.2.1 原理图设计步骤:. ............................................................................................ 10 2.2.2 原理图设计具体操作流程 . ................................................................................ 10 2.3 原理图库的建立 . ............................................................................................................. 17 2.3.1 原理图库概述 . .................................................................................................... 17 2.3.2 编辑和建立元件库 . .............................................................................................. 17 2.4 创建 PCB 元器件封装 (23)2.4.1元器件封装概述 . (23)2.4.2 创建封装库大体流程 . (24)2.4.3 绘制 PCB 封装库具体步骤和操作 (24)2.5 PCB 设计 ........................................................................................................................33 2.5.1 重要的概念和规则 . ..............................................................................................33 2.5.2 PCB设计流程 ........................................................................................................34 2.5.3详细设计步骤和操作 . ...........................................................................................34 2.6 实训项目 . ......................................................................................................................... 40 2.6.1任务分析 . .............................................................................................................. 40 2.6.2 任务实施 . .............................................................................................................. 42第三部分 PCB 板基础知识、布局原则、布线技巧、设计规则 . ............................................... 71 3.1 PCB板基础知识 ............................................................................................................... 71 3.2 PCB板布局原则 ............................................................................... 错误!未定义书签。

AD 转 PDF 设置

Altium Designer Summer 09 转换成PDF文档设置说明1.选择文件 智能PDF,进入灵巧PDF向导。

2.3.选择当前项目,则所有文件一起转换,选择当前文件,则只有当前激活的文件转换。

4.点击下一步,如果要导出BOM元件参数表,勾选“导出原材料的BOM表”。

5.6.点击下一步后,进入最重要的一环,PDF打印设置。

7.8.分别插入一个顶层和底层页面,双击页面图标,进入页面设置。

9.10.11.通常情况,只需要按顺序加入以下层(AD/PADS):a)丝印层顶层/丝印层底层(丝印层变成灰色可能与是否安装打印机有关):Top Overlay/Silkscreen Top或Bottom Overlay/Silkscreen Bottomb)锡膏层顶层/助焊层顶层或锡膏层底层/助焊层底层(需要看不上锡的焊盘才加入):Top Paste/ Paste Mask Top或Bottom Paste/Paste Mask Bottomc)焊接层顶层(绿油)/阻焊层顶层或焊接层底层(绿油)/阻焊层底层(一般不用加):Top Solder Mask/Solder Mask Top或Bottom Solder Mask/SolderMask Bottomd)元器件顶层/元器件底层:TOP/TOP LAYER或BOTTOM/BOTTOM LAYERe)钻孔图层:Drill Drawing/Multi Layerf)主板边框机械层(层位置不定):禁止布线层/Keep Out Layer或机械层1/Mechanical Layer 1g)部分PCB设计中,必须同时选中“包括最上面”“包括最下面”选项,因为另一层可能无法显示过孔焊盘。

h)常用层选择和排列顺序如下,层顺序影响图层叠加效果,丝印层应放在最顶端:i)颜色设置,一般保持默认即可。

j)PCB设置为灰度时,板层颜色参考设置:k)12.打印区域设置:a)area to print 区域打印b)entire sheet 整张图纸c)specific area 特定区域d)lower left corner 左下角e)upper right corner 右上角f)define 定义g)scaled print缩放打印h)fit document on page 适合文档页面i)如果设置为entire sheet打印时PCB无法居中,可改为specific area并点击define按钮,会出现一个光标让你选择区域,按住鼠标左键选择足够覆盖整个PCB的区域。

Altium Designer 09多种等长绕法

BY JENY 2013/5/20
2、 利用 from-to 功能,直接显示从 U7 焊盘分别到 U14、U15 焊盘的长度,这样就转化为 点到点的绕线方式,如下图 :
gistered 3、 菊花链拓扑:可以用上图中的 from-to 功能,这里不多说了,下面介绍另一种方式 UnRe A、首先将所有的过孔都锁定,然后快捷键 O+P,如下图勾选 protect locked objects
二、 等长数值查看 方法一、设置好需绕等长的 class,通过下图即可查看所有等长线
Registered 方法二、鼠标放置在某一根线上 Un 的长度
方法三、快捷键 S+C 选中某段物理连接(注意:当该线段经过器件的焊盘从另一端又引出 时,可能你选中了焊盘两端的线段,也有可能只选中了某一端的线段),再按 R+S,测出该 物理连接的长度
BY JENY 2013/5/20
下面介绍一下几种常见等长的绕法: 走线拓扑一般有点到点、T 型、菊花链三种模式 一、 点到点,对照下图数值,一根一根绕到目标长度即可(若主干道上串联有电阻,
可在原理图中将电阻两端短接起来,再按照点到点绕)
istered 二、 T型拓扑结构:有以下两种方法
1、 A、将 T 点两端的分支绕成等长(L1=L2)
g B、计算主控芯片到某一芯片的所有 net 的长度 L=L3+L1(L2),用最长的一根减去其余 e 的,得出的值记为 L(差)
C、计算主控芯片到两芯片的 net 总长 L(总)=L3+L1+L2,并将 L(差)加在每个 net 总长
UnR L(总)上,得出的数值即为每个 net 需要绕到的目标长度
Altium Designer 09 多种等长绕法

AltiumDesigner09使用总结

Altium Designer 09如想删除某层,如删除Top overlay层,先按shift+S键,使PCB文件单层显示,然后鼠标框选住Top overlay层,按Delete键,便删除了Top overlay层,然后菜单:Reports/Bill of materials,便可知道Bottom overlay层显示的器件,同样也可调出Top overlay层显示的器件。

place line 与place interactive routing若两焊盘之间有预拉线,只有用interactive routing连接后,预拉线才会消失;信号层的line是铜箔线,具有电气特性;3、interactive routing不能将两个不同网络的电气对象相连,若不想添加网络而将两个不同的网络连接在一起,可以使用line,不过line即使布线短路,erc也不检查。

不规则PCB物理形状绘制:选好物理边界形状(可以是从CAD导入的keepout层边界),然后菜单:设计/板子形状/按照选择对象定义;不规则PCB电气边界绘制:可以在CAD里画好之后再导入到Altium Designer里。

在原理图编辑环境,可以通过菜单Design生成元件库;在PCB编辑环境,可以通过菜单Design 生成封装库。

添加库时,注意文件类型。

制作库时,引脚名称输入R/E/S/E/T/,显示结果为RESET。

①PCB设计步骤无法用鼠标执行一般的命令显示状态时,可以采用功能键→Page up:放大;Page Down:缩小;Home:移位到工作区中心位置显示;End:刷新;按住鼠标右键不放,光标变为手状,拖动鼠标即可移动图纸。

原理图设计在原理图编辑环境下双击边框,打开Document Options对话框,进行图纸参数的设置。

放置元件时,可以不输入序号,使用系统的默认值‘X?’,等到绘制完电路全图之后,执行菜单Tools/Annotate,将原理图中所有元件的序号重新编号。

[整理]Altium Designer Summer 09在PCB文件中显示布线网络的颜色

Altium Designer Summer 09在PCB文件中自定义布线网络显示的颜色Summer09版本允许用户在PCB文件中自定义布线网络显示的颜色。

现在,用户完全可以使用一种指定的颜色替代常用当前板层颜色作为布线网络显示的颜色。

并将该特性延伸到图形叠层模式,进一步增强了PCB的可视化特性。

注意:只有在DiretX的模式下,才可以使用本功能。

当在GDI显示模式下,只能使用当前层的颜色显示被高亮的布线网路。

定义布线网络的颜色从PCB面板内,选择Nets编辑模式,为布线网路设定实际的颜色。

用户可以为某条/多条被选/所有/一个或多个类的布线网络单独设置一种颜色。

简单地几个操作完成布线网路颜色设置–在Net Classes或Nets任一面板内–鼠标右键点击选定布线网络并从弹出的菜单中选择Change Net Color命令。

在Choose Color对话窗口内选择设定的颜色。

简单地为选定的网络类或单条网络设定颜色!选定的布线网路将显示用户所设定的颜色。

该功能还可以结合复选功能框,使用户可以将该功能延伸到每个使能的布线网路。

路。

选择布线网络的叠层颜色。

图形叠层模式关于为用户指定的布线网络设定叠层颜色功能,现在用户可以选择新的网络颜色高亮模式。

网络高亮将通过Base Pattern对话窗口管理,共有6种图形模式可供用户选择。

(DXP?Preferences).指定高亮布线网络的基础图形。

表1 通过示例介绍每种图形模式的使用情况。

设定的叠层颜色为!ExOverrideNetColor.png!.表1. 可用的基础图形列表.示例图形描述None (Layer Color) 忽略布线网络颜色设定,只显示布线层的默认颜色.Solid (Override Color)使用布线网络用户设定的颜色, 完全覆盖原来的布线网络。

Star在布线网络上使用小的星形图形, 原布线网络的颜色仍然可见。

Checker Board在布线网络上使用小的方形图形, 原布线网络的颜色仍然可见。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
相关文档
最新文档